專利名稱:顯示控制電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種顯示控制電路。
背景技術(shù):
目前,計(jì)算機(jī)的系統(tǒng)顯不芯片已可實(shí)現(xiàn)BMC(Baseboard Management Controller,基板管理控制器)與系統(tǒng)之間的切換顯示,但當(dāng)BMC啟動(dòng)且該系統(tǒng)顯示芯片未完成啟動(dòng)程序時(shí),BMC顯示則無(wú)法通過(guò)該系統(tǒng)顯示芯片實(shí)現(xiàn)。
發(fā)明內(nèi)容
鑒于以上內(nèi)容,有必要提供一種當(dāng)BMC啟動(dòng)且該系統(tǒng)顯示芯片未完成啟動(dòng)程序時(shí)可實(shí)現(xiàn)BMC顯示的顯示控制電路。一種顯示控制電路,包括
一系統(tǒng)顯不芯片;
一 BMC ;
一與該系統(tǒng)顯示芯片及該BMC相連的核心邏輯控制模塊,用于判斷該系統(tǒng)顯示芯片是否完成啟動(dòng)程序,并在識(shí)別到該系統(tǒng)顯示芯片完成啟動(dòng)時(shí)發(fā)送一第一控制信號(hào)至該BMC ;一與該BMC相連的BMC顯示芯片;以及
一選擇模塊,包括一與該BMC顯不芯片相連的第一輸入端、一與該系統(tǒng)顯不芯片相連的第二輸入端、一與該BMC的一第二接口的第一引腳相連的第一控制端、一與該第二接口的第二引腳相連的第二控制端和一與用于連接一顯示器的第二接口相連的輸出端;當(dāng)該BMC啟動(dòng)且該系統(tǒng)顯不芯片未完成啟動(dòng)程序時(shí),該BMC輸出第一組控制信號(hào)至該選擇模塊以選通該選擇模塊的第一輸入端與輸出端之間的信息傳輸通道,則該BMC的待顯示數(shù)據(jù)通過(guò)該BMC顯不芯片輸入該選擇模塊的第一輸入端并從該選擇模塊的輸出端輸出至第二該接口,以使得該顯示器顯示該BMC的待顯示數(shù)據(jù);當(dāng)該系統(tǒng)顯示芯片完成啟動(dòng)程序后,該核心邏輯控制模塊發(fā)送第一控制信號(hào)至該BMC,使得該BMC輸出第二組控制信號(hào)至該選擇模塊的控制端以選通該選擇模塊的第二輸入端與輸出端之間的信息傳輸通道,則計(jì)算機(jī)系統(tǒng)的第一待顯示數(shù)據(jù)通過(guò)該系統(tǒng)顯示芯片輸入至該選擇模塊的第二輸入端并從該選擇模塊的輸出端輸出至該第二接口。上述顯不控制電路根據(jù)BMC輸出的第一組控制信號(hào)開通該選擇模塊的第一輸入端與輸出端之間的信息傳輸通道,以使得BMC啟動(dòng)后且該系統(tǒng)顯示芯片完成啟動(dòng)程序之前,BMC的待顯示數(shù)據(jù)可被顯示于該顯示器。
圖I為本發(fā)明顯示控制電路的較佳實(shí)施方式的方框圖。主要元件符號(hào)說(shuō)明顯示控制電路|ι
^輯控制模塊 i
系統(tǒng)顯不心片_60
BMC顯示芯片~
選擇模塊_50
.接口
BMC180
如下具體實(shí)施方式
將結(jié)合上述附圖進(jìn)一步說(shuō)明本發(fā)明。
具體實(shí)施例方式請(qǐng)參考圖1,本發(fā)明顯示控制電路100與一計(jì)算機(jī)(圖未示)上的用于連接一顯示器的第一接口 40相連,該顯示控制電路100的較佳實(shí)施方式包括一核心邏輯控制模塊90、一與該核心邏輯控制模塊90相連的BMC(Baseboard Management Controller,基板管理控制器)80、一與該核心邏輯控制模塊90相連的系統(tǒng)顯示芯片60、一與BMC 80相連的BMC顯示芯片70和一選擇模塊50。本實(shí)施方式中,該核心邏輯控制模塊90包括南北橋芯片,其用于判斷系統(tǒng)顯示芯片60是否完成啟動(dòng)程序,并在識(shí)別到該系統(tǒng)顯示芯片60完成啟動(dòng)程序后發(fā)送一控制信號(hào)至該BMC 80。該選擇模塊50包括第一至第三輸入端、第一控制端、第二控制端和一輸出端。該選擇模塊50的第一控制端和第二控制端分別連接該BMC 80的一第二接口 20的第一引腳和第二引腳,該選擇模塊50的第一至第三輸入端分別與該BMC顯示芯片70、該系統(tǒng)顯示芯片60和該核心邏輯控制模塊90相連,該選擇模塊50的輸出端連接該接口 40。該選擇模塊50用于根據(jù)其控制端所接收的信號(hào)選擇性地導(dǎo)通第一輸入端或第二輸入端與輸出端之間的信息傳輸通道。本實(shí)施方式中,該第二接口 20為GPI0(General Purpose Input Output,通用輸入輸出)接口,該選擇模塊50為一電子開關(guān)芯片,且該電子開關(guān)芯片包括第一至第三輸入引腳、第一至第二控制引腳和一輸出引腳。下面對(duì)本發(fā)明的較佳實(shí)施方式的工作原理進(jìn)行說(shuō)明
計(jì)算機(jī)上電后,該BMC 80啟動(dòng)并通過(guò)該第二接口 20的第一引腳和第二引腳發(fā)送第一組控制信號(hào)至該選擇模塊50,以使得該選擇模塊50選通第一輸入端與輸出端之間的信息傳輸通道,此時(shí),該BMC 80的待顯示數(shù)據(jù)通過(guò)該BMC顯示芯片70輸入該選擇模塊50的第一輸入端并從該選擇模塊50的輸出端輸出至該接口 40以輸入該顯示器進(jìn)行顯示。過(guò)一時(shí)間段后,該核心邏輯控制模塊90識(shí)別到該系統(tǒng)顯示芯片60完成啟動(dòng)程序后發(fā)送一第一控制信號(hào)至該BMC 80,以使得該BMC 80通過(guò)該第二接口 20的第一引腳和第二引腳發(fā)送第二組控制信號(hào)至該選擇模塊50,繼而使得該選擇模塊50選通第二輸入端與輸出端之間的信息傳輸通道,此時(shí),系統(tǒng)的第一待顯示數(shù)據(jù)通過(guò)該系統(tǒng)顯示芯片60輸入該選擇模塊50的第二輸入端并從該選擇模塊50的輸出端輸出至該接口 40以輸入該顯不器進(jìn)行顯示。當(dāng)該核心邏輯控制模塊90發(fā)送一第二控制信號(hào)至該BMC 80時(shí),該BMC 80發(fā)送第三組控制信號(hào)至該選擇模塊50,以使得該選擇模塊50選通第三輸入端與輸出端之間的信息傳輸通道,此時(shí),從該核心邏輯控制模塊90輸出的系統(tǒng)的第二待顯示數(shù)據(jù)直接從該選擇模塊50的第三輸入端輸入,并從從該選擇模塊50的輸出端輸出至第一接口 40以輸入該顯示器進(jìn)行顯示。上述該邏輯控制模塊90先發(fā)送第一控制信號(hào)再發(fā)送第二控制信號(hào)僅為方便說(shuō)明,實(shí)際上,該邏輯控制模塊90也可先發(fā)送第二控制信號(hào)。在該顯示器顯示該計(jì)算機(jī)系統(tǒng)的第一或第二待顯示數(shù)據(jù)期間,可通過(guò)遠(yuǎn)程控制的方式發(fā)送第三控制信號(hào)至該BMC 80以使得該BMC 80發(fā)送第一組控制信號(hào)至該選擇模塊50,從而使得該顯示器顯示該BMC的待顯示數(shù)據(jù)。在該系統(tǒng)顯示芯片60已完成啟動(dòng)程序且該顯示器顯示該BMC 80的待顯示數(shù)據(jù)期間,可通過(guò)遠(yuǎn)程控制的方式發(fā)送第四控制信號(hào)至該BMC 80以使得該BMC 80發(fā)送第二組或第三組控制信號(hào)至該選擇模塊50,從而使得該顯示器顯示該計(jì)算機(jī)系統(tǒng)的第一或第二待顯示數(shù)據(jù)。上述顯示控制電路100根據(jù)該BMC 80輸出的第一、第二或第三組控制信號(hào)選擇性地開通該選擇模塊50的第一輸入端、第二輸入端或第三輸入端與輸出端之間的信息傳輸通道,以使得該BMC 80啟動(dòng)后且該系統(tǒng)顯示芯片60完成啟動(dòng)程序之前,該BMC 80的待顯示數(shù)據(jù)可通過(guò)該BMC顯示芯片70及該選擇模塊50被顯示于該顯示器,在該系統(tǒng)顯示芯片 60完成啟動(dòng)程序后,系統(tǒng)的第一待顯示數(shù)據(jù)可通過(guò)該系統(tǒng)顯示芯片60及該選擇模塊50被顯示于該顯示器,系統(tǒng)的第二待顯示數(shù)據(jù)也可通過(guò)該選擇模塊50被顯示于該顯示器。以上所述,僅為本發(fā)明較佳的具體實(shí)施方式
,任何熟悉本技術(shù)領(lǐng)域的技術(shù)人員在本發(fā)明揭露的技術(shù)范圍內(nèi),可輕易想到的變化或替代,皆涵蓋在本發(fā)明的保護(hù)范圍之內(nèi)。
權(quán)利要求
1.一種顯示控制電路,包括 一系統(tǒng)顯不芯片;一 BMC ; 一與該系統(tǒng)顯示芯片及該BMC相連的核心邏輯控制模塊,用于判斷該系統(tǒng)顯示芯片是否完成啟動(dòng)程序,并在識(shí)別到該系統(tǒng)顯示芯片完成啟動(dòng)時(shí)發(fā)送一第一控制信號(hào)至該BMC ; 一與該BMC相連的BMC顯示芯片;以及 一選擇模塊,包括一與該BMC顯不芯片相連的第一輸入端、一與該系統(tǒng)顯不芯片相連的第二輸入端、一與該BMC的一第二接口的第一引腳相連的第一控制端、一與該第二接口的第二引腳相連的第二控制端和一與用于連接一顯示器的第二接口相連的輸出端;當(dāng)該BMC啟動(dòng)且該系統(tǒng)顯不芯片未完成啟動(dòng)程序時(shí),該BMC輸出第一組控制信號(hào)至該選擇模塊以選通該選擇模塊的第一輸入端與輸出端之間的信息傳輸通道,則該BMC的待顯示數(shù)據(jù)通過(guò)該BMC顯不芯片輸入該選擇模塊的第一輸入端并從該選擇模塊的輸出端輸出至第二該接口,以使得該顯示器顯示該BMC的待顯示數(shù)據(jù);當(dāng)該系統(tǒng)顯示芯片完成啟動(dòng)程序后,該核心邏輯控制模塊發(fā)送第一控制信號(hào)至該BMC,使得該BMC輸出第二組控制信號(hào)至該選擇模塊的控制端以選通該選擇模塊的第二輸入端與輸出端之間的信息傳輸通道,則計(jì)算機(jī)系統(tǒng)的第一待顯示數(shù)據(jù)通過(guò)該系統(tǒng)顯示芯片輸入至該選擇模塊的第二輸入端并從該選擇模塊的輸出端輸出至該第二接口。
2.如權(quán)利要求I所述的顯示控制電路,其特征在于該核心邏輯控制模塊包括南北橋-H-* I I心/T O
3.如權(quán)利要求I所述的顯示控制電路,其特征在于該第二接口為GPIO接口。
4.如權(quán)利要求I所述的顯示控制電路,其特征在于該選擇模塊還包括與該核心控制模塊相連的第三輸入端;在該顯示器顯示該計(jì)算機(jī)系統(tǒng)的第一待顯示數(shù)據(jù)期間,該核心邏輯控制模塊發(fā)送一第二控制信號(hào)至該BMC,使該BMC發(fā)送第三組控制信號(hào)至該選擇模塊,以使該選擇模塊選通第三輸入端與輸出端之間的信息傳輸通道,從而使得該計(jì)算機(jī)系統(tǒng)的第二待顯示數(shù)據(jù)直接通過(guò)該選擇模塊輸出至該第二接口。
5.如權(quán)利要求4所述的顯示控制電路,其特征在于該選擇模塊為一電子開關(guān)芯片,且該電子開關(guān)芯片包括第一至第三輸入引腳、第一至第二控制引腳和一輸出引腳。
6.如權(quán)利要求4所述的顯示控制電路,其特征在于在該顯示器顯示該計(jì)算機(jī)系統(tǒng)的第一或第二待顯示數(shù)據(jù)期間,通過(guò)遠(yuǎn)程控制的方式發(fā)送第三控制信號(hào)至該BMC,使該BMC發(fā)送第一組控制信號(hào)至該選擇模塊,從而使得該顯示器顯示該BMC的待顯示數(shù)據(jù)。
7.如權(quán)利要求5所述的顯示控制電路,其特征在于在該系統(tǒng)顯示芯片已完成啟動(dòng)程序且該顯示器顯示該BMC的待顯示數(shù)據(jù)期間,通過(guò)遠(yuǎn)程控制的方式發(fā)送第四控制信號(hào)至該BMC,以使得該BMC發(fā)送第二或第三組控制信號(hào)至該選擇模塊,從而使得該顯示器顯示該計(jì)算機(jī)系統(tǒng)的第一或第二待顯示數(shù)據(jù)。
全文摘要
一種顯示控制電路,包括一核心邏輯控制模塊、一系統(tǒng)顯示芯片、一BMC、一BMC顯示芯片及一選擇模塊。當(dāng)BMC啟動(dòng)且該系統(tǒng)顯示芯片未完成啟動(dòng)程序時(shí),BMC輸出一第一電平控制信號(hào)至該選擇模塊的控制端以選通該選擇模塊的第一輸入端與輸出端之間的信息傳輸通道,則BMC的待顯示數(shù)據(jù)通過(guò)該BMC顯示芯片輸入該選擇模塊的第一輸入端并從該選擇模塊的輸出端輸出至一用于連接一顯示器的接口。上述顯示控制電路的BMC的待顯示數(shù)據(jù)在BMC啟動(dòng)后且該系統(tǒng)顯示芯片完成啟動(dòng)程序之前可通過(guò)該BMC顯示芯片及該選擇模塊被顯示于該顯示器。
文檔編號(hào)G06F3/14GK102819411SQ20111015553
公開日2012年12月12日 申請(qǐng)日期2011年6月10日 優(yōu)先權(quán)日2011年6月10日
發(fā)明者歐陽(yáng)銘修, 舒三一 申請(qǐng)人:鴻富錦精密工業(yè)(深圳)有限公司, 鴻海精密工業(yè)股份有限公司