專利名稱:固態(tài)硬盤的數(shù)據(jù)讀出方法及系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及存儲(chǔ)技術(shù)領(lǐng)域,尤其涉及一種固態(tài)硬盤的數(shù)據(jù)讀出方法及系統(tǒng)。
背景技術(shù):
目前應(yīng)用于固態(tài)硬盤的糾錯(cuò)算法主要是BCH算法,把數(shù)據(jù)寫入到固體硬盤存儲(chǔ)單元之前進(jìn)行BCH編碼,產(chǎn)生BCH校驗(yàn)碼,把數(shù)據(jù)和BCH校驗(yàn)碼同時(shí)寫入固體硬盤存儲(chǔ)單元。 讀出數(shù)據(jù)時(shí),把數(shù)據(jù)輸入到BCH譯碼器進(jìn)行糾錯(cuò)運(yùn)算,同時(shí)緩存讀出數(shù)據(jù)到緩存單元中;當(dāng) BCH譯碼器完成糾錯(cuò)運(yùn)算找出錯(cuò)誤的位置后,把數(shù)據(jù)從緩存單元中讀出進(jìn)行糾錯(cuò),糾錯(cuò)完成后把糾錯(cuò)后的數(shù)據(jù)輸出到系統(tǒng)內(nèi)存單元。上述方案設(shè)計(jì)是當(dāng)前固體硬盤中主要采用的設(shè)計(jì)方案,該方案必須等數(shù)據(jù)糾錯(cuò)完成后才有數(shù)據(jù)輸出,即系統(tǒng)需要等待糾錯(cuò)完成才能進(jìn)行數(shù)據(jù)輸出,系統(tǒng)需要延遲和糾錯(cuò)運(yùn)算一樣長的時(shí)間。在流水設(shè)計(jì)的系統(tǒng)中,對于連續(xù)的讀操作,第一次的讀操作需要等待延遲,后續(xù)的操作都不需要等待,不會(huì)在很大程度上降低系統(tǒng)性能。如果不是連續(xù)的讀操作, 延遲就會(huì)很明顯,實(shí)際應(yīng)用中不可能都是連續(xù)的讀操作,因此實(shí)際應(yīng)用中,系統(tǒng)性能會(huì)因?yàn)樾枰却m錯(cuò)完成帶來的延遲而降低。綜上可知,現(xiàn)有的固態(tài)硬盤讀取數(shù)據(jù)的技術(shù),在實(shí)際使用上顯然存在不便與缺陷, 所以有必要加以改進(jìn)。
發(fā)明內(nèi)容
針對上述的缺陷,本發(fā)明的目的在于提供一種固態(tài)硬盤的數(shù)據(jù)讀出方法及系統(tǒng), 可以降低讀操作過程中的延遲,提升固態(tài)硬盤的讀性能。為了實(shí)現(xiàn)上述目的,本發(fā)明提供一種固態(tài)硬盤的數(shù)據(jù)讀出系統(tǒng),包括用于儲(chǔ)存數(shù)據(jù)的儲(chǔ)存模塊以及用于把數(shù)據(jù)從所述儲(chǔ)存模塊中讀出的讀控制模塊,其特征在于,所述系統(tǒng)還包括糾錯(cuò)模塊,用于從所述讀控制模塊接收數(shù)據(jù),并對所述數(shù)據(jù)糾錯(cuò)處理;輸出控制模塊,用于從所述讀控制模塊接收數(shù)據(jù),并控制所述數(shù)據(jù)的輸出;總線仲裁模塊,用于實(shí)現(xiàn)所述糾錯(cuò)模塊和輸出控制模塊的訪問總線的請求,控制糾錯(cuò)數(shù)據(jù)和未糾錯(cuò)數(shù)據(jù)的傳輸。根據(jù)本發(fā)明的固態(tài)硬盤的數(shù)據(jù)讀出系統(tǒng),所述糾錯(cuò)模塊包括緩存模塊,用于緩沖所述讀控制模塊讀出的數(shù)據(jù);BCH計(jì)算單元,用于計(jì)算所述緩存模塊內(nèi)數(shù)據(jù)的錯(cuò)誤位置信息;糾錯(cuò)單元,用于根據(jù)所述數(shù)據(jù)錯(cuò)誤位置信息對所述數(shù)據(jù)糾錯(cuò)。根據(jù)權(quán)利本發(fā)明的固態(tài)硬盤的數(shù)據(jù)讀出系統(tǒng),所述緩存模塊包括緩存控制單元,用于控制緩存單元的數(shù)據(jù)的讀寫;緩存單元,用于暫時(shí)存放所述讀控制模塊讀出的數(shù)據(jù)。根據(jù)權(quán)利本發(fā)明的固態(tài)硬盤的數(shù)據(jù)讀出系統(tǒng),所述總線仲裁模塊根據(jù)所述數(shù)據(jù)的錯(cuò)誤位置信息控制所述已糾錯(cuò)的數(shù)據(jù)覆蓋所述未糾錯(cuò)數(shù)據(jù)。根據(jù)權(quán)利本發(fā)明的固態(tài)硬盤的數(shù)據(jù)讀出系統(tǒng),所述輸出控制模塊根據(jù)所述糾錯(cuò)模塊的糾錯(cuò)時(shí)間控制數(shù)據(jù)的輸出。本發(fā)明相應(yīng)的提供一種固態(tài)硬盤的數(shù)據(jù)讀出方法,通過上所述的系統(tǒng)實(shí)現(xiàn),所述系統(tǒng)包括用于儲(chǔ)存數(shù)據(jù)的儲(chǔ)存模塊以及用于把數(shù)據(jù)從所述儲(chǔ)存模塊中讀出的讀控制模塊, 所述方法包括如下步驟接收讀出數(shù)據(jù),對所述數(shù)據(jù)進(jìn)行糾錯(cuò)處理;接收讀出數(shù)據(jù),并控制所述數(shù)據(jù)輸出;控制已糾錯(cuò)數(shù)據(jù)和未糾錯(cuò)數(shù)據(jù)的傳輸。根據(jù)本發(fā)明的固態(tài)硬盤的數(shù)據(jù)讀出方法,所述接收讀出數(shù)據(jù),對所述數(shù)據(jù)進(jìn)行糾錯(cuò)處理的步驟進(jìn)一步包括緩沖處理所述讀控制模塊讀出的數(shù)據(jù);計(jì)算所述數(shù)據(jù)的錯(cuò)誤位置信息;根據(jù)所述數(shù)據(jù)錯(cuò)誤位置信息對所述數(shù)據(jù)糾錯(cuò)。根據(jù)本發(fā)明的固態(tài)硬盤的數(shù)據(jù)讀出方法,所述緩沖處理所述讀控制模塊讀出的數(shù)據(jù)步驟進(jìn)一步包括控制所述數(shù)據(jù)寫入或讀出;存儲(chǔ)所述數(shù)據(jù)。根據(jù)本發(fā)明的固態(tài)硬盤的數(shù)據(jù)讀出方法,所述控制已糾錯(cuò)數(shù)據(jù)和未糾錯(cuò)數(shù)據(jù)的傳輸步驟進(jìn)一步包括根據(jù)所述數(shù)據(jù)的錯(cuò)誤位置信息控制所述已糾錯(cuò)的數(shù)據(jù)覆蓋所述未糾錯(cuò)數(shù)據(jù)。根據(jù)本發(fā)明的固態(tài)硬盤的數(shù)據(jù)讀出方法,所述接收讀出數(shù)據(jù),并控制所述數(shù)據(jù)輸出的步驟進(jìn)一步包括根據(jù)糾錯(cuò)時(shí)間控制數(shù)據(jù)的輸出。本發(fā)明通過在傳輸數(shù)據(jù)時(shí)進(jìn)行兩路傳輸,一種通過糾錯(cuò)模塊對數(shù)據(jù)進(jìn)行糾錯(cuò)處理,另一路通過設(shè)置一輸出控制模塊控制數(shù)據(jù)的傳輸,兩路數(shù)據(jù)最終經(jīng)由總線仲裁模塊控制后經(jīng)總線傳輸至內(nèi)存。當(dāng)一路數(shù)據(jù)進(jìn)行糾錯(cuò)時(shí),另一路數(shù)據(jù)通過輸出控制模塊不斷傳送, 當(dāng)糾錯(cuò)完成時(shí),該路數(shù)據(jù)的傳輸也完成,兩種數(shù)據(jù)合成即可得到完整正確的數(shù)據(jù),借此有效的降低讀操作過程中的延遲,提升固態(tài)硬盤的讀性能。
圖1是本發(fā)明的固態(tài)硬盤的數(shù)據(jù)讀出系統(tǒng)的結(jié)構(gòu)示意圖;圖2是本發(fā)明一實(shí)施例的固態(tài)硬盤的數(shù)據(jù)讀出系統(tǒng)的結(jié)構(gòu)示意圖;圖3是本發(fā)明的固態(tài)硬盤的數(shù)據(jù)讀出系統(tǒng)的部分結(jié)構(gòu)示意圖;圖4是本發(fā)明的固態(tài)硬盤的數(shù)據(jù)讀出方法的流程圖。
具體實(shí)施例方式為了使本發(fā)明的目的、技術(shù)方案及優(yōu)點(diǎn)更加清楚明白,以下結(jié)合附圖及實(shí)施例,對本發(fā)明進(jìn)行進(jìn)一步詳細(xì)說明。應(yīng)當(dāng)理解,此處所描述的具體實(shí)施例僅僅用以解釋本發(fā)明,并不用于限定本發(fā)明。參見圖1,本發(fā)明提供了一種固態(tài)硬盤的數(shù)據(jù)讀出系統(tǒng)100,其包括儲(chǔ)存模塊10,用于儲(chǔ)存數(shù)據(jù),該儲(chǔ)存模塊10優(yōu)選采用FLASH作為基本儲(chǔ)存單元。讀控制模塊20,用于把數(shù)據(jù)從儲(chǔ)存模塊10中讀出,該讀控制模塊20與儲(chǔ)存模塊 10連接。優(yōu)選的,讀控制模塊20讀出數(shù)據(jù)時(shí),將數(shù)據(jù)同時(shí)發(fā)送至糾錯(cuò)模塊30和輸出控制模塊40進(jìn)行處理。糾錯(cuò)模塊30,用于從讀控制模塊20接收數(shù)據(jù),并對數(shù)據(jù)進(jìn)行糾錯(cuò)處理。該糾錯(cuò)模塊30可以完成對數(shù)據(jù)糾錯(cuò)位置計(jì)算查詢、數(shù)據(jù)糾錯(cuò)的過程,同時(shí)將糾錯(cuò)后的數(shù)據(jù)及位置信息發(fā)送到總線仲裁模塊50。輸出控制模塊40,用于從讀控制模塊20接收數(shù)據(jù),并控制所述數(shù)據(jù)的輸出。輸出控制模塊40可以根據(jù)糾錯(cuò)模塊30對數(shù)據(jù)的糾錯(cuò)時(shí)間控制數(shù)據(jù)的輸出,借此使未糾錯(cuò)數(shù)據(jù)及已糾錯(cuò)數(shù)據(jù)可保持同步傳輸至總線仲裁模塊50。總線仲裁模塊50,用于實(shí)現(xiàn)糾錯(cuò)模塊30和輸出控制模塊40的訪問總線的請求,控制糾錯(cuò)數(shù)據(jù)和未糾錯(cuò)數(shù)據(jù)的傳輸。該總線仲裁模塊50通過總線60連接于內(nèi)存70,其接收到數(shù)據(jù)時(shí),可以根據(jù)數(shù)據(jù)的錯(cuò)誤位置信息控制已糾錯(cuò)的數(shù)據(jù)覆蓋所述未糾錯(cuò)數(shù)據(jù),并通過總線60將完整的正確數(shù)據(jù)傳輸?shù)絻?nèi)存70中。需要說明的是,總線仲裁模塊50也可以先將未糾錯(cuò)數(shù)據(jù)傳送至內(nèi)存70,再將已糾錯(cuò)數(shù)據(jù)傳輸?shù)絻?nèi)存70中進(jìn)行對應(yīng)位置的覆蓋。本發(fā)明的實(shí)際應(yīng)用中,在一個(gè)BCH數(shù)據(jù)單元的數(shù)據(jù)輸出到內(nèi)存70后,糾錯(cuò)后的錯(cuò)誤位置的數(shù)據(jù)獲得總線60的占有權(quán),在下一個(gè)BCH數(shù)據(jù)單元數(shù)據(jù)到來之前把糾錯(cuò)數(shù)據(jù)輸出到系統(tǒng)內(nèi)存70的對應(yīng)位置,借此保證內(nèi)存70中的數(shù)據(jù)就是正確的數(shù)據(jù)。整個(gè)數(shù)據(jù)傳輸過程也不需要等待,借此消除等待BCH糾錯(cuò)運(yùn)算帶來的延遲。圖2是本發(fā)明的固態(tài)硬盤的數(shù)據(jù)讀出系統(tǒng)100的另一實(shí)施例的結(jié)構(gòu)圖,該實(shí)施例中,糾錯(cuò)模塊30具體包括緩存模塊31,用于緩沖讀控制模塊20讀出的數(shù)據(jù),該緩存模塊31具體包括緩存控制單元311和緩存單元312,結(jié)合圖3,其中,緩存控制單元311用于控制緩存單元312的數(shù)據(jù)的讀寫,緩存單元312用于暫時(shí)存放讀控制模塊20讀出的數(shù)據(jù)。BCH計(jì)算單元32,用于計(jì)算緩存模塊31內(nèi)數(shù)據(jù)的錯(cuò)誤位置信息,該模塊采用BCH 糾錯(cuò)算法計(jì)算出錯(cuò)誤數(shù)據(jù)的位置,并將錯(cuò)誤位置信息傳送到糾錯(cuò)單元33。糾錯(cuò)單元33,用于根據(jù)數(shù)據(jù)錯(cuò)誤位置信息對所述數(shù)據(jù)糾錯(cuò)。該模塊接收到數(shù)據(jù)的錯(cuò)誤位置信息后,根據(jù)緩存模塊31中的數(shù)據(jù)進(jìn)行糾錯(cuò),并將糾錯(cuò)后的數(shù)據(jù)及數(shù)據(jù)位置信息發(fā)送到總線仲裁模塊50。優(yōu)選的是,本發(fā)明中輸出控制模塊50所在的通路可以設(shè)置一控制開關(guān),用于控制該通路的工作與否。當(dāng)該通路工作時(shí),其工作原理如前所述,若關(guān)閉該通路,系統(tǒng)100也可以正常工作,其工作過程如下讀控制模塊20從儲(chǔ)存模塊10中讀出數(shù)據(jù),該數(shù)據(jù)同時(shí)傳送到BCH計(jì)算單元32和緩存單元312,當(dāng)BCH計(jì)算單元32計(jì)算出數(shù)據(jù)的錯(cuò)誤位置信息后,糾錯(cuò)單元33把數(shù)據(jù)從緩存單元312中讀出進(jìn)行糾錯(cuò),糾錯(cuò)完成后即把所有數(shù)據(jù)發(fā)送到內(nèi)存70,借此使本發(fā)明具有兩種工作模式,用戶可以根據(jù)不同的需求配置。圖4是本發(fā)明固態(tài)硬盤的數(shù)據(jù)讀出方法的流程圖,其通過如上所述的系統(tǒng)100實(shí)
5現(xiàn),該方法具體包括如下步驟步驟S401,糾錯(cuò)模塊30接收讀出數(shù)據(jù),并對讀出數(shù)據(jù)進(jìn)行糾錯(cuò)處理后將糾錯(cuò)數(shù)據(jù)傳送至總線仲裁模塊50。該步驟中,數(shù)據(jù)同時(shí)傳輸至BCH計(jì)算單元32和緩存單元312,分別進(jìn)行計(jì)算數(shù)據(jù)的錯(cuò)誤位置信息及緩沖處理讀控制模塊20讀出的數(shù)據(jù),計(jì)算獲取數(shù)據(jù)的錯(cuò)誤位置信息后,糾錯(cuò)單元33根據(jù)所述數(shù)據(jù)錯(cuò)誤位置信息對數(shù)據(jù)糾錯(cuò),糾錯(cuò)后的數(shù)據(jù)發(fā)送至總線仲裁模塊50。步驟S402,輸出控制模塊40接收讀出數(shù)據(jù),并控制讀出數(shù)據(jù)輸出至總線仲裁模塊 50。優(yōu)選的,輸出控制模塊40根據(jù)糾錯(cuò)時(shí)間控制數(shù)據(jù)的輸出速度,借此可保證未糾錯(cuò)數(shù)據(jù)和已糾錯(cuò)數(shù)據(jù)的傳輸時(shí)間保持同步,減少讀數(shù)據(jù)的延遲時(shí)間。步驟S403,總線仲裁模塊50控制已糾錯(cuò)數(shù)據(jù)和未糾錯(cuò)數(shù)據(jù)的傳輸,其可以根據(jù)糾錯(cuò)數(shù)據(jù)的錯(cuò)誤位置信息控制已糾錯(cuò)數(shù)據(jù)覆蓋未糾錯(cuò)的數(shù)據(jù),該過程即可以在總線控制模塊 50內(nèi)完成,也可以在內(nèi)存70內(nèi)完成。需要說明的是,步驟S401中,緩沖處理所述讀控制模塊讀出的數(shù)據(jù)步驟進(jìn)一步包括緩存控制單元311控制所述數(shù)據(jù)寫入或讀出,緩存單元312儲(chǔ)存數(shù)據(jù)。綜上所述,本發(fā)明通過在傳輸數(shù)據(jù)時(shí)進(jìn)行兩路傳輸,一種通過糾錯(cuò)模塊對數(shù)據(jù)進(jìn)行糾錯(cuò)處理,另一路通過設(shè)置一輸出控制模塊控制數(shù)據(jù)的傳輸,兩路數(shù)據(jù)最終經(jīng)由總線仲裁模塊控制后經(jīng)總線傳輸至內(nèi)存。當(dāng)一路數(shù)據(jù)進(jìn)行糾錯(cuò)時(shí),另一路數(shù)據(jù)通過輸出控制模塊不斷傳送,當(dāng)糾錯(cuò)完成時(shí),該路數(shù)據(jù)的傳輸也完成,兩種數(shù)據(jù)合成即可得到完整正確的數(shù)據(jù),借此有效的降低讀操作過程中的延遲,提升固態(tài)硬盤的讀性能。當(dāng)然,本發(fā)明還可有其它多種實(shí)施例,在不背離本發(fā)明精神及其實(shí)質(zhì)的情況下,熟悉本領(lǐng)域的技術(shù)人員當(dāng)可根據(jù)本發(fā)明作出各種相應(yīng)的改變和變形,但這些相應(yīng)的改變和變形都應(yīng)屬于本發(fā)明所附的權(quán)利要求的保護(hù)范圍。
權(quán)利要求
1.一種固態(tài)硬盤的數(shù)據(jù)讀出系統(tǒng),包括用于儲(chǔ)存數(shù)據(jù)的儲(chǔ)存模塊以及用于把數(shù)據(jù)從所述儲(chǔ)存模塊中讀出的讀控制模塊,其特征在于,所述系統(tǒng)還包括糾錯(cuò)模塊,用于從所述讀控制模塊接收數(shù)據(jù),并對所述數(shù)據(jù)糾錯(cuò)處理; 輸出控制模塊,用于從所述讀控制模塊接收數(shù)據(jù),并控制所述數(shù)據(jù)的輸出; 總線仲裁模塊,用于實(shí)現(xiàn)所述糾錯(cuò)模塊和輸出控制模塊的訪問總線的請求,控制糾錯(cuò)數(shù)據(jù)和未糾錯(cuò)數(shù)據(jù)的傳輸。
2.根據(jù)權(quán)利要求1所述的固態(tài)硬盤的數(shù)據(jù)讀出系統(tǒng),其特征在于,所述糾錯(cuò)模塊包括 緩存模塊,用于緩沖所述讀控制模塊讀出的數(shù)據(jù);BCH計(jì)算單元,用于計(jì)算所述緩存模塊內(nèi)數(shù)據(jù)的錯(cuò)誤位置信息; 糾錯(cuò)單元,用于根據(jù)所述數(shù)據(jù)錯(cuò)誤位置信息對所述數(shù)據(jù)糾錯(cuò)。
3.根據(jù)權(quán)利要求2所述的固態(tài)硬盤的數(shù)據(jù)讀出系統(tǒng),其特征在于,所述緩存模塊包括 緩存控制單元,用于控制緩存單元的數(shù)據(jù)的讀寫;緩存單元,用于暫時(shí)存放所述讀控制模塊讀出的數(shù)據(jù)。
4.根據(jù)權(quán)利要求2所述的固態(tài)硬盤的數(shù)據(jù)讀出系統(tǒng),其特征在于,所述總線仲裁模塊根據(jù)所述數(shù)據(jù)的錯(cuò)誤位置信息控制所述已糾錯(cuò)的數(shù)據(jù)覆蓋所述未糾錯(cuò)數(shù)據(jù)。
5.根據(jù)權(quán)利要求1所述的固態(tài)硬盤的數(shù)據(jù)讀出系統(tǒng),其特征在于,所述輸出控制模塊根據(jù)所述糾錯(cuò)模塊的糾錯(cuò)時(shí)間控制數(shù)據(jù)的輸出。
6.一種固態(tài)硬盤的數(shù)據(jù)讀出方法,通過如權(quán)利要求1所述的系統(tǒng)實(shí)現(xiàn),所述系統(tǒng)包括用于儲(chǔ)存數(shù)據(jù)的儲(chǔ)存模塊以及用于把數(shù)據(jù)從所述儲(chǔ)存模塊中讀出的讀控制模塊,其特征在于,所述方法包括如下步驟接收讀出數(shù)據(jù),對所述數(shù)據(jù)進(jìn)行糾錯(cuò)處理; 接收讀出數(shù)據(jù),并控制所述數(shù)據(jù)輸出; 控制已糾錯(cuò)數(shù)據(jù)和未糾錯(cuò)數(shù)據(jù)的傳輸。
7.根據(jù)權(quán)利要求6所述的固態(tài)硬盤的數(shù)據(jù)讀出方法,其特征在于,所述接收讀出數(shù)據(jù), 對所述數(shù)據(jù)進(jìn)行糾錯(cuò)處理的步驟進(jìn)一步包括緩沖處理所述讀控制模塊讀出的數(shù)據(jù); 計(jì)算所述數(shù)據(jù)的錯(cuò)誤位置信息; 根據(jù)所述數(shù)據(jù)錯(cuò)誤位置信息對所述數(shù)據(jù)糾錯(cuò)。
8.根據(jù)權(quán)利要求7所述的固態(tài)硬盤的數(shù)據(jù)讀出方法,其特征在于,所述緩沖處理所述讀控制模塊讀出的數(shù)據(jù)步驟進(jìn)一步包括控制所述數(shù)據(jù)寫入或讀出; 存儲(chǔ)所述數(shù)據(jù)。
9.根據(jù)權(quán)利要求7所述的固態(tài)硬盤的數(shù)據(jù)讀出方法,其特征在于,所述控制已糾錯(cuò)數(shù)據(jù)和未糾錯(cuò)數(shù)據(jù)的傳輸步驟進(jìn)一步包括根據(jù)所述數(shù)據(jù)的錯(cuò)誤位置信息控制所述已糾錯(cuò)的數(shù)據(jù)覆蓋所述未糾錯(cuò)數(shù)據(jù)。
10.根據(jù)權(quán)利要求6所述的固態(tài)硬盤的數(shù)據(jù)讀出方法,其特征在于,所述接收讀出數(shù)據(jù),并控制所述數(shù)據(jù)輸出的步驟進(jìn)一步包括根據(jù)糾錯(cuò)時(shí)間控制數(shù)據(jù)的輸出。
全文摘要
本發(fā)明公開了一種固態(tài)硬盤的數(shù)據(jù)讀出系統(tǒng),包括用于儲(chǔ)存數(shù)據(jù)的儲(chǔ)存模塊以及用于把數(shù)據(jù)從所述儲(chǔ)存模塊中讀出的讀控制模塊,所述系統(tǒng)還包括糾錯(cuò)模塊,用于從所述讀控制模塊接收數(shù)據(jù),并對所述數(shù)據(jù)糾錯(cuò)處理;輸出控制模塊,用于從所述讀控制模塊接收數(shù)據(jù),并控制所述數(shù)據(jù)的輸出;總線仲裁模塊,用于實(shí)現(xiàn)所述糾錯(cuò)模塊和輸出控制模塊的訪問總線的請求,控制糾錯(cuò)數(shù)據(jù)和未糾錯(cuò)數(shù)據(jù)的傳輸。借此,本發(fā)明可有效的降低讀操作過程中的延遲,提升固態(tài)硬盤的讀性能。
文檔編號(hào)G06F13/18GK102323913SQ20111025655
公開日2012年1月18日 申請日期2011年9月1日 優(yōu)先權(quán)日2011年9月1日
發(fā)明者劉偉, 張耀輝, 朱從義, 莫海鋒, 賈宗銘 申請人:記憶科技(深圳)有限公司