專利名稱:一種電子辭典主控電路的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及電子辭典電路領(lǐng)域,具體為一種電子辭典主控電路。
背景技術(shù):
電子辭典是一種將傳統(tǒng)的印刷詞典轉(zhuǎn)成數(shù)碼方式、進行快速查詢的數(shù)字學習工具。電子辭典主要有五大板塊功能,分別為辭典查詢學習功能、電子記事功能、計算功能、 參考資料功能以及數(shù)據(jù)傳輸功能。電子辭典的核心是主控電路,現(xiàn)有電子辭典主控電路為單路晶振提供晶振信號,信息處理速度慢,無法實現(xiàn)復位功能。
實用新型內(nèi)容本實用新型目的是提供一種電子辭典主控電路,以解決現(xiàn)有技術(shù)電子辭典主控電路信息處理速度慢的問題。為了達到上述目的,本實用新型所采用的技術(shù)方案為一種電子辭典主控電路,包括型號為AK3221M-BGAM4的CPU芯片U01,接入CPU 芯片UOl的濾波復位電路、晶振電路,其特征在于所述濾波復位電路包括一端共接的電阻 R23、電阻R24、電阻R25,以及復位按鈕SW01,電阻R23另一端接入CPU芯片UOl的PLLO引腳,電阻RM另一端接入CPU芯片UOl的PLLl引腳,電阻R25另一端接入CPU芯片UOl的 PLL2引腳,電阻R23、電阻R24、電阻R25的共接端上有三路引出導線,共接端上一路引出導線接入外部電源,共接端上另一路引出導線通過電容C30接地,共接端上第三路引出導線通過電阻似6接入復位按鈕SW01,所述復位按鈕SWOl還通過導線接地;所述晶振電路有兩路,一路晶振電路包括晶振Y01A,晶振YOlA兩接線端之間連接有電阻R01,晶振YOlA —個接線端通過電容COl接地,且晶振YOlA接有電容COl的接線端與CPU芯片UOl的PI0_XTAL_32K0引腳連接,晶振YOlA另一個接線端通過電容C02接地,且晶振YOlA接有電容C02的接線端與CPU芯片UOl的PI0_XTAL_32KI引腳連接,另一路晶振電路包括晶振Y02B,晶振Y02B兩接線端之間連接有電阻R02,晶振Y02B —個接線端通過電容C03接地,且晶振Y02B接有電容C03的接線端與CPU芯片UOl的PI0_XTALJ6M0引腳連接,晶振Y02B另一個接線端通過電容C04接地,且晶振Y02B接有電容C04的接線端與CPU 芯片UOl的PI0_XTALJ6MI引腳連接。本實用新型結(jié)構(gòu)簡單,易于實現(xiàn)。晶振電路采用雙晶振,一路晶振給主程序提供晶振信號,另一路晶振提供RTC計時信號,可以提高CPU芯片信息處理的速度,同時本實用新型還在CPU芯片上接入濾波復位電路,通過濾波復位電路可以實現(xiàn)濾波功能和復位功能, 簡化了電路結(jié)構(gòu),提高了主控電路信息處理的能力。本實用新型能夠有效地提高電子辭典主控電路信息處理的能力,提高了電子辭典的性能。
圖1為本實用新型CPU芯片電路原理圖。
3[0009]圖2為本實用新型一路晶振電路原理圖。圖3為本實用新型另一路晶振電路原理圖。
具體實施方式
如圖1所示。一種電子辭典主控電路,包括型號為AK3221M-BGAM4的CPU芯片 U01,接入CPU芯片UOl的濾波復位電路、晶振電路,濾波復位電路包括一端共接的電阻R23、 電阻R24、電阻R25,以及復位按鈕SWO1,電阻R23另一端接入CPU芯片UOl的PLLO引腳,電阻R24另一端接入CPU芯片UOl的PLLl引腳,電阻R25另一端接入CPU芯片UOl的PLL2 引腳,電阻R23、電阻R24、電阻R25的共接端上有三路引出導線,共接端上一路引出導線接入外部電源,共接端上另一路引出導線通過電容C30接地,共接端上第三路引出導線通過電阻似6接入復位按鈕SWOl,復位按鈕SWOl還通過導線接地;如圖2、圖3所示。晶振電路有兩路,一路晶振電路包括晶振Y01A,晶振YOlA兩接線端之間連接有電阻R01,晶振YOlA —個接線端通過電容COl接地,且晶振YOlA接有電容 COl的接線端與CPU芯片UOl的PI0_XTAL_32K0引腳連接,晶振YOlA另一個接線端通過電容C02接地,且晶振YOlA接有電容C02的接線端與CPU芯片UOl的PI0_XTAL_32KI引腳連接,另一路晶振電路包括晶振Y02B,晶振Y02B兩接線端之間連接有電阻R02,晶振Y02B — 個接線端通過電容C03接地,且晶振Y02B接有電容C03的接線端與CPU芯片UOl的ΡΙ0_ XTAL_26M0引腳連接,晶振Y02B另一個接線端通過電容C04接地,且晶振Y02B接有電容C04 的接線端與CPU芯片UOl的PI0_XTALJ6MI引腳連接。
權(quán)利要求1. 一種電子辭典主控電路,包括型號為AK3221M-BGA244的CPU芯片UOl,接入CPU芯片 UOl的濾波復位電路、晶振電路,其特征在于所述濾波復位電路包括一端共接的電阻R23、 電阻R24、電阻R25,以及復位按鈕SWOl,電阻R23另一端接入CPU芯片UOl的PLLO引腳,電阻RM另一端接入CPU芯片UOl的PLLl引腳,電阻R25另一端接入CPU芯片UOl的PLL2 引腳,電阻R23、電阻R24、電阻R25的共接端上有三路引出導線,共接端上一路引出導線接入外部電源,共接端上另一路引出導線通過電容C30接地,共接端上第三路引出導線通過電阻似6接入復位按鈕SW01,所述復位按鈕SWOl還通過導線接地;所述晶振電路有兩路,一路晶振電路包括晶振Y01A,晶振YOlA兩接線端之間連接有電阻R01,晶振YOlA—個接線端通過電容COl接地,且晶振YOlA接有電容COl的接線端與CPU 芯片UOl的PI0_XTAL_32K0引腳連接,晶振YOlA另一個接線端通過電容C02接地,且晶振 YOlA接有電容C02的接線端與CPU芯片UOl的PI0_XTAL_32KI引腳連接,另一路晶振電路包括晶振Y02B,晶振Y02B兩接線端之間連接有電阻R02,晶振Y02B —個接線端通過電容 C03接地,且晶振Y02B接有電容C03的接線端與CPU芯片UOl的PI0_XTALJ6M0引腳連接, 晶振Y02B另一個接線端通過電容C04接地,且晶振Y02B接有電容C04的接線端與CPU芯片UOl的PI0_XTALJ6MI引腳連接。
專利摘要本實用新型公開了一種電子辭典主控電路,包括CPU芯片,接入CPU芯片的濾波復位電路、晶振電路,濾波復位電路實現(xiàn)濾波復位,晶振電路為雙晶振結(jié)構(gòu),分別提供主程序時鐘信號、RTC計時時鐘信號。本實用新型結(jié)構(gòu)簡單,易于實現(xiàn),能夠有效地提高電子辭典主控電路信息處理的能力,提高了電子辭典的性能。
文檔編號G06F15/02GK202267963SQ20112030716
公開日2012年6月6日 申請日期2011年8月23日 優(yōu)先權(quán)日2011年8月23日
發(fā)明者周建華, 寧爭榮, 胡寶華, 蔣智謀 申請人:安徽狀元郎電子科技有限公司