国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      基于PowerPC處理器的主控板的制作方法

      文檔序號:6488058閱讀:333來源:國知局
      基于PowerPC處理器的主控板的制作方法
      【專利摘要】本發(fā)明公開了一種基于PowerPC處理器的主控板,包括處理中心和連接器,所述的處理中心包括CPU模塊和連接在CPU模塊上的三個PHY模塊,CPU模塊上還連接有一條Local總線和CPLD模塊,PHY模塊上的以太網(wǎng)接口和Local總線經(jīng)連接器與外界進行數(shù)據(jù)交互。本發(fā)明的有益效果:通過一個連接器將主控板上的接口進行集成,使得產(chǎn)品安裝和檢測上變得簡便。
      【專利說明】基于PowerPC處理器的主控板
      【技術領域】
      [0001]本發(fā)明涉及到一種計算機主控板,特別是涉及到一種基于PowerPC處理器的主控板。
      【背景技術】
      [0002]信息時代,數(shù)字時代使得嵌入式產(chǎn)品獲得了巨大的發(fā)展契機,目前嵌入式系統(tǒng)廣泛應用于國防、交通、通信、工業(yè)控制等領域
      網(wǎng)絡化、信息化的要求隨著因特網(wǎng)技術的成熟、帶寬的提高日益提高,使得以往單一功能的設備趨向多元化,結(jié)構(gòu)更加復雜。這就要求芯片設計廠商在芯片上集成更多的功能,為了滿足應用功能的升級,設計師們一方面采用更強大的嵌入式處理器如32位、64位RISC芯片或信號處理器DSP增強處理能力,同時增加功能接口,如USB,擴展總線類型,如CAN BUS,加強對多媒體、圖形等的處理,逐步實施片上系統(tǒng)(SOC)的概念。但是接口的增多,導致在安裝和檢測上很不方便。

      【發(fā)明內(nèi)容】

      [0003]本發(fā)明的目的在于克服上述現(xiàn)有技術的缺點和不足,提供一種基于PowerPC處理器的主控板,解決現(xiàn)有技術中接口過多,不好管理的問題。
      [0004]本發(fā)明的目的通過下述技術方案實現(xiàn):基于PowerPC處理器的主控板,包括處理中心和連接器,所述的處理中心包括CPU模塊和連接在CPU模塊上的三個PHY模塊,CPU模塊上還連接有一條Local總線和CPLD模塊,PHY模塊上的以太網(wǎng)接口和Local總線經(jīng)連接器與外界進行數(shù)據(jù)交互。
      [0005]所述的CPU模塊上還設置有兩個RS232串口,RS232串口通過連接器與外界進行數(shù)據(jù)交互。
      [0006]所述的CPU模塊上還連接有一條PCIe總線,PCIe總線通過連接器與外界進行數(shù)據(jù)交互。
      [0007]所述的CPU模塊上還連接有一條I2C總線,I2C總線經(jīng)連接器與外圍設備進行數(shù)據(jù)交互,。
      [0008]所述的CPLD模塊上還連接有一個復位模塊。
      [0009]本發(fā)明的有益效果是:通過一個連接器將主控板上的接口進行集成,使得產(chǎn)品安裝和檢測上變得簡便。
      【專利附圖】

      【附圖說明】
      [0010]圖1為本發(fā)明的結(jié)構(gòu)框圖。
      【具體實施方式】
      [0011]下面結(jié)合實施例對本發(fā)明作進一步的詳細說明,但是本發(fā)明的結(jié)構(gòu)不僅限于以下實施例:
      【實施例】
      如圖1所示,基于PowerPC處理器的主控板,包括處理中心和連接器,所述的處理中心包括CPU模塊和連接在CPU模塊上的三個PHY模塊,CPU模塊上還連接有一條Local總線和CPLD模塊,PHY模塊上的以太網(wǎng)接口和Local總線經(jīng)連接器與外界進行數(shù)據(jù)交互。
      [0012]所述的CPU模塊上還設置有兩個RS232串口,RS232串口通過連接器與外界進行數(shù)據(jù)交互。
      [0013]所述的CPU模塊上還連接有一條PCIe總線,PCIe總線通過連接器與外界進行數(shù)據(jù)交互。
      [0014]所述的CPU模塊上還連接有一條I2C總線,I2C總線經(jīng)連接器與外圍設備進行數(shù)據(jù)交互。
      [0015]所述的CPLD模塊上還連接有一個復位模塊。
      [0016]本實施例的CPU模塊采用Power PC系列的PlOll芯片,具有運行速度快、功耗低等優(yōu)點;PHY模塊采用RTL8169S-32/64芯片,為10/100/1000自適應網(wǎng)卡芯片;CPLD模塊為復雜可編程邏輯器件,采用Altera EPM7128S芯片,主要用于為Local總線提供時序支持,并且通過連接在CPLD模塊上的復位模塊為處理中心通過復位功能。
      [0017]本實施例的CPU 模塊上還連接有2G的DDR2內(nèi)存、128M的NOR FLASH存儲器以及2G的NAND FLASH存儲器,NOR FLASH存儲器用于存儲系統(tǒng)程序。
      【權(quán)利要求】
      1.基于PowerPC處理器的主控板,其特征在于,包括處理中心和連接器,所述的處理中心包括CPU模塊和連接在CPU模塊上的三個PHY模塊,CPU模塊上還連接有一條Local總線和CPLD模塊,PHY模塊上的以太網(wǎng)接口和Local總線經(jīng)連接器與外界進行數(shù)據(jù)交互。
      2.根據(jù)權(quán)利要求1所述的基于PowerPC處理器的主控板,其特征在于,所述的CPU模塊上還設置有兩個RS232串口,RS232串口通過連接器與外界進行數(shù)據(jù)交互。
      3.根據(jù)權(quán)利要求2所述的基于PowerPC處理器的主控板,其特征在于,所述的CPU模塊上還連接有一條PCIe總線,PCIe總線通過連接器與外界進行數(shù)據(jù)交互。
      4.根據(jù)權(quán)利要求3所述的基于PowerPC處理器的主控板,其特征在于,所述的CPU模塊上還連接有一條I2C總線,I2C總線經(jīng)連接器與外界進行數(shù)據(jù)交互。
      5.根據(jù)權(quán)利要求1所述的基于PowerPC處理器的主控板,其特征在于,所述的CPLD模塊上還連接有一個復位模塊。
      【文檔編號】G06F1/16GK103631325SQ201210300014
      【公開日】2014年3月12日 申請日期:2012年8月22日 優(yōu)先權(quán)日:2012年8月22日
      【發(fā)明者】高文武, 黃云全, 李培, 劉德偉, 沈仁華, 杜鷹 申請人:成都愛斯頓測控技術有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1