專利名稱:輸入輸出能力增強(qiáng)的可重構(gòu)微服務(wù)器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及計(jì)算技術(shù)領(lǐng)域,更具體地說,本發(fā)明涉及一種輸入輸出能力增強(qiáng)的可 重構(gòu)微服務(wù)器。
背景技術(shù):
隨著數(shù)據(jù)中心和企業(yè)級(jí)領(lǐng)域的服務(wù)器規(guī)模的不斷增大,數(shù)據(jù)中心和大系統(tǒng)能效低 下的問題愈發(fā)突出和嚴(yán)重,系統(tǒng)功耗無謂消耗和浪費(fèi),數(shù)據(jù)中心的功耗利用率不足10%,由 此帶來的總體成本問題也越發(fā)突出。有數(shù)據(jù)顯示,全球每年服務(wù)器消耗的能源費(fèi)用已經(jīng)占 到了服務(wù)器采購費(fèi)用的一半。
在這樣的背景下,微服務(wù)器(Micro Server)逐漸進(jìn)入人們的視野,其概念的提出 最早可以追溯到2009年,它是在英特爾關(guān)于云數(shù)據(jù)中心對(duì)低功耗服務(wù)器需求的基礎(chǔ)上倡 導(dǎo)的一種創(chuàng)新理念,包括英特爾、AMD、ARM在內(nèi)的主要處理器廠商都推出了面向微服務(wù)器應(yīng) 用的低功耗處理器,HP、Dell等主要服務(wù)器廠商也相繼推出了其微服務(wù)器產(chǎn)品。微服務(wù)器 采用新型的低功耗處理器,相比傳統(tǒng)服務(wù)器能效更高,體積更小,因此在相同尺寸的機(jī)箱內(nèi) 集成密度更高,目前主要用于對(duì)計(jì)算資源需求較小的獨(dú)立主機(jī)、靜態(tài)Web頁面支持等網(wǎng)絡(luò) 服務(wù)。
目前的微服務(wù)器為了提高系統(tǒng)的能效和節(jié)點(diǎn)密度,主要采用低功耗處理器或其它 低功耗小型化器件來構(gòu)建系統(tǒng),導(dǎo)致其在計(jì)算能力、存儲(chǔ)能力、I/o (輸入輸出)能力等各方 面的絕對(duì)性能低于現(xiàn)有的標(biāo)準(zhǔn)服務(wù)器,限制了微服務(wù)器的應(yīng)用和推廣。
因此,希望能夠提供一種輸入輸出能力增強(qiáng)的并且不會(huì)造成系統(tǒng)功耗無謂消耗和 浪費(fèi)的服務(wù)器。發(fā)明內(nèi)容
本發(fā)明所要解決的技術(shù)問題是針對(duì)現(xiàn)有技術(shù)中存在上述缺陷,提供一種輸入輸出 能力增強(qiáng)的并且不會(huì)造成系統(tǒng)功耗無謂消耗和浪費(fèi)的服務(wù)器。
根據(jù)本發(fā)明,提供了一種輸入輸出能力增強(qiáng)的可重構(gòu)微服務(wù)器,包括微處理器、 系統(tǒng)總線、內(nèi)存、可重構(gòu)加速部件以及輸入輸出外設(shè);其中,微處理器、內(nèi)存和輸入輸出外設(shè) 連接至系統(tǒng)總線,從而微處理器通過系統(tǒng)總線與內(nèi)存和輸入輸出外設(shè)進(jìn)行數(shù)據(jù)交換;而且, 微處理器直接連接至可重構(gòu)加速部件;并且,可重構(gòu)加速部件連接至系統(tǒng)總線,從而通過系 統(tǒng)總線與內(nèi)存和輸入輸出外設(shè)進(jìn)行數(shù)據(jù)交換;其中,可重構(gòu)加速部件包括可重構(gòu)運(yùn)算加 速模塊、多個(gè)可重構(gòu)I/O增強(qiáng)單元、以及與所述可重構(gòu)I/O增強(qiáng)單元中的每一個(gè)單獨(dú)連接的 多個(gè)I/o控制器;其中,所述多個(gè)可重構(gòu)I/O增強(qiáng)單元連接至可重構(gòu)運(yùn)算加速模塊;而且其 中,所述可重構(gòu)I/o增強(qiáng)單元中的每一個(gè)的對(duì)應(yīng)的多個(gè)I/O控制器連接至具有相同資源類 型的各種接口標(biāo)準(zhǔn)或相同接口標(biāo)準(zhǔn)的I/o設(shè)備,由此所述可重構(gòu)I/O增強(qiáng)單元中的每一個(gè) 及其對(duì)應(yīng)的多個(gè)I/o控制器用于控制與具有相同資源類型的I/O設(shè)備之間的數(shù)據(jù)交換。
“具有相同資源類型的各種I/o接口標(biāo)準(zhǔn)或相同接口標(biāo)準(zhǔn)的I/O設(shè)備”的意思就是說,比如硬盤,不管是SATA的還是IDE的,都可以作為硬盤資源,通過各自的接口控制器連 接在同一個(gè)IO增強(qiáng)單元上進(jìn)行統(tǒng)一管理。
優(yōu)選地,可重構(gòu)運(yùn)算加速模塊和多個(gè)可重構(gòu)I/O增強(qiáng)單元連接至系統(tǒng)總線以進(jìn)行 數(shù)據(jù)交換。
優(yōu)選地,可重構(gòu)加速部件由可編程邏輯器件實(shí)現(xiàn)。
優(yōu)選地,可重構(gòu)加速部件由FPGA實(shí)現(xiàn)。
優(yōu)選地,可重構(gòu)運(yùn)算加速模塊用于通過定制專用的硬件加速計(jì)算結(jié)構(gòu),協(xié)助或取 代微處理器完成相應(yīng)的運(yùn)算處理功能。
優(yōu)選地,所述可重構(gòu)I/O增強(qiáng)單元還用于將連接在可重構(gòu)加速模塊上的獨(dú)占的硬 件設(shè)備進(jìn)行虛擬化,提供給多個(gè)內(nèi)部模塊共享使用。
優(yōu)選地,所述可重構(gòu)I/O增強(qiáng)單元還用于直接對(duì)I/O數(shù)據(jù)進(jìn)行運(yùn)算和處理。
優(yōu)選地,可重構(gòu)I/O增強(qiáng)單元用于將相同資源類型的I/O設(shè)備聚合起來,對(duì)外提供 統(tǒng)一的訪問接口。
本發(fā)明提出了在將低功耗微處理器與可重構(gòu)加速部件緊密耦合來構(gòu)建的可重構(gòu) 微服務(wù)器系統(tǒng)的基礎(chǔ)上,當(dāng)可重構(gòu)加速部件通過私有外部接口連接I/o資源時(shí),根據(jù)I/O資 源類型,通過聚合、共享以及離線數(shù)據(jù)處理等方式增強(qiáng)系統(tǒng)I/o能力的結(jié)構(gòu)與方法,擴(kuò)展了 可重構(gòu)微服務(wù)器的應(yīng)用能力,提高了可重構(gòu)微服務(wù)器的應(yīng)用效率。
結(jié)合附圖,并通過參考下面的詳細(xì)描述,將會(huì)更容易地對(duì)本發(fā)明有更完整的理解 并且更容易地理解其伴隨的優(yōu)點(diǎn)和特征,其中
圖1示意性地示出了根據(jù)本發(fā)明實(shí)施例的輸入輸出能力增強(qiáng)的可重構(gòu)微服務(wù)器 的功能框圖。
需要說明的是,附圖用于說明本發(fā)明,而非限制本發(fā)明。注意,表示結(jié)構(gòu)的附圖可 能并非按比例繪制。并且,附圖中,相同或者類似的元件標(biāo)有相同或者類似的標(biāo)號(hào)。
具體實(shí)施方式
為了使本發(fā)明的內(nèi)容更加清楚和易懂,下面結(jié)合具體實(shí)施例和附圖對(duì)本發(fā)明的內(nèi) 容進(jìn)行詳細(xì)描述。
本發(fā)明提供了一種將低功耗微處理器和可重構(gòu)加速部件緊密耦合的可重構(gòu)微服 務(wù)器系統(tǒng)架構(gòu),能夠通過對(duì)可重構(gòu)加速部件進(jìn)行硬件重構(gòu),實(shí)現(xiàn)面向目標(biāo)應(yīng)用需求的可重 構(gòu)硬件加速,提高系統(tǒng)性能和效率。其中,可重構(gòu)加速部件能夠提供私有的外部接口,直接 連接內(nèi)存、I/o外設(shè)等資源,擴(kuò)展和增強(qiáng)系統(tǒng)資源和能力。而且,在上述系統(tǒng)中,當(dāng)可重構(gòu)加 速部件通過私有外部接口連接I/o資源時(shí),根據(jù)I/O資源類型,通過聚合、共享以及離線數(shù) 據(jù)處理等方式增強(qiáng)系統(tǒng)I/o能力的結(jié)構(gòu)與方法。
具體地說,圖1示意性地示出了根據(jù)本發(fā)明實(shí)施例的輸入輸出能力增強(qiáng)的可重構(gòu) 微服務(wù)器的功能框圖。
更具體地說,如圖1所示,根據(jù)本發(fā)明實(shí)施例的輸入輸出能力增強(qiáng)的可重構(gòu)微服 務(wù)器包括微處理器10、系統(tǒng)總線100、內(nèi)存20、可重構(gòu)加速部件30以及輸入輸出外設(shè)(以下簡稱I/O外設(shè))40。
其中,微處理器10、內(nèi)存20和輸入輸出外設(shè)40連接至系統(tǒng)總線100,從而微處理器10通過系統(tǒng)總線100與內(nèi)存20和輸入輸出外設(shè)40進(jìn)行數(shù)據(jù)交換。
微處理器10直接連接至可重構(gòu)加速部件30 ;并且,可重構(gòu)加速部件30連接至系統(tǒng)總線100,從而通過系統(tǒng)總線100與內(nèi)存20和輸入輸出外設(shè)40進(jìn)行數(shù)據(jù)交換。
并且其中,可重構(gòu)加速部件30包括可重構(gòu)運(yùn)算加速模塊31、多個(gè)可重構(gòu)I/O增強(qiáng)單元、以及與所述可重構(gòu)I/o增強(qiáng)單元中的每一個(gè)單獨(dú)連接的多個(gè)I/O控制器。
其中,所述多個(gè)可重構(gòu)I/O增強(qiáng)單元連接至可重構(gòu)運(yùn)算加速模塊31。
而且其中,所述可重構(gòu)I/O增強(qiáng)單元中的每一個(gè)的對(duì)應(yīng)的多個(gè)I/O控制器連接至具有相同資源類型的各種I/o接口標(biāo)準(zhǔn)或相同接口標(biāo)準(zhǔn)的I/O設(shè)備,由此所述可重構(gòu)I/O 增強(qiáng)單元中的每一個(gè)及其對(duì)應(yīng)的多個(gè)I/o控制器用于控制與具有相同資源類型的I/O設(shè)備之間的數(shù)據(jù)交換。也就是說,比如硬盤,不管是SATA的還是IDE的,都可以作為硬盤資源, 通過各自的接口控制器連接在同一個(gè)IO增強(qiáng)單元上進(jìn)行統(tǒng)一管理。
例如,圖1中示出了可重構(gòu)加速部件30包含兩個(gè)可重構(gòu)I/O增強(qiáng)單元321和322 的情況,其中可重構(gòu)I/O增強(qiáng)單元321連接至多個(gè)I/O控制器Cl、…、C2,可重構(gòu)I/O增強(qiáng)單元322連接至多個(gè)I/O控制器C3、…、C4。并且,例如,可重構(gòu)I/O增強(qiáng)單元321及其多個(gè)I/O控制器Cl、…、C2用于SATA標(biāo)準(zhǔn)(資源類型A)的I/O設(shè)備41、…、42,可重構(gòu)I/ O增強(qiáng)單元322及其多個(gè)I/O控制器C3、…、C4用于IDE標(biāo)準(zhǔn)(資源類型B)的I/O設(shè)備 43、…、44。
并且,優(yōu)選地,可重構(gòu)運(yùn)算加速模塊31和多個(gè)可重構(gòu)I/O增強(qiáng)單元連接至系統(tǒng)總線100以進(jìn)行數(shù)據(jù)交換。并且,可重構(gòu)運(yùn)算加速模塊31和多個(gè)可重構(gòu)I/O增強(qiáng)單元可以共用可重構(gòu)加速部件30的總線接口,由此兩者在物理上可能只有一個(gè)接口以連接至系統(tǒng)總線 100。
具體地說,可重構(gòu)加速部件30采用低功耗的可編程邏輯器件(例如,F(xiàn)PGA)實(shí)現(xiàn), 能夠通過硬件編程重構(gòu)其硬件邏輯結(jié)構(gòu),實(shí)現(xiàn)多種硬件功能模塊,擴(kuò)展和增強(qiáng)系統(tǒng)的計(jì)算、 內(nèi)存、I/o等各方面能力。
其中,可重構(gòu)運(yùn)算加速模塊31是在可重構(gòu)加速部件30中通過硬件重構(gòu)所實(shí)現(xiàn)的硬件邏輯模塊,其主要功能是針對(duì)實(shí)際應(yīng)用需求特點(diǎn),通過定制專用的硬件加速計(jì)算結(jié)構(gòu) , 協(xié)助或取代微處理器10完成相應(yīng)的運(yùn)算處理功能,從而提高系統(tǒng)的運(yùn)算能力,實(shí)現(xiàn)對(duì)處理器運(yùn)算能力的增強(qiáng)。
而且,由于I/O接口和設(shè)備種類繁多,如常見的硬盤、USB、網(wǎng)絡(luò)等,相應(yīng)的接口協(xié)議各不相同,例如SATA (Serial Advanced Technology Attachment,串行高級(jí)技術(shù)附件)、 IDE (Integrated Drive Electronics)、PCI (Pedpherd Component Interconnect,周邊兀件擴(kuò)展接口)、PCI Express^SPI (Serial Peripheral Interface,串行外設(shè)接口)等,傳統(tǒng)結(jié)構(gòu)下所支持的接口協(xié)議和設(shè)備類型都是固定的,而利用可重構(gòu)加速部件硬件可重構(gòu)的特性,能夠根據(jù)需求實(shí)現(xiàn)支持各種I/o接口標(biāo)準(zhǔn)的1/0控制器,支持各種不同類型的1/0設(shè)備,從而提高了整個(gè)系統(tǒng)I/o的適應(yīng)性和兼容性。
可重構(gòu)1/0增強(qiáng)單元321和322用于實(shí)現(xiàn)對(duì)1/0資源的管理、整合與增強(qiáng),同時(shí)向上提供相應(yīng)的設(shè)備訪問接口,以便微處理器和可重構(gòu)運(yùn)算加速模塊進(jìn)行讀寫訪問。例如對(duì)于相同類型的I/O資源,如存儲(chǔ)設(shè)備,無論是SATA接口的普通硬盤,PCI Express接口的SSD 固態(tài)盤,USB接口的U盤,或者Flash存儲(chǔ)芯片都可以由可重構(gòu)I/O增強(qiáng)單元321和322統(tǒng)一管理與控制。
可重構(gòu)I/O增強(qiáng)單元321和322能夠?qū)⑾嗤Y源類型的I/O設(shè)備聚合起來,對(duì)外 提供統(tǒng)一的訪問接口。例如對(duì)于連接在可重構(gòu)加速部件上的多個(gè)磁盤,可以通過可重構(gòu)I/ O增強(qiáng)單元321和322加以組織,實(shí)現(xiàn)容量和帶寬的聚合、數(shù)據(jù)冗余備份等功能,隱藏底層物 理結(jié)構(gòu),讓微處理器或可重構(gòu)運(yùn)算加速模塊可以將其作為一塊完整磁盤存儲(chǔ)區(qū)域來控制和 訪問。優(yōu)選地,可重構(gòu)I/O增強(qiáng)單元321和322能夠?qū)⑦B接在可重構(gòu)加速模塊上的獨(dú)占的 硬件設(shè)備進(jìn)行虛擬化,提供給多個(gè)內(nèi)部模塊共享使用。
優(yōu)選地,可重構(gòu)I/O增強(qiáng)單元321和322還可以用來直接對(duì)I/O數(shù)據(jù)進(jìn)行一些運(yùn) 算和處理,減輕微處理器負(fù)載。例如可以利用可重構(gòu)I/O增強(qiáng)單元321和322對(duì)需要寫入 硬盤的數(shù)據(jù)提前進(jìn)行壓縮和加密,再將壓縮加密后的數(shù)據(jù)寫入硬盤,在讀取時(shí)自動(dòng)地進(jìn)行 解壓縮和解密。又例如對(duì)于網(wǎng)絡(luò)包處理的應(yīng)用,可以在可重構(gòu)I/O增強(qiáng)單元321和322先 對(duì)接收到的網(wǎng)絡(luò)包進(jìn)行一些必要的預(yù)處理工作,之后再由處理器進(jìn)行處理,從而減輕處理 器負(fù)載,提高整體的處理效率。
在本發(fā)明的可重構(gòu)微服務(wù)器系統(tǒng)結(jié)構(gòu)中,將低功耗微處理器與可重構(gòu)加速部件緊 密耦合來構(gòu)建微服務(wù)器系統(tǒng),實(shí)現(xiàn)對(duì)傳統(tǒng)微服務(wù)器計(jì)算能力、存儲(chǔ)能力、I/O能力的增強(qiáng),形 成一種全新的低功耗高性能可重構(gòu)微服務(wù)器系統(tǒng)。而且,在可重構(gòu)微服務(wù)器系統(tǒng)結(jié)構(gòu)下,可 重構(gòu)加速部件可以利用私有外部接口直接連接硬盤、網(wǎng)絡(luò)、USB等I/O設(shè)備,擴(kuò)展了系統(tǒng)的 I/O資源。本發(fā)明提出的結(jié)構(gòu)和方法,能夠利用可重構(gòu)加速部件實(shí)現(xiàn)進(jìn)一步增強(qiáng)系統(tǒng)的I/O 能力,從而能夠?qū)崿F(xiàn)I/O聚合、共享以及離線數(shù)據(jù)處理等功能。
此外,需要說明的是,除非特別指出,否則說明書中的術(shù)語“第一”、“第二”、“第三” 等描述僅僅用于區(qū)分說明書中的各個(gè)組件、元素、步驟等,而不是用于表示各個(gè)組件、元素、 步驟之間的邏輯關(guān)系或者順序關(guān)系等。
可以理解的是,雖然本發(fā)明已以較佳實(shí)施例披露如上,然而上述實(shí)施例并非用以 限定本發(fā)明。對(duì)于任何熟悉本領(lǐng)域的技術(shù)人員而言,在不脫離本發(fā)明技術(shù)方案范圍情況下, 都可利用上述揭示的技術(shù)內(nèi)容對(duì)本發(fā)明技術(shù)方案作出許多可能的變動(dòng)和修飾,或修改為等 同變化的等效實(shí)施例。因此,凡是未脫離本發(fā)明技術(shù)方案的內(nèi)容,依據(jù)本發(fā)明的技術(shù)實(shí)質(zhì)對(duì) 以上實(shí)施例所做的任何簡單修改、等同變化及修飾,均仍屬于本發(fā)明技術(shù)方案保護(hù)的范圍 內(nèi)。
權(quán)利要求
1.一種輸入輸出能力增強(qiáng)的可重構(gòu)微服務(wù)器,其特征在于包括微處理器、系統(tǒng)總線、內(nèi)存、可重構(gòu)加速部件以及輸入輸出外設(shè); 其中,微處理器、內(nèi)存和輸入輸出外設(shè)連接至系統(tǒng)總線,從而微處理器通過系統(tǒng)總線與內(nèi)存和輸入輸出外設(shè)進(jìn)行數(shù)據(jù)交換; 而且,微處理器直接連接至可重構(gòu)加速部件; 并且,可重構(gòu)加速部件連接至系統(tǒng)總線,從而通過系統(tǒng)總線與內(nèi)存和輸入輸出外設(shè)進(jìn)行數(shù)據(jù)交換; 其中,可重構(gòu)加速部件包括可重構(gòu)運(yùn)算加速模塊、多個(gè)可重構(gòu)I/o增強(qiáng)單元、以及與所述可重構(gòu)I/o增強(qiáng)單元中的每一個(gè)單獨(dú)連接的多個(gè)I/O控制器; 其中,所述多個(gè)可重構(gòu)I/o增強(qiáng)單元連接至可重構(gòu)運(yùn)算加速模塊; 而且其中,所述可重構(gòu)I/o增強(qiáng)單元中的每一個(gè)的對(duì)應(yīng)的多個(gè)I/O控制器連接至具有相同資源類型的I/o設(shè)備,由此所述可重構(gòu)I/O增強(qiáng)單元中的每一個(gè)及其對(duì)應(yīng)的多個(gè)I/O控制器用于控制與具有相同資源類型的I/o設(shè)備之間的數(shù)據(jù)交換。
2.根據(jù)權(quán)利要求1所述的輸入輸出能力增強(qiáng)的可重構(gòu)微服務(wù)器,其特征在于,可重構(gòu)運(yùn)算加速模塊和多個(gè)可重構(gòu)I/o增強(qiáng)單元連接至系統(tǒng)總線以進(jìn)行數(shù)據(jù)交換。
3.根據(jù)權(quán)利要求1或2所述的輸入輸出能力增強(qiáng)的可重構(gòu)微服務(wù)器,其特征在于,可重構(gòu)加速部件由可編程邏輯器件實(shí)現(xiàn)。
4.根據(jù)權(quán)利要求1或2所述的輸入輸出能力增強(qiáng)的可重構(gòu)微服務(wù)器,其特征在于,可重構(gòu)加速部件由FPGA實(shí)現(xiàn)。
5.根據(jù)權(quán)利要求1或2所述的輸入輸出能力增強(qiáng)的可重構(gòu)微服務(wù)器,其特征在于,可重構(gòu)運(yùn)算加速模塊用于通過定制專用的硬件加速計(jì)算結(jié)構(gòu),協(xié)助或取代微處理器完成相應(yīng)的運(yùn)算處理功能。
6.根據(jù)權(quán)利要求1或2所述的輸入輸出能力增強(qiáng)的可重構(gòu)微服務(wù)器,其特征在于,所述可重構(gòu)I/O增強(qiáng)單元還用于將連接在可重構(gòu)加速模塊上的獨(dú)占的硬件設(shè)備進(jìn)行虛擬化,提供給多個(gè)內(nèi)部模塊共享使用。
7.根據(jù)權(quán)利要求1或2所述的輸入輸出能力增強(qiáng)的可重構(gòu)微服務(wù)器,其特征在于,所述可重構(gòu)I/O增強(qiáng)單元用于直接對(duì)I/O數(shù)據(jù)進(jìn)行運(yùn)算和處理。
8.根據(jù)權(quán)利要求1或2所述的輸入輸出能力增強(qiáng)的可重構(gòu)微服務(wù)器,其特征在于,可重構(gòu)I/O增強(qiáng)單元用于將相同資源類型的I/O設(shè)備聚合起來,對(duì)外提供統(tǒng)一的訪問接口。
全文摘要
一種輸入輸出能力增強(qiáng)的可重構(gòu)微服務(wù)器,包括微處理器、系統(tǒng)總線、內(nèi)存、可重構(gòu)加速部件以及輸入輸出外設(shè);其中,微處理器、內(nèi)存和輸入輸出外設(shè)連接至系統(tǒng)總線;微處理器直接連接至可重構(gòu)加速部件;可重構(gòu)加速部件包括可重構(gòu)運(yùn)算加速模塊、多個(gè)可重構(gòu)I/O增強(qiáng)單元、以及與可重構(gòu)I/O增強(qiáng)單元中的每一個(gè)單獨(dú)連接的多個(gè)I/O控制器;其中,多個(gè)可重構(gòu)I/O增強(qiáng)單元連接至可重構(gòu)運(yùn)算加速模塊和系統(tǒng)總線;而且其中,可重構(gòu)I/O增強(qiáng)單元中的每一個(gè)的對(duì)應(yīng)的多個(gè)I/O控制器連接至具有相同資源類型的I/O設(shè)備,由此可重構(gòu)I/O增強(qiáng)單元中的每一個(gè)及其對(duì)應(yīng)的多個(gè)I/O控制器用于控制與具有相同資源類型的I/O設(shè)備之間的數(shù)據(jù)交換。
文檔編號(hào)G06F13/40GK103034295SQ20121057582
公開日2013年4月10日 申請(qǐng)日期2012年12月26日 優(yōu)先權(quán)日2012年12月26日
發(fā)明者謝向輝, 吳東, 原昊, 錢磊, 張昆, 臧春峰, 郝子宇, 張魯飛, 李璽, 嚴(yán)忻凱, 胡蘇太, 韋海亮, 周浩杰, 馬文濤, 王宇 申請(qǐng)人:無錫江南計(jì)算技術(shù)研究所