專(zhuān)利名稱(chēng):Pxi控制器和pxi主機(jī)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及測(cè)試測(cè)量以及工業(yè)控制技術(shù),尤其涉及一種PXI控制器和PXI主機(jī)。
背景技術(shù):
1997年NI發(fā)布了一種全新的開(kāi)放性、模塊化儀器總線規(guī)范一PXI (PCIeXtensionsfor Instrumentation,面向儀器系統(tǒng)的 PCI 擴(kuò)展)。PXI 是 PCI (Peripheral ComponentInterconnect,外圍組件互連)在儀器領(lǐng)域的擴(kuò)展,它將CompactPCI規(guī)范定義的PCI總線技術(shù),發(fā)展成適合于試驗(yàn)、測(cè)量和數(shù)據(jù)采集場(chǎng)合應(yīng)用的機(jī)械、電氣和軟件規(guī)范,從而形成了新的虛擬儀器體系結(jié)構(gòu)。制訂PXI規(guī)范的目的是為了將臺(tái)式PC的性能價(jià)格比優(yōu)勢(shì)與PCI總線面向儀器領(lǐng)域的必要擴(kuò)展完美地結(jié)合起來(lái),形成一種主流的虛擬儀器測(cè)試平臺(tái)。PXI即面向儀器系統(tǒng)的PCI擴(kuò)展,是一種堅(jiān)固的基于PC的測(cè)量和自動(dòng)化平臺(tái),為測(cè)量和自動(dòng)化系統(tǒng)提供了高性能、高堅(jiān)固性、低成本的配置方案。PXI將PCI電氣總線與CompactPCI中堅(jiān)固的、模塊化的歐式機(jī)械封裝結(jié)合在一起,并增加了專(zhuān)門(mén)的同步總線和一些關(guān)鍵的軟件性能,使它成為測(cè)量和自動(dòng)化系統(tǒng)高性能、低成本的運(yùn)載平臺(tái)。PXI系統(tǒng)可用于諸如制造測(cè)試、軍事和航空航天、機(jī)器檢測(cè)、汽車(chē)生產(chǎn)及工業(yè)測(cè)試等各種領(lǐng)域中。1998年NI將PXI推出成為一種開(kāi)放的工業(yè)規(guī)范,以滿足日益增長(zhǎng)的復(fù)雜儀器系統(tǒng)需求。當(dāng)前,PXI由PXI系統(tǒng)聯(lián)盟(PXISA)管理,該聯(lián)盟中多家公司聯(lián)合起來(lái)一起推進(jìn)該標(biāo)準(zhǔn)的發(fā)展,保證互操作性,并維護(hù)PXI規(guī)范。因?yàn)镻XI是一種開(kāi)放的標(biāo)準(zhǔn),所以任何設(shè)備商都可以生產(chǎn)PXI產(chǎn)品。同時(shí)因?yàn)镻XI規(guī)范中一個(gè)關(guān)鍵的特點(diǎn)就是與CompactPCI (由PCI工業(yè)計(jì)算機(jī)制造商小組PICMG所提出的標(biāo)準(zhǔn))之間的互操作性,所以同一個(gè)PXI系統(tǒng)中可以同時(shí)包含CompactPCI和PXI模塊,而不產(chǎn)生任何沖突。PXI總線規(guī)范是在PCI規(guī)范的基礎(chǔ)上發(fā)展而來(lái)的,具有PCI的性能和特點(diǎn),包括33MHz/66MHz時(shí)鐘,32位/64位數(shù)據(jù)傳輸功能,以及分別從132MB/s(32為/33MHz)到528MB/s (64位/66MHz)的數(shù)據(jù)傳輸速度,另外還支持3. 3v系統(tǒng)電壓,PC1-PCI橋路擴(kuò)展和即插即用。另外,PXI在標(biāo)準(zhǔn)PCI總線的基礎(chǔ)上,增加了專(zhuān)門(mén)的系統(tǒng)參考時(shí)鐘、觸發(fā)總線、星形觸發(fā)線和模塊間的局部總線,以此來(lái)滿足高精度的定時(shí)、同步和數(shù)據(jù)通信要求?,F(xiàn)有的PXI控制器配置一旦固定即不可改變,如果需要升級(jí)或更新硬件模塊或軟件程序時(shí),往往需要更換整個(gè)控制器,用戶(hù)使用非常不方便且成本較高。
發(fā)明內(nèi)容
本發(fā)明的目的在于提供一種PXI控制器和PXI主機(jī),用以提高控制器配置的靈活性,有利于降低成本。本發(fā)明提供一種PXI控制器,包括底板,所述底板上設(shè)置有PXI接口、CPU模塊、CPU模塊連接件和存儲(chǔ)模塊,所述CPU模塊包括處理器模塊和芯片組模塊,所述處理器模塊和所述芯片組模塊分別通過(guò)所述CPU模塊連接件與所述底板可分離式連接,所述PXI接口和所述存儲(chǔ)模塊分別與所述芯片組模塊連接。
本發(fā)明還提供一種PXI主機(jī),包括設(shè)置有多個(gè)PXI插槽的PXI背板,還包括上述所述的PXI控制器,所述PXI控制器通過(guò)PXI接口與一所述PXI插槽可插拔式連接。本發(fā)明提供的技術(shù)方案中,該P(yáng)XI控制器中CPU模塊化設(shè)置為CPU模塊,且CPU模塊與設(shè)置在底板上的CPU模塊連接件可分離式連接,這樣在不變更其它組件的情況下,可以通過(guò)變更不同的CPU模塊,實(shí)現(xiàn)控制器后期的升級(jí)及更新,配置靈活,使用方便,降低成本。
為了更清楚地說(shuō)明本發(fā)明實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對(duì)實(shí)施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡(jiǎn)單地介紹,顯而易見(jiàn)地,下面描述中的附圖僅僅是本發(fā)明的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來(lái)講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。圖1為本發(fā)明提供的一種PXI控制器的可選結(jié)構(gòu)示意圖。附圖標(biāo)記1-CPU模塊;2-CPU模塊連接件;3-以太網(wǎng)接口模塊;4-USB接口模塊;5-串行接口模塊;6-視頻圖像陣列接口模塊;7-第一存儲(chǔ)模塊;8-第二存儲(chǔ)模塊;9-第三存儲(chǔ)模塊;10-第四存儲(chǔ)模塊;Il-PXI接口;12-串行通訊端口模塊;13-鍵盤(pán)接口模塊;101-處理器模塊; 102-芯片組模塊;1021-北橋芯片組模塊;1022-南橋芯片組模塊。
具體實(shí)施例方式為使本發(fā)明實(shí)施例的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對(duì)本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例?;诒景l(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒(méi)有付出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。圖1為本發(fā)明提供的一種PXI控制器的可選結(jié)構(gòu)示意圖,該P(yáng)XI控制器包括底板,所述底板上設(shè)置有PXI接口 11、CPU模塊1、CPU模塊連接件2和存儲(chǔ)模塊,所述CPU模塊I包括處理器模塊101和芯片組模塊102,所述處理器模塊101和所述芯片組模塊102分別與通過(guò)所述CPU模塊連接件2與所述底板可分離式連接,所述PXI接口 11和所述存儲(chǔ)模塊分別與所述芯片組模塊102連接。上述技術(shù)方案中,所述PXI控制器中CPU模塊化設(shè)置為CPU模塊I,且CPU模塊I與設(shè)置在底板上的CPU模塊連接件2可分離式連接,這樣在不變更其他組件的情況下,可以通過(guò)變更不同的CPU模塊1,實(shí)現(xiàn)PXI控制器后期的升級(jí)及更新,配置靈活,使用方便,降低成本??蛇x的,所述處理器模塊101為單核處理器模塊或多核處理器模塊,多核處理器例如可為但不限于雙核處理器、三核處理器、四核處理器等。例如其中單核處理器模塊可為Inter Atom N270處理器,主頻為1. 66GHz ;雙核處理器模塊可為Inter Core Duo L2400處理器,主頻為1. 6GHz,同時(shí)配置標(biāo)準(zhǔn)的2GB DDR2 RAM內(nèi)存??蛇x的,所述PXI控制器還包括硬盤(pán)模塊,所述底板上還設(shè)置有SATA接口,所述硬盤(pán)模塊通過(guò)所述SATA (Serial ΑΤΑ,串行ΑΤΑ)接口與所述芯片組模塊102連接;和/或,所述底板上還設(shè)置有CF卡接口,所述CF卡接口用于連接外部的CF卡。由于底板設(shè)置有SATA接口,SATA接口支持不同類(lèi)型的硬盤(pán)接入,提高了配置的靈活性。例如,可選的,所述硬盤(pán)模塊為固態(tài)硬盤(pán)模塊或者機(jī)械式硬盤(pán)模塊,所述硬盤(pán)模塊的存儲(chǔ)空間為不小于160GB,所述PXI控制器的硬盤(pán)模塊可以根據(jù)實(shí)際需求進(jìn)行配置,同時(shí)也支持CF卡配置,如果使用CF卡進(jìn)行存儲(chǔ),PXI控制器可根據(jù)實(shí)際需要減少或省去硬盤(pán)模塊的配置,故在滿足相同存儲(chǔ)要求的前提下,可明顯減小在PXI主機(jī)中插拔式連接所述PXI控制器所需的空間,例如,所述PXI控制器可為單槽寬的PXI控制器,從而節(jié)省PXI機(jī)箱插槽的空間。
可選的,所述芯片組模塊102包括北橋芯片組模塊1021和南橋芯片組模塊1022,所述北橋芯片組模塊1021基于Intel945GM芯片組,所述北橋芯片組模塊1021分別與所述處理器模塊101和所述南橋芯片組模塊1022相連,所述南橋芯片組模塊1022基于IntelICH7M芯片組,所述南橋芯片組模塊1022可用于連接PCI總線、USB接口模塊4、LPC(Low PinCount,低引腳數(shù))總線以及10/100MBit以太網(wǎng)接口模塊3 ;和/或,所述底板上還設(shè)置有以太網(wǎng)接口模塊3,所述以太網(wǎng)接口模塊3與所述芯片組模塊102相連;和/或,所述底板上還設(shè)置有USB接口模塊4,所述USB接口模塊4與所述芯片組模塊102相連,所述USB接口模塊4的數(shù)量為兩個(gè)或兩個(gè)以上,用于對(duì)所述PXI控制器進(jìn)行輸入和輸出??蛇x的,所述底板上還設(shè)置有串行接口模塊5以及視頻圖像陣列接口模塊6,所述串行接口模塊5與所述南橋芯片組模塊1022相連,所述視頻圖像陣列接口模塊6與所述北橋芯片組模塊1021相連,用以輸出視頻以及圖像??蛇x的,所述存儲(chǔ)模塊包括第一存儲(chǔ)模塊7、第二存儲(chǔ)模塊8、第三存儲(chǔ)模塊9以及第四存儲(chǔ)模塊10,所述第一存儲(chǔ)模塊7和所述北橋芯片組模塊1021相連,所述第二存儲(chǔ)模塊8和所述第三存儲(chǔ)模塊9分別與所述南橋芯片組模塊1022相連,所述第四存儲(chǔ)模塊10與所述串行接口模塊5相連。可選的,所述第一存儲(chǔ)模塊7為內(nèi)存儲(chǔ)器;和/或,所述第二存儲(chǔ)模塊8為閃存模塊,用以存儲(chǔ)BIOS (Basic Input Output System,基本輸入輸出系統(tǒng))設(shè)置數(shù)據(jù);和/或,所述第三存儲(chǔ)模塊9為硬盤(pán)模塊;和/或,所述第四存儲(chǔ)模塊10為電可擦可編程只讀存儲(chǔ)器,所述電可擦可編程只讀存儲(chǔ)器通過(guò)串行接口模塊5與所述南橋芯片組模塊1022進(jìn)行通信,用以存儲(chǔ)啟動(dòng)數(shù)據(jù)。可選的,所述底板上還設(shè)置有分別與所述串行接口模塊5相連的鍵盤(pán)接口模塊13和串行通訊端口模塊12,所述鍵盤(pán)接口模塊13用于連接PS2 (PS2,Personal System2)鍵盤(pán),當(dāng)用戶(hù)需要同時(shí)連接PS2鼠標(biāo)和PS2鍵盤(pán)時(shí),可通過(guò)PS2 —分二轉(zhuǎn)接電纜對(duì)鍵盤(pán)接口模塊13進(jìn)行擴(kuò)展,所述串行通訊接口模塊12用于外接各種通訊設(shè)備??蛇x的,所述PXI控制器還包括設(shè)置在所述PXI控制器前面板上的復(fù)位裝置(RESET)、電源指示燈以及硬盤(pán)模塊指示燈,所述復(fù)位裝置用于用戶(hù)在需要時(shí)重啟該P(yáng)XI控制器,當(dāng)所述PXI控制器接通電源時(shí)所述電源指示燈亮,當(dāng)系統(tǒng)對(duì)硬盤(pán)模塊進(jìn)行操作時(shí),所述硬盤(pán)模塊指示燈閃爍。本發(fā)明還提供一種PXI主機(jī),包括設(shè)置有多個(gè)PXI插槽的PXI背板,還包括如上述所述的PXI控制器,所述PXI控制器通過(guò)PXI接口 11與一所述PXI插槽可插拔式連接。本發(fā)明的一個(gè)實(shí)施例的PXI控制器為模塊化設(shè)計(jì),該P(yáng)XI控制器中CPU模塊化設(shè)置為CPU模塊I,且CPU模塊I與設(shè)置在底板上的CPU模塊連接件2可分離式連接,這樣在不變更其它組件的情況下,可以通過(guò)變更不同的CPU模塊1,實(shí)現(xiàn)控制器后期的升級(jí)及更新,配置靈活,使用方便,降低成本。以上所述的僅為本發(fā)明的較佳可行實(shí)施例,所述實(shí)施例并非用以限制本發(fā)明的專(zhuān)利保護(hù)范圍,因此凡是運(yùn)用本發(fā)明的說(shuō)明書(shū)及附圖內(nèi)容所作的等同結(jié)構(gòu)變化,同理均應(yīng)包含在本發(fā)明的保護(hù)范圍內(nèi)。
權(quán)利要求
1.一種PXI控制器,其特征在于包括底板,所述底板上設(shè)置有PXI接口、CPU模塊、CPU模塊連接件和存儲(chǔ)模塊,所述CPU模塊包括處理器模塊和芯片組模塊,所述處理器模塊和所述芯片組模塊分別通過(guò)所述CPU模塊連接件與所述底板可分離式連接,所述PXI接口和所述存儲(chǔ)模塊分別與所述芯片組模塊連接。
2.根據(jù)權(quán)利要求1所述的PXI控制器,其特征在于,所述處理器模塊為單核處理器模塊或多核處理器模塊。
3.根據(jù)權(quán)利要求1所述的PXI控制器,其特征在于, 所述PXI控制器還包括硬盤(pán)模塊,所述底板上還設(shè)置有SATA接口,所述硬盤(pán)模塊通過(guò)所述SATA接口與所述芯片組模塊連接; 和/或,所述底板上還設(shè)置有CF卡接口,所述CF卡接口用于連接外部的CF卡。
4.根據(jù)權(quán)利要求3所述的PXI控制器,其特征在于,所述硬盤(pán)模塊為固態(tài)硬盤(pán)模塊或者機(jī)械式硬盤(pán)模塊。
5.根據(jù)權(quán)利要求1-4任一所述的PXI控制器,其特征在于, 所述芯片組模塊包括北橋芯片組模塊和南橋芯片組模塊,所述北橋芯片組模塊分別與所述處理器模塊和所述南橋芯片組模塊相連; 和/或,所述底板上還設(shè)置有以太網(wǎng)接口模塊,所述以太網(wǎng)接口模塊與所述芯片組模塊相連; 和/或,所述底板上還設(shè)置有USB接口模塊,所述USB接口模塊與所述芯片組模塊相連。
6.根據(jù)權(quán)利要求5所述的PXI控制器,其特征在于,所述底板上還設(shè)置有串行接口模塊以及視頻圖像陣列接口模塊,所述串行接口模塊與所述南橋芯片組模塊相連,所述視頻圖像陣列接口模塊與所述北橋芯片組模塊相連。
7.根據(jù)權(quán)利要求5所述的PXI控制器,其特征在于,所述存儲(chǔ)模塊包括第一存儲(chǔ)模塊、第二存儲(chǔ)模塊、第三存儲(chǔ)模塊以及第四存儲(chǔ)模塊,所述第一存儲(chǔ)模塊和所述北橋芯片組模塊相連,所述第二存儲(chǔ)模塊和所述第三存儲(chǔ)模塊分別與所述南橋芯片組模塊相連,所述第四存儲(chǔ)模塊與所述串行接口模塊相連。
8.根據(jù)權(quán)利要求7所述的PXI控制器,其特征在于,所述第一存儲(chǔ)模塊為內(nèi)存儲(chǔ)器; 和/或,所述第二存儲(chǔ)模塊為閃存模塊; 和/或,所述第三存儲(chǔ)模塊為硬盤(pán)模塊; 和/或,所述第四存儲(chǔ)模塊為電可擦可編程只讀存儲(chǔ)器。
9.根據(jù)權(quán)利要求6所述的PXI控制器,其特征在于,所述底板上還設(shè)置有分別與所述串行接口模塊相連的鍵盤(pán)接口模塊和串行通訊端口模塊。
10.一種PXI主機(jī),包括設(shè)置有多個(gè)PXI插槽的PXI背板,其特征在于,還包括如權(quán)利要求1-9任一所述的PXI控制器,所述PXI控制器通過(guò)PXI接口與一所述PXI插槽可插拔式連接。
全文摘要
本發(fā)明涉及一種PXI控制器和PXI主機(jī)。其中PXI控制器包括底板,所述底板上設(shè)置有PXI接口、CPU模塊、CPU模塊連接件和存儲(chǔ)模塊,所述CPU模塊包括處理器模塊和芯片組模塊,所述處理器模塊和所述芯片組模塊分別通過(guò)所述CPU模塊連接件與所述底板可分離式連接,所述PXI接口和所述存儲(chǔ)模塊分別與所述芯片組模塊連接。PXI主機(jī)包括設(shè)置有多個(gè)PXI插槽的PXI背板,還包括上述所述的PXI控制器,所述PXI控制器通過(guò)PXI接口與一所述PXI插槽可插拔式連接。本發(fā)明可以提高控制器配置的靈活性,有利于降低成本。
文檔編號(hào)G06F13/40GK103019996SQ20121058964
公開(kāi)日2013年4月3日 申請(qǐng)日期2012年12月28日 優(yōu)先權(quán)日2012年12月28日
發(fā)明者徐世昌, 郝寧, 陳光柱, 孫嫻, 田龍 申請(qǐng)人:北京泛華恒興科技有限公司