專利名稱:數(shù)據(jù)讀寫效能加速裝置及具有該裝置的硬盤設(shè)備的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型有關(guān)計(jì)算機(jī)設(shè)備的數(shù)據(jù)讀寫作業(yè),特別有關(guān)可以提升數(shù)據(jù)的讀寫效能的加速裝置,以及具有該加速裝置的硬盤設(shè)備。
背景技術(shù):
近年來,電子產(chǎn)業(yè)蓬勃發(fā)展,各種電子裝置盛行,并且充斥于一般大眾的生活。對(duì)于桌上型計(jì)算機(jī)、筆記本電腦、移動(dòng)電話、個(gè)人數(shù)字助理等電子裝置而言,數(shù)字?jǐn)?shù)據(jù)的保存無疑是最重要的課題之一,因此,對(duì)于數(shù)據(jù)的存儲(chǔ)方式、存儲(chǔ)容量及存儲(chǔ)速率等
問題,一直是本技術(shù)領(lǐng)域中的研究重點(diǎn)。一般來說,電子裝置內(nèi)部會(huì)內(nèi)建有一定容量大小的存儲(chǔ)空間(例如為內(nèi)建的硬盤或非揮發(fā)性存儲(chǔ)器等),用來存儲(chǔ)該電子裝置的操作系統(tǒng)(Operating System, OS),并讓使用者存儲(chǔ)個(gè)人數(shù)據(jù)。當(dāng)該存儲(chǔ)空間不夠使用吋,最常見的方式是通過電子裝置上的連接端ロ連接傳輸線,借以通過傳輸線連接外部的擴(kuò)充硬盤,并將數(shù)據(jù)轉(zhuǎn)存于該硬盤中。但是,此類外接的硬盤需經(jīng)過多個(gè)連接端ロ與傳輸線的轉(zhuǎn)接,所表現(xiàn)出來的讀寫效能通常較差,因而在數(shù)據(jù)的存儲(chǔ)與讀取過程中,使用者會(huì)發(fā)現(xiàn)明顯比內(nèi)建的存儲(chǔ)空間來得緩慢。另外,使用者經(jīng)常使用此類外接的硬盤為重要數(shù)據(jù)進(jìn)行備份,借以當(dāng)電子裝置內(nèi)建的存儲(chǔ)空間損壞時(shí),仍能保有該硬盤中的備份數(shù)據(jù)。然而,使用者通常以ー比一的方式將數(shù)據(jù)完整地備份在該硬盤中,此類硬盤并無法提供數(shù)據(jù)的備援機(jī)制,因此一旦該硬盤損壞,則內(nèi)部的備份數(shù)據(jù)即無法被讀取,相當(dāng)不便。若使用者想要使用具有數(shù)據(jù)備援機(jī)制的硬盤,則必需購入以多個(gè)硬盤構(gòu)成的硬盤數(shù)組系統(tǒng),這樣將需要支出相當(dāng)程度的硬件配置成本,明顯不符經(jīng)濟(jì)效益。
實(shí)用新型內(nèi)容有鑒于此,本實(shí)用新型的主要目的在于提供一種數(shù)據(jù)讀寫效能加速裝置,該加速裝置在計(jì)算機(jī)設(shè)備與硬盤之間傳遞數(shù)據(jù),井能夠提供數(shù)據(jù)暫存以提升計(jì)算機(jī)設(shè)備的數(shù)據(jù)讀與效能。為達(dá)到上述目的,本實(shí)用新型提供一種數(shù)據(jù)讀寫效能加速裝置,用以電性連接外部的計(jì)算機(jī)設(shè)備及硬盤,以于該計(jì)算機(jī)設(shè)備及該硬盤之間傳遞數(shù)據(jù),該數(shù)據(jù)讀寫效能加速裝置包含電路板;第一輸出入端連接端ロ,電性連接該電路板,該加速裝置通過該第一輸出入端連接端ロ連接該外部的計(jì)算機(jī)設(shè)備;控制集成電路(Integrated Circuit, IC),電性連接在該電路板上,并通過該電路板與該第一輸出入端連接端ロ電性連接;存儲(chǔ)器插槽,電性連接在該電路板上,并通過該電路板與該控制集成電路電性連接,該存儲(chǔ)器插槽用以插接揮發(fā)性存儲(chǔ)器;第二輸出入端連接端ロ,電性連接該電路板,并通過該電路板與該控制集成電路電性連接,該加速裝置通過該第二輸出入端連接端ロ電性連接該硬盤;其中,該控制集成電路控制該第一輸出入端連接端ロ自該計(jì)算機(jī)設(shè)備接收數(shù)據(jù),并寫入該存儲(chǔ)器插槽上插接的該揮發(fā)性存儲(chǔ)器中進(jìn)行暫存動(dòng)作,并且控制該第二輸出入端連接端ロ,將該揮發(fā)性存儲(chǔ)器中暫存的數(shù)據(jù)寫入該硬盤中。如上所述,其中該存儲(chǔ)器插槽為小外形雙列內(nèi)存模組(Small Outline DualIn-line Memory Module, SO-DIMM)插槽。如上所述,其中所述第一輸出入端連接端ロ及所述第二輸出入端連接端ロ為通用串行總線(Universal Serial Bus,USB) 3· O 連接端 ロ。如上所述,其中所述第一輸出入端連接端ロ及所述第二輸出入端連接端ロ為串行高技術(shù)配置(Serial Advance Technology Attachment, SATA) 3· O 連接端 ロ,并且該第一輸出入端連接端ロ及該第二輸出入端連接端ロ分別包括SATA數(shù)據(jù)端ロ及SATA電源端ロ。如上所述,其中所述第一輸出入端連接端ロ及該第二輸出入端連接端ロ為SATA 連接端ロ,并且該加速裝置還包括電源供應(yīng)端ロ,電性連接所述電路板,并且通過該電路板電性連接所述控制集成電路,該加速裝置通過該電源供應(yīng)端ロ接收工作所需的電能。如上所述,其中所述第一輸出入端連接端ロ為SATA數(shù)據(jù)端ロ,所述第二輸出入端連接端ロ包括SATA數(shù)據(jù)端ロ及SATA電源端ロ,所述電源供應(yīng)端ロ為USB 2. O或USB 3. O連接端ロ。如上所述,其中所述第一輸出入端連接端ロ為SATA數(shù)據(jù)端ロ,所述第二輸出入端連接端ロ包括SATA數(shù)據(jù)端ロ及SATA電源端ロ,所述電源供應(yīng)端ロ為電源直流座(DC jack)連接端ロ。為了更明確的達(dá)到上述目的,本實(shí)用新型還提供一種數(shù)據(jù)讀寫效能加速裝置,用以電性連接外部的計(jì)算機(jī)設(shè)備及兩個(gè)以上硬盤,以于該計(jì)算機(jī)設(shè)備及該兩個(gè)以上硬盤之間傳遞數(shù)據(jù),該數(shù)據(jù)讀寫效能加速裝置包含電路板;兩個(gè)以上第一輸出入端連接端ロ,電性連接該電路板,該加速裝置通過該兩個(gè)以上第一輸出入端連接端ロ連接該外部的計(jì)算機(jī)設(shè)備上的多個(gè)連接端ロ ;控制集成電路,電性連接在該電路板上,并通過該電路板與該兩個(gè)以上第一輸出入端連接端ロ電性連接;存儲(chǔ)器插槽,電性連接在該電路板上,并通過該電路板與該控制集成電路電性連接,該存儲(chǔ)器插槽用以插接揮發(fā)性存儲(chǔ)器;兩個(gè)以上第二輸出入端連接端ロ,電性連接該電路板,并通過該電路板與該控制集成電路電性連接,該加速裝置通過該兩個(gè)以上第二輸出入端連接端ロ分別電性連接該兩個(gè)以上硬盤,其中該兩個(gè)以上第二輸出入端連接端ロ的數(shù)量對(duì)應(yīng)至該兩個(gè)以上第一輸出入連接端ロ的數(shù)量;其中,該控制集成電路控制該兩個(gè)以上第一輸出入端連接端ロ自該計(jì)算機(jī)設(shè)備接收數(shù)據(jù),并寫入該存儲(chǔ)器插槽上插接的該揮發(fā)性存儲(chǔ)器中進(jìn)行暫存動(dòng)作,并且控制該兩個(gè)以上第二輸出入端連接端ロ,以將該揮發(fā)性存儲(chǔ)器中暫存的數(shù)據(jù)以獨(dú)立磁盤冗余數(shù)組(Redundant Array ofIndependent Disks, RAID)的方式寫入該兩個(gè)以上硬盤中。如上所述,其中所述存儲(chǔ)器插槽為SO-DIMM插槽。如上所述,其中所述兩個(gè)以上第一輸出入端連接端ロ及所述兩個(gè)以上第二輸出入端連接端ロ的數(shù)量為兩個(gè),該兩個(gè)第一輸出入端連接端ロ連接該外部的計(jì)算機(jī)設(shè)備上的兩個(gè)連接端ロ,該兩個(gè)第二輸出入端連接端ロ分別用以連接兩個(gè)該硬盤。如上所述,其中所述兩個(gè)以上第一輸出入端連接端ロ及所述兩個(gè)以上第二輸出入端連接端ロ為USB 3. O連接端ロ。如上所述,其中所述兩個(gè)以上第一輸出入端連接端ロ及所述兩個(gè)以上第二輸出入端連接端ロ為SATA 3. O連接端ロ,并且各該第一輸出入端連接端ロ及各該第二輸出入端連接端ロ分別包括SATA數(shù)據(jù)端ロ及SATA電源端ロ。如上所述,其中所述兩個(gè)以上第一輸出入端連接端ロ及所述兩個(gè)以上第二輸出入端連接端ロ為SATA 3. O連接端ロ,并且該加速裝置還包括電源供應(yīng)端ロ,電性連接在該電路板上,并且通過該電路板電性連接該控制集成電路,該加速裝置通過該電源供應(yīng)端ロ接收工作所需的電能。 如上所述,其中所述兩個(gè)以上第一輸出入端連接端ロ為SATA數(shù)據(jù)端ロ,所述兩個(gè)以上第二輸出入端連接端ロ分別包括SATA數(shù)據(jù)端ロ及SATA電源端ロ,所述電源供應(yīng)端ロ為USB 2. O或USB 3. O連接端ロ。如上所述,其中所述兩個(gè)以上第一輸出入端連接端ロ為SATA數(shù)據(jù)端ロ,所述兩個(gè)以上第二輸出入端連接端ロ分別包括SATA數(shù)據(jù)端ロ及SATA電源端ロ,所述電源供應(yīng)端ロ為DC jack連接端ロ。本實(shí)用新型的另ー主要目的,在于提供ー種具有數(shù)據(jù)讀寫效能加速裝置的硬盤設(shè)備,結(jié)合數(shù)據(jù)讀寫效能加速裝置及兩個(gè)以上硬盤于單一硬盤設(shè)備之中,以通過數(shù)據(jù)讀寫效·能加速裝置提升數(shù)據(jù)讀寫效能,并可以獨(dú)立磁盤冗余數(shù)組的方式將數(shù)據(jù)寫入硬盤中,借以提供數(shù)據(jù)的錯(cuò)誤備援機(jī)制。為達(dá)到上述目的,本實(shí)用新型提供ー種具有如上所述的加速裝置的硬盤設(shè)備,該硬盤設(shè)備包括兩個(gè)以上硬盤,分別電性連接該加速裝置上的所述兩個(gè)以上第二輸出入端連接端ロ,該兩個(gè)以上硬盤分別接受該加速裝置中的所述控制集成電路的控制,并以RAID的方式寫入所述存儲(chǔ)器插槽上插接的所述揮發(fā)性存儲(chǔ)器中暫存的數(shù)據(jù)。如上所述,其中該硬盤設(shè)備還包括殼體,用以包覆所述加速裝置及所述兩個(gè)以上硬盤,其中所述兩個(gè)以上第一輸出入端連接端ロ露出該殼體之外,該具有加速裝置的硬盤設(shè)備通過所述兩個(gè)以上第一輸出入端連接端ロ電性連接外部的計(jì)算機(jī)設(shè)備。本實(shí)用新型相較于現(xiàn)有技術(shù)所達(dá)成的功效在于,將數(shù)據(jù)讀寫效能加速裝置連接于計(jì)算機(jī)設(shè)備與硬盤之間,可借由揮發(fā)性存儲(chǔ)器的數(shù)據(jù)讀寫速度較快的特性,由加速裝置提供數(shù)據(jù)暫存,并且于計(jì)算機(jī)設(shè)備閑置時(shí)間再將暫存的數(shù)據(jù)實(shí)際寫入硬盤中。這樣ー來,可提升使用者使用計(jì)算機(jī)設(shè)備,并將數(shù)據(jù)寫入硬盤中的效能。并且,因?yàn)闀捍鏀?shù)據(jù)的存儲(chǔ)器中仍存有部分已寫入硬盤中的數(shù)據(jù),因此也可提升計(jì)算機(jī)設(shè)備讀取數(shù)據(jù)時(shí)的效能。另外,加速裝置可通過多個(gè)連接端ロ連接計(jì)算機(jī)設(shè)備,并通過多個(gè)連接端ロ分別連接多個(gè)硬盤,這樣在數(shù)據(jù)寫入時(shí),加速裝置可以獨(dú)立磁盤冗余數(shù)組的方式將計(jì)算機(jī)設(shè)備中的數(shù)據(jù)分別寫入多個(gè)硬盤中,以提供數(shù)據(jù)備援機(jī)制。這樣ー來,即使多個(gè)硬盤的其中ー個(gè)損壞,使用者也不會(huì)有數(shù)據(jù)無法尋得的問題。
圖I為本實(shí)用新型的第一實(shí)施例的立體分解示意圖;圖2為本實(shí)用新型的第一實(shí)施例的方框圖;圖3為本實(shí)用新型的第一實(shí)施例的使用示意圖;圖4為本實(shí)用新型的第二實(shí)施例的立體分解示意圖;圖5為本實(shí)用新型的第二實(shí)施例的使用示意圖;[0033]圖6為本實(shí)用新型的第三實(shí)施例的立體分解示意圖;圖7為本實(shí)用新型的第四實(shí)施例的立體分解示意圖;圖8為本實(shí)用新型的第四實(shí)施例的方框圖;圖9為本實(shí)用新型的第五實(shí)施 例的使用示意圖。附圖標(biāo)記說明1、7、9、9’加速裝置10外殼11電路板12第一輸出入端連接端ロ121串行高技術(shù)配置數(shù)據(jù)端ロ122串行高技術(shù)配置電源端ロ13控制集成電路14第二輸出入端連接端ロ141串行高技術(shù)配置數(shù)據(jù)端ロ142串行高技術(shù)配置電源端ロ15存儲(chǔ)器插槽16、16’電源供應(yīng)端ロ161電源供應(yīng)器2存儲(chǔ)器3通用串行總線傳輸線4計(jì)算機(jī)設(shè)備5硬盤6具有加速裝置的硬盤設(shè)備60外殼81串行高技術(shù)配置數(shù)據(jù)線82串行高技術(shù)配置電源線
具體實(shí)施方式
為能夠更加詳盡地了解本實(shí)用新型的特點(diǎn)與技術(shù)內(nèi)容,請(qǐng)參閱以下所述的說明及附圖,然而所附附圖僅作為說明用途,并非用于局限本實(shí)用新型。首先請(qǐng)同時(shí)參閱圖I及圖2,分別為本實(shí)用新型的第一實(shí)施例的立體分解示意圖與方框圖。本實(shí)用新型主要公開ー種數(shù)據(jù)讀寫效能加速裝置I (下面將于說明書內(nèi)文中簡稱為該加速裝置I),該加速裝置I包括電路板11、至少ー個(gè)第一輸出入端連接端ロ 12、控制集成電路(Integrated Circuit, IC) 13、至少ー個(gè)第二輸出入端連接端ロ 14、及存儲(chǔ)器插槽15。本實(shí)施例中,該第一輸出入端連接端ロ 12的數(shù)量可為ー個(gè)或多個(gè),用以連接外部的計(jì)算機(jī)設(shè)備4上的一個(gè)連接端ロ或多個(gè)連接端ロ,該第二輸出入端連接端ロ 14的數(shù)量也可為ー個(gè)或多個(gè),用以連接ー個(gè)或多個(gè)外部的硬盤5,并且該第一輸出入端連接端ロ 12的數(shù)量對(duì)應(yīng)至該第二輸出入端連接端ロ 14的數(shù)量。如圖所示,本實(shí)施例中該第一輸出入端連接端ロ 12及該第二輸出入端連接端ロ14的數(shù)量以兩個(gè)為例,然而該第一輸出入端連接端ロ 12及該第二輸出入端連接端ロ 14的數(shù)量也可為ー個(gè)或兩個(gè)以上,不應(yīng)以此為限。為便于說明,下面將于說明書內(nèi)文中,以各ー個(gè)為例來舉例說明。該第一輸出入端連接端ロ 12、該控制IC 13、該第二輸出入端連接端ロ 14、及該存儲(chǔ)器插槽15電性連接于該電路板11,并且該控制IC 13通過該電路板11分別與該第一輸出入端連接端ロ 12、該第二輸出入端連接端ロ 14、及該存儲(chǔ)器插槽15電性連接。本實(shí)施例中,該控制IC 13主要用來控制數(shù)據(jù)在該第一輸出入端連接端ロ 12、第二輸出入端連接端ロ 14、及存儲(chǔ)器2之間的傳遞,并且該控制IC 13可為分開的兩個(gè)芯片(分別控制連接端ロ及存儲(chǔ)器),也可為整合為一體的單個(gè)芯片(同時(shí)控制連接端ロ與存儲(chǔ)器),不可加以限制。該第一輸出入端連接端ロ 12用以連接外部的傳輸線3,通過該傳輸線3與外部的該計(jì)算機(jī)設(shè)備4電性連接,以自該計(jì)算機(jī)設(shè)備4接收要寫入的數(shù)據(jù)。本實(shí)施例中,該第一輸出入端連接端ロ 12為通用串行總線(Universal Serial Bus,USB)連接端ロ,更具體而言,為USB 3. O連接端ロ,而該傳輸線3則為USB 3. O傳輸線3,但不加以限定。該存儲(chǔ)器插槽15用以插接存儲(chǔ)器2,更具體而言,該存儲(chǔ)器插槽15為小外形雙列內(nèi)存模組(Small Outline Dual In-line Memor y Module, SO-DIMM)插槽,用以插接揮發(fā)性存儲(chǔ)器2 (例如隨機(jī)存取存儲(chǔ)器(Random Access Memory, RAM)),借以,當(dāng)該計(jì)算機(jī)設(shè)備4要將數(shù)據(jù)寫入該硬盤5時(shí),先由該控制IC 13控制該第一輸出入端連接端ロ 12,將數(shù)據(jù)寫入該揮發(fā)性存儲(chǔ)器2中,以進(jìn)行數(shù)據(jù)的暫存動(dòng)作。這樣ー來,可通過該揮發(fā)性存儲(chǔ)器2的讀寫速度較硬盤5快的特性,通過數(shù)據(jù)的暫存提升該計(jì)算機(jī)設(shè)備4寫入數(shù)據(jù)的速度。該第二輸出入端連接端ロ 14主要用以連接該傳輸線3,并通過該傳輸線3連接該硬盤5,該加速裝置I在該計(jì)算機(jī)設(shè)備4空閑時(shí),由該控制IC 13控制該第二輸出入端連接端ロ 14,以將該揮發(fā)性存儲(chǔ)器2中暫存的數(shù)據(jù)寫入該硬盤5中。這樣ー來,因?yàn)樵撚?jì)算機(jī)設(shè)備4已完成將數(shù)據(jù)寫入該揮發(fā)性存儲(chǔ)器2中的動(dòng)作,故該計(jì)算機(jī)設(shè)備4的使用者并不會(huì)感受到將數(shù)據(jù)實(shí)際寫入該硬盤5中的緩慢速度。該第二輸出入端連接端ロ 14的數(shù)量及型態(tài)與該第一輸出入端連接端ロ 12相同,本實(shí)施例中為ー個(gè)USB 3. O規(guī)格的連接端ロ,以通過USB傳輸線3連接該硬盤5上的USB 3. O連接端ロ,但不加以限定。另ー方面,由于數(shù)據(jù)實(shí)際寫入該硬盤5之前暫存于該揮發(fā)性存儲(chǔ)器2中,而該加速裝置I可通過該第一輸出入端連接端ロ 12 (B卩,USB 3. O連接端ロ),自該計(jì)算機(jī)設(shè)備4接收工作所需的電能,因此在該加速裝置I與該計(jì)算機(jī)設(shè)備4斷除連接之前,該揮發(fā)性存儲(chǔ)器2中暫存的數(shù)據(jù)并不會(huì)消失。這樣ー來,若使用者要讀取該硬盤5中的數(shù)據(jù),則該加速裝置I可先尋找內(nèi)部的該揮發(fā)性存儲(chǔ)器2,若該揮發(fā)性存儲(chǔ)器2中暫存有該計(jì)算機(jī)設(shè)備4所需的數(shù)據(jù),則該加速裝置I可以遠(yuǎn)高于該硬盤5的讀取速度,迅速將數(shù)據(jù)提供給該計(jì)算機(jī)設(shè)備4。因此,通過本實(shí)用新型的該加速裝置I,該計(jì)算機(jī)設(shè)備4對(duì)于數(shù)據(jù)的讀取/寫入效能都可被有效地提升。該加速裝置I還包括殼體10,用以包覆該電路板11、該第一輸出入端連接端ロ 12、該控制IC 13、該第二輸出入端連接端ロ 14、及該存儲(chǔ)器插槽15,并且若該存儲(chǔ)器插槽15上插接有該揮發(fā)性存儲(chǔ)器2,則該揮發(fā)性存儲(chǔ)器2也被包覆于該殼體10之中。其中,該第一輸出入端連接端ロ 12及該第二輸出入端連接端ロ 14露出于該殼體10之外,以對(duì)外連接該計(jì)算機(jī)設(shè)備4及該硬盤5。在本實(shí)用新型的第一實(shí)施例中,若該加速裝置I僅具有ー個(gè)該第一輸出入端連接端ロ 12及ー個(gè)該第二輸出入端連接端ロ 14,則該加速裝置I主要被用來為該計(jì)算機(jī)設(shè)備提供數(shù)據(jù)的暫存作業(yè),以借由暫存動(dòng)作提升數(shù)據(jù)的讀寫效能。然后請(qǐng)參閱圖3,為本實(shí)用新型的第一實(shí)施例的使用示意圖。本實(shí)施例中,較佳地,該第一輸出入端連接端ロ 12及該第二輸出入端連接端ロ 14的數(shù)量為兩個(gè),該加速裝置I通過該兩個(gè)第一輸出入端連接端ロ 12,電性連接該計(jì)算機(jī)設(shè)備4上的兩個(gè)連接端ロ(圖中未示出),并且,通過該兩個(gè)第二輸出入端連接端ロ 14,電性連接兩個(gè)該硬盤5。當(dāng)該計(jì)算機(jī)設(shè)備4要將數(shù)據(jù)寫入該硬盤5時(shí),該控制IC 13控制該兩個(gè)以上第一輸出入端連接端ロ12接收數(shù)據(jù),并將數(shù)據(jù)暫存至該揮發(fā)性存儲(chǔ)器2中。并且,該控制IC 13還控制該兩個(gè)以上第二輸出入端連接端ロ 14,以將該揮發(fā)性存儲(chǔ)器2中暫存的數(shù)據(jù),以獨(dú)立磁盤冗余數(shù)組(Redundant Array of Independent Disks, RAID)的方式寫入該兩個(gè)以上硬盤 5 中。本實(shí)施例中,該加速裝置I可通過該揮發(fā)性存儲(chǔ)器2的暫存動(dòng)作提升數(shù)據(jù)的讀寫速度,并通過該兩個(gè)以上第一輸出入端連接端ロ 12及該兩個(gè)以上第二輸出入端連接端ロ14實(shí)現(xiàn)RAID的數(shù)據(jù)寫入方式。這樣ー來,該兩個(gè)以上硬盤5可進(jìn)ー步提供數(shù)據(jù)的備援機(jī)制,當(dāng)其中一個(gè)硬盤5損壞時(shí),不會(huì)產(chǎn)生數(shù)據(jù)無法尋得的問題。請(qǐng)同時(shí)參閱圖4及圖5,分別為本實(shí)用新型的第二實(shí)施例的立體分解示意圖與使用示意圖。本實(shí)施例公開了ー種具有數(shù)據(jù)讀寫效能加速裝置的硬盤設(shè)備6 (下面將于說明書內(nèi)文中簡稱為該硬盤設(shè)備6),將上述的該加速裝置I及該兩個(gè)以上硬盤5共同設(shè)置于該硬盤設(shè)備6之中,該硬盤設(shè)備6包括了殼體60,用以包覆該加速裝置I及該兩個(gè)以上硬盤5。其中,該加速裝置I上的該兩個(gè)以上第一輸出入端連接端ロ 12露出該殼體60之外,該硬盤設(shè)備6通過該兩個(gè)以上第一輸出入端連接端ロ 12連接外部的該傳輸線3,并通過該傳輸線3與該計(jì)算機(jī)設(shè)備4連接,以傳遞數(shù)據(jù)。該硬盤設(shè)備6中的該兩個(gè)以上硬盤5分別通過多條該傳輸線3與該加速裝置I上的該兩個(gè)以上第二輸出入端連接端ロ 14連接,該加速裝置I中的該控制IC 13控制該兩個(gè)以上硬盤5,借以通過RAID的方式將該揮發(fā)性存儲(chǔ)器2中暫存的數(shù)據(jù),分別寫入該兩個(gè)以上硬盤5中。這樣ー來,該硬盤設(shè)備6不但具有較佳的數(shù)據(jù)讀寫效能,并且還可執(zhí)行RAID功能,以提供數(shù)據(jù)的備援機(jī)制。對(duì)使用者而言,該硬盤設(shè)備6是將多個(gè)硬件設(shè)備(一個(gè)該加速裝置I及多個(gè)該硬盤5)整合為一體,這樣還可帶給使用者攜帯與使用上的便利性。在上述實(shí)施例中,該第一輸出入端連接端ロ 12及該第二輸出入端連接端ロ 14以USB 3. O連接端ロ為例,USB 3. O規(guī)格的連接端ロ可同時(shí)提供數(shù)據(jù)傳輸及電源傳輸,因而該加速裝置I及該兩個(gè)以上硬盤5不需要外接電源。然而在其它實(shí)施例中,該第一輸出入端連接端ロ 12及該第二輸出入端連接端ロ 14也可為其它的傳輸接ロ,不應(yīng)加以限定。然后請(qǐng)參閱圖6,為本實(shí)用新型的第三實(shí)施例的立體分解示意圖。本實(shí)施例中公開了另ー種加速裝置7,該加速裝置7與上述該加速裝置I的差別在于,該加速裝置7中的該兩個(gè)以上第一輸出入端連接端ロ 12及該兩個(gè)以上第二輸出入端連接端ロ 14為串行高技術(shù)配置(Serial Advance Technology Attachment, SATA)連接端 ロ,更具體而言,為 SATA3. O連接端ロ。一般來說,SATA 3. O連接端ロ主要僅具有數(shù)據(jù)傳輸功能,不具備電源傳輸功能,因此,在該加速裝置7中,該兩個(gè)以上第一輸出入端連接端ロ 12及該兩個(gè)以上第二輸出入端連接端ロ 14分別包括SATA數(shù)據(jù)端ロ 121、141及SATA電源端ロ 122、142。一般來說,該SATA數(shù)據(jù)端ロ 121、141具有七根端子,該SATA電源端ロ 122、142具有十五根端子,本實(shí)施例中,由ー個(gè)該SATA數(shù)據(jù)端ロ 121及ー個(gè)該SATA電源端ロ 122構(gòu)成ー組該第一輸出入端連接端ロ 12,并由ー個(gè)該SATA數(shù)據(jù)端ロ 141及ー個(gè)該SATA電源端ロ 142構(gòu)成ー組該第二輸出入端連接端ロ 14。該加速裝置7上的該SATA數(shù)據(jù)端ロ 121用以連接外部的SATA數(shù)據(jù)線81,以通過該SATA數(shù)據(jù)線81連接該計(jì)算機(jī)設(shè)備4,并接收數(shù)據(jù);并且,該SATA電源端ロ 122用以連接外部的SATA電源線82,以通過該SATA電源線82連接該計(jì)算機(jī)設(shè)備4,接收工作所需的電能。另外,該SATA數(shù)據(jù)端ロ 141及該SATA電源線142,也通過外部的SATA數(shù)據(jù)線81及SATA電源線82與該硬盤5電性連接,以與該硬盤5傳輸數(shù)據(jù),并提供該硬盤5工作所需的電能。然后請(qǐng)同時(shí)參閱圖7及圖8,分別為本實(shí)用新型的第四實(shí)施例的立體分解示意圖與方框圖。如圖所示,本實(shí)施例中公開了又ー種加速裝置9,該加速裝置9與上述該加速裝置I的差別在于,還包括有電源供應(yīng)端ロ 16,該電源供應(yīng)端ロ 16電性連接在該電路板11上,并且通過該電路板11電性連接該控制IC 13,該加速裝置9可通過該電源供應(yīng)端ロ 16接收工作所需的電能。如上所述,該加速裝置9可由該電源供應(yīng)端ロ 16取得工作所需的電能,因此若該加速裝置9上的該兩個(gè)以上第一輸出入端連接端ロ 12為SATA 3. O連接端ロ,則該兩個(gè)以上第一輸出入端連接端ロ 12可僅為SATA數(shù)據(jù)端ロ 121,而不必包含該SATA電源端ロ 122。另ー方面,若該加速裝置9上的該兩個(gè)以上第二輸出入端連接端ロ 14為SATA 3. O連接端ロ,則可為SATA數(shù)據(jù)端ロ 141與SATA電源端ロ 142組合而成,借以該加速裝置9同時(shí)傳輸暫存數(shù)據(jù)并提供電能給該兩個(gè)以上硬盤5 ;另外,若該兩個(gè)以上第二輸出入端連接端ロ 142僅為SATA數(shù)據(jù)端ロ 141,則該兩個(gè)以上硬盤5需外接額外的電源(圖中未示出)。本實(shí)施例中,該電源供應(yīng)端ロ 16可為USB 2. O或USB 3. O連接端ロ,該加速裝置9通過該電源供應(yīng)端ロ 16連接該計(jì)算機(jī)設(shè)備4,以由該計(jì)算機(jī)設(shè)備4接收工作所需的電能。并且,該電源供應(yīng)端ロ 16主要僅用以傳輸電能,但不負(fù)責(zé)數(shù)據(jù)的傳輸,該計(jì)算機(jī)設(shè)備4的數(shù)據(jù)通過該兩個(gè)以上第一輸出入端連接端ロ 12負(fù)責(zé)傳輸。最后請(qǐng)參閱圖9,為本實(shí)用新型的第五實(shí)施例的使用示意圖。本實(shí)施例中公開了再一加速裝置9’,該加速裝置9’與上述該加速裝置9的差別在于,該加速裝置9’包括電源供應(yīng)端ロ 16’,電性連接在該電路板11上,并且通過該電路板11與該控制IC 13電性連接。該電源供應(yīng)端ロ 16’主要為電源直流座(DC jack)連接端ロ,該加速裝置9’通過該電源供應(yīng)端ロ 16’連接外部的電源供應(yīng)器161,因而該加速裝置9’不需要向該計(jì)算機(jī)設(shè)備4尋求工作所需的電能。本實(shí)施例中,該加速裝置9’的電源來自于該電源供應(yīng)器161,因此該加速裝置9’上的該兩個(gè)以上第一輸出入端連接端ロ 12可僅為SATA數(shù)據(jù)端ロ 121,不需包含SATA電源端ロ 122。該加速裝置9’通過該兩個(gè)以上第一輸出入端連接端ロ 12通過該SATA數(shù)據(jù)線81連接該計(jì)算機(jī)設(shè)備4,以接收數(shù)據(jù)并暫存于內(nèi)部的該非揮發(fā)性存儲(chǔ)器2中。并且,再通過該兩個(gè)以上第二輸出入端連接端ロ 14,將暫存的數(shù)據(jù)寫入該兩個(gè)以上硬盤5中。其中,該兩個(gè)以上第二輸出入端連接端ロ 14可為USB 3. O連接端ロ或SATA3. O連接端ロ,并且若為SATA 3. O連接端ロ,則可僅為該SATA數(shù)據(jù)端ロ 141,或同時(shí)包含該SATA數(shù)據(jù)端ロ 141與該SATA電源端ロ 142,但不可加以限定。值得ー提的是,若該兩個(gè)以上第二輸出入端連接端ロ 14僅為該SATA數(shù)據(jù)端ロ 141,則該兩個(gè)以上硬盤5無法由該加速裝置9’得到工作所需的電能,因而需要外接額外的電源。以上所述,僅為本實(shí)用新型的較佳實(shí)施例的具體說明,并非用以局限本實(shí)用新型的保護(hù)范圍,其它任何等效變換均應(yīng)屬于本申請(qǐng)的權(quán)利要求范圍。權(quán)利要求1.一種數(shù)據(jù)讀寫效能加速裝置,用以電性連接外部的計(jì)算機(jī)設(shè)備及硬盤,以于該計(jì)算機(jī)設(shè)備及該硬盤之間傳遞數(shù)據(jù),其特征在干,該數(shù)據(jù)讀寫效能加速裝置包含 電路板; 第一輸出入端連接端ロ,電性連接該電路板,該加速裝置通過該第一輸出入端連接端ロ連接該外部的計(jì)算機(jī)設(shè)備; 控制集成電路,電性連接在該電路板上,并通過該電路板與該第一輸出入端連接端ロ電性連接; 存儲(chǔ)器插槽,電性連接在該電路板上,并通過該電路板與該控制集成電路電性連接,該存儲(chǔ)器插槽用以插接揮發(fā)性存儲(chǔ)器; 第二輸出入端連接端ロ,電性連接該電路板,并通過該電路板與該控制集成電路電性連接,該加速裝置通過該第二輸出入端連接端ロ電性連接該硬盤; 其中,該控制集成電路控制該第一輸出入端連接端ロ自該計(jì)算機(jī)設(shè)備接收數(shù)據(jù),并寫入該存儲(chǔ)器插槽上插接的該揮發(fā)性存儲(chǔ)器中進(jìn)行暫存動(dòng)作,并且控制該第二輸出入端連接端ロ,將該揮發(fā)性存儲(chǔ)器中暫存的數(shù)據(jù)寫入該硬盤中。
2.根據(jù)權(quán)利要求I所述的數(shù)據(jù)讀寫效能加速裝置,其特征在于,所述存儲(chǔ)器插槽為小外形雙列內(nèi)存模組插槽。
3.根據(jù)權(quán)利要求2所述的數(shù)據(jù)讀寫效能加速裝置,其特征在于,所述第一輸出入端連接端ロ及所述第二輸出入端連接端ロ為通用串行總線3. O連接端ロ。
4.根據(jù)權(quán)利要求2所述的數(shù)據(jù)讀寫效能加速裝置,其特征在于,所述第一輸出入端連接端ロ及所述第二輸出入端連接端ロ為串行高技術(shù)配置3. O連接端ロ,并且該第一輸出入端連接端ロ及該第二輸出入端連接端ロ分別包括SATA數(shù)據(jù)端ロ及SATA電源端ロ。
5.根據(jù)權(quán)利要求2所述的數(shù)據(jù)讀寫效能加速裝置,其特征在于,所述第一輸出入端連接端ロ及所述第二輸出入端連接端ロ為SATA連接端ロ,并且該加速裝置還包括電源供應(yīng)端ロ,電性連接所述電路板,并且通過該電路板電性連接所述控制集成電路,該加速裝置通過該電源供應(yīng)端ロ接收工作所需的電能。
6.根據(jù)權(quán)利要求5所述的數(shù)據(jù)讀寫效能加速裝置,其特征在于,所述第一輸出入端連接端ロ為SATA數(shù)據(jù)端ロ,所述第二輸出入端連接端ロ包括SATA數(shù)據(jù)端ロ及SATA電源端ロ,所述電源供應(yīng)端ロ為USB 2. O或USB 3. O連接端ロ。
7.根據(jù)權(quán)利要求5所述的數(shù)據(jù)讀寫效能加速裝置,其特征在于,所述第一輸出入端連接端ロ為SATA數(shù)據(jù)端ロ,所述第二輸出入端連接端ロ包括SATA數(shù)據(jù)端ロ及SATA電源端ロ,所述電源供應(yīng)端ロ為電源直流座連接端ロ。
8.一種數(shù)據(jù)讀寫效能加速裝置,用以電性連接外部的計(jì)算機(jī)設(shè)備及兩個(gè)以上硬盤,以于該計(jì)算機(jī)設(shè)備及該兩個(gè)以上硬盤之間傳遞數(shù)據(jù),其特征在干,該數(shù)據(jù)讀寫效能加速裝置包含 電路板; 兩個(gè)以上第一輸出入端連接端ロ,電性連接該電路板,該加速裝置通過該兩個(gè)以上第ー輸出入端連接端ロ連接該外部的計(jì)算機(jī)設(shè)備上的多個(gè)連接端ロ ; 控制集成電路,電性連接在該電路板上,并通過該電路板與該兩個(gè)以上第一輸出入端連接端ロ電性連接;存儲(chǔ)器插槽,電性連接在該電路板上,并通過該電路板與該控制集成電路電性連接,該存儲(chǔ)器插槽用以插接揮發(fā)性存儲(chǔ)器; 兩個(gè)以上第二輸出入端連接端ロ,電性連接該電路板,并通過該電路板與該控制集成電路電性連接,該加速裝置通過該兩個(gè)以上第二輸出入端連接端ロ分別電性連接該兩個(gè)以上硬盤,其中該兩個(gè)以上第二輸出入端連接端ロ的數(shù)量對(duì)應(yīng)至該兩個(gè)以上第一輸出入連接端ロ的數(shù)量; 其中,該控制集成電路控制該兩個(gè)以上第一輸出入端連接端ロ自該計(jì)算機(jī)設(shè)備接收數(shù)據(jù),并寫入該存儲(chǔ)器插槽上插接的該揮發(fā)性存儲(chǔ)器中進(jìn)行暫存動(dòng)作,并且控制該兩個(gè)以上第二輸出入端連接端ロ,以將該揮發(fā)性存儲(chǔ)器中暫存的數(shù)據(jù)以獨(dú)立磁盤冗余數(shù)組的方式寫入該兩個(gè)以上硬盤中。
9.根據(jù)權(quán)利要求8所述的數(shù)據(jù)讀寫效能加速裝置,其特征在干,所述存儲(chǔ)器插槽為SO-DIMM 插槽。
10.根據(jù)權(quán)利要求9所述的數(shù)據(jù)讀寫效能加速裝置,其特征在于,所述兩個(gè)以上第一輸出入端連接端ロ及所述兩個(gè)以上第二輸出入端連接端ロ的數(shù)量為兩個(gè),該兩個(gè)第一輸出入端連接端ロ連接該外部的計(jì)算機(jī)設(shè)備上的兩個(gè)連接端ロ,該兩個(gè)第二輸出入端連接端ロ分別用以連接兩個(gè)該硬盤。
11.根據(jù)權(quán)利要求9所述的數(shù)據(jù)讀寫效能加速裝置,其特征在于,所述兩個(gè)以上第一輸出入端連接端ロ及所述兩個(gè)以上第二輸出入端連接端ロ為USB 3. O連接端ロ。
12.根據(jù)權(quán)利要求9所述的數(shù)據(jù)讀寫效能加速裝置,其特征在于,所述兩個(gè)以上第一輸出入端連接端ロ及所述兩個(gè)以上第二輸出入端連接端ロ為SATA 3. O連接端ロ,并且各該第一輸出入端連接端ロ及各該第二輸出入端連接端ロ分別包括SATA數(shù)據(jù)端ロ及SATA電源端ロ。
13.根據(jù)權(quán)利要求9所述的數(shù)據(jù)讀寫效能加速裝置,其特征在于,所述兩個(gè)以上第一輸出入端連接端ロ及所述兩個(gè)以上第二輸出入端連接端ロ為SATA 3. O連接端ロ,并且該加速裝置還包括電源供應(yīng)端ロ,電性連接在該電路板上,并且通過該電路板電性連接該控制集成電路,該加速裝置通過該電源供應(yīng)端ロ接收工作所需的電能。
14.根據(jù)權(quán)利要求13所述的數(shù)據(jù)讀寫效能加速裝置,其特征在于,所述兩個(gè)以上第一輸出入端連接端ロ為SATA數(shù)據(jù)端ロ,所述兩個(gè)以上第二輸出入端連接端ロ分別包括SATA數(shù)據(jù)端ロ及SATA電源端ロ,所述電源供應(yīng)端ロ為USB2. O或USB 3. O連接端ロ。
15.根據(jù)權(quán)利要求13所述的數(shù)據(jù)讀寫效能加速裝置,其特征在于,所述兩個(gè)以上第一輸出入端連接端ロ為SATA數(shù)據(jù)端ロ,所述兩個(gè)以上第二輸出入端連接端ロ分別包括SATA數(shù)據(jù)端ロ及SATA電源端ロ,所述電源供應(yīng)端ロ為DCjack連接端ロ。
16.ー種具有如權(quán)利要求8所述的加速裝置的硬盤設(shè)備,其特征在于,該硬盤設(shè)備包括兩個(gè)以上硬盤,分別電性連接該加速裝置上的所述兩個(gè)以上第二輸出入端連接端ロ,該兩個(gè)以上硬盤分別接受該加速裝置中的所述控制集成電路的控制,并以RAID的方式寫入所述存儲(chǔ)器插槽上插接的所述揮發(fā)性存儲(chǔ)器中暫存的數(shù)據(jù)。
17.根據(jù)權(quán)利要求16所述的具有加速裝置的硬盤設(shè)備,其特征在干,該硬盤設(shè)備還包括殼體,用以包覆所述加速裝置及所述兩個(gè)以上硬盤,其中所述兩個(gè)以上第一輸出入端連接端ロ露出該殼體之外,該具有加速裝置的硬盤設(shè)備通過所述兩個(gè)以上第一輸出入端連接端ロ電性連接外部的計(jì)算機(jī)·備。
專利摘要本實(shí)用新型提供一種數(shù)據(jù)讀寫效能加速裝置,電性連接計(jì)算機(jī)設(shè)備及至少一個(gè)硬盤,以于計(jì)算機(jī)設(shè)備與至少一個(gè)硬盤之間傳遞數(shù)據(jù)。加速裝置包括電路板、與計(jì)算機(jī)設(shè)備連接的至少一個(gè)第一輸出入端連接端口、控制集成電路、與硬盤連接的至少一個(gè)第二輸出入端連接端口、及用以插接存儲(chǔ)器的存儲(chǔ)器插槽。加速裝置由計(jì)算機(jī)設(shè)備接收數(shù)據(jù),通過控制集成電路的控制將數(shù)據(jù)寫入存儲(chǔ)器中做暫存動(dòng)作,然后再將暫存的數(shù)據(jù)寫入第二輸出入端連接端口連接的硬盤中。借以,可通過暫存的存儲(chǔ)器有效提高計(jì)算機(jī)設(shè)備的數(shù)據(jù)讀寫效能。
文檔編號(hào)G06F3/06GK202453860SQ20122000155
公開日2012年9月26日 申請(qǐng)日期2012年1月4日 優(yōu)先權(quán)日2012年1月4日
發(fā)明者劉淑敏 申請(qǐng)人:劉淑敏