国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種用于超聲相控陣或渦流陣列的cpci插板結構的制作方法

      文檔序號:6388286閱讀:266來源:國知局
      專利名稱:一種用于超聲相控陣或渦流陣列的cpci插板結構的制作方法
      技術領域
      本實用新型涉及一種CPCI電路插板,特別是涉及一種用于超聲相控陣或渦流陣列的CPCI插板結構。
      背景技術
      隨著技術的不斷進步,許多電子儀器中采用了 CPCI電路插板。CPCI具有可熱插拔(Hot Swap)、高開放性、高可靠性的特點。CPCI技術中最突出、最具吸引力的特點是熱插拔(Hot Swap) 0簡言之,就是在運行系統(tǒng)沒有斷電的條件下,拔出或插入功能模板,而不破壞系統(tǒng)的正常工作的一種技術。熱插拔一直是電信應用的要求,也為每一個工業(yè)自動化系統(tǒng)所渴求。它的實現(xiàn)是在結構上采用三種不同長度的引腳插針,使得模板插入或拔出時,電源和接地、PCI總線信號、熱插拔啟動信號按序進行;采用總線隔離裝置和電源的軟啟動;在軟件上,操作系統(tǒng)要具有即插即用功能。 在現(xiàn)有的超聲相控陣或渦流陣列的無損檢測儀器中,也大多采用了 CPCI電路插板,這些儀器的CPCI插板結構通常包括有內(nèi)置有CPU的底板、用來實現(xiàn)信號轉接的背板和若干用來進行信號處理的CPCI電路插板,在背板的底端設有與背板的板中電路相連接的第一接口,在底板上設有與底板的CPU相連接的第二接口,背板的第一接口與底板的第二接口插接相配合使背板的板中電路與底板的CPU相連接,在背板上設有若干排的接口,每排接口至少包括用來將CPCI電路插板的信號轉接給底板的CPU的第三接口以及用來實現(xiàn)CPCI電路插板互聯(lián)的第四接口,且背板的第三接口與背板的板中電路相連接,在CPCI電路插板上設有用來與背板的第三接口相配合的第五接口和用來與背板的第四接口相配合的第六接口,CPCI電路插板的第五接口和第六接口分別插接于背板的第三接和第四接口,CPCI電路插板的第五接口和第六接口分別與CPCI電路插板的板中電路相連接,這樣,CPCI電路插板的板中電路就通過第五接口與第三接口的插接配合以及第一接口與第二接口的插接配合,實現(xiàn)與底板的CPU相連接,CPCI電路插板可以將數(shù)據(jù)傳送給底板的CPU進行處 理,底板的CPU也可以將控制指令發(fā)送給CPCI電路插板,對CPCI電路插板的數(shù)據(jù)處理進行控制,而CPC I電路插板的板間之間的數(shù)據(jù)傳遞則要通過CPCI電路插板的第六接口和第四接口的配合來實現(xiàn),比如,上下兩塊CPCI電路插板要有數(shù)據(jù)傳送,則就需要用外接線將背板上排的第四接口與下排的第四接口對應連接起來,這樣,上塊CPCI電路插板的板中電路就可以通過上塊CPCI電路插板的第六接口與背板的上排的第四接口的連接,然后是背板的上排的第四接口通過外接線與背板的下排的第四接口的連接,最后再通過下塊CPCI電路插板的第六接口與背板的下排的第四接口的連接,使上塊CPCI電路插板的板中電路連接于下塊CPCI電路插板的板中電路。這種CPCI插板結構,就需要有許多的外接線來實現(xiàn)上下兩塊CPCI電路插板之間的電信號連接,造成了背板的后側有許多外接線,一方面,造成了接線的繁鎖,另一方面,也容易造成接線錯誤,同時,也影響了儀器的小型化
      實用新型內(nèi)容
      [0004]本實用新型的目的在于克服現(xiàn)有技術之不足,提供一種用于超聲相控陣或渦流陣列的CPCI插板結構,既可以方便地實現(xiàn)儀器的裝配,又可以避免接線所造成的錯誤,同時,還有利于儀器向小型化發(fā)展。本實用新型解決其技術問題所采用的技術方案是一種用于超聲相控陣或渦流陣列的CPCI插板結構,包括有內(nèi)置有CPU的底板、用來實現(xiàn)信號轉接的背板和若干用來進行信號處理的CPCI電路插板;在背板的底端設有與背板的板中電路相連接的第一接口,在底板上設有與底板的CPU相連接的第二接口,背板的第一接口與底板的第二接口插接相配合使背板的板中電路與底板的CPU相連接;在背板上設有若干排的用來將CPCI電路插板的信號轉接給底板的CPU的第三接口,背板的第三接口與背板的板中電路相連接;在CPCI電路插板上設有用來與背板的第三接口相配合的第五接口 ;CPCI電路插板通過第五接口與背板的第三接口的插接配合而固定在背板上;在相鄰的上下兩塊CPCI電路插板中,上塊CPCI電路插板的底端設有與上塊CPCI電路插板的板中電路相連接的第七接口,下塊CPCI電路插板的上端設有與下塊CPCI電路插板的板中電路相連接的第八接口,上塊CPCI電路插板的第七接口與下塊CPCI電路插板的第八接口插接相配合使上塊CPCI電路插板的板中電路 與下塊CPCI電路插板的板中電路相連接。所述的上塊CPCI電路插板的第七接口為插針結構,下塊CPCI電路插板的第八接口為插槽結構,上塊CPCI電路插板的第七接口的插針結構與下塊CPCI電路插板的第八接口的插槽結構對應插接。所述的上塊CPCI電路插板的第七接口為插槽結構,下塊CPCI電路插板的第八接口為插針結構,下塊CPCI電路插板的第八接口的插針結構與上塊CPCI電路插板的第七接口的插槽結構對應插接。本實用新型的一種用于超聲相控陣或渦流陣列的CPCI插板結構,是將原來CPCI電路插板中與背板相連接的第六接口去除,同時也將背板中用來與CPCI電路插板的第六接口相配合的第四接口去除,然后在需要相互連接的相鄰的上下兩塊CPCI電路插板中,在上塊CPCI電路插板的底端設置第七接口,在下塊CPCI電路插板的上端設置第八接口,通過上塊CPCI電路插板的第七接口與下塊CPCI電路插板的第八接口的插接配合,使得上下兩塊CPCI電路插板的電信號能夠相互連通。其中,上下兩塊CPCI電路插板的第七接口和第八接口可以根據(jù)需要設置一對或者是多對。裝配時,先將相鄰的上塊CPCI電路插板的第七接口和下塊CPCI電路插板的第八接口對接在一起形成一個組件,然后再將組件插到背板中,插接時,上塊CPCI電路插板的第五接口插入背板中對應于上排的第三接口,下塊CPCI電路插板的第五接口插入背板中對應于下排的第三接口,從而使上塊CPCI電路插板和下塊CPCI電路插板一同固定到背板上。本實用新型的有益效果是,由于采用了在相鄰的上下兩塊CPCI電路插板中,上塊CPCI電路插板的底端設有與上塊CPCI電路插板的板中電路相連接的第七接口,下塊CPCI電路插板的上端設有與下塊CPCI電路插板的板中電路相連接的第八接口,上塊CPCI電路插板的第七接口與下塊CPCI電路插板的第八接口插接相配合使上塊CPCI電路插板的板中電路與下塊CPCI電路插板的板中電路相連接。該結構可以帶來如下的有益效果I、可以方便地實現(xiàn)儀器的裝配,消除了在背板后面需要連接外接線所帶來的繁鎖工序;2、由于無須在背板后面連接外接線,可以避免接線所造成的錯誤;3、在背板后面沒有外接線,使CPCI插板結構整潔好看,同時,還有利于儀器向小型化發(fā)展;4、取消了背板中用來與CPCI電路插板的第六接口相配合的第四接口,可以降低背板的制作成本。
      以下結合附圖及實施例對本實用新型作進一步詳細說明;但本實用新型的一種用于超聲相控陣或渦流陣列的CPCI插板結構不局限于實施例。

      圖I是實施例本實用新型的構造分解示意圖。
      具體實施方式
      實施例,參見圖I所示,本實用新型的一種用于超聲相控陣或渦流陣列的CPCI插板結構,包括有內(nèi)置有CPU的底板I、用來實現(xiàn)信號轉接的背板2和兩塊用來進行信號處理的CPCI電路插板即上塊CPCI電路插板31和下塊CPCI電路插板32,當然,根據(jù)信號處理的需要,CPCI電路插板也可以有更多塊;在背板2的底端設有與背板的板中電路相連接的第一接口 21,在底板I上設有與底板的CPU相連接的第二接口 11,背板的第一接口 21與底板的第二接口 11插接相配合使背板的板中電路與底板的CPU相連接,通常,底板的第二接口 11為插槽結構,背板的第一接口 21為插針結構,背板的第一接口 21插入底板的第二接口 11后,也使得背板2固定在底板I上;在背板2上設有若干排的用來將CPCI電路插板的信號轉接給底板的CPU的第三接口 22,背板的第三接口 22與背板的板中電路相連接,第三接口 22通常設有背板的正面,采用的是插槽結構;在0 (1電路插板上設有用來與背板的第三接口相配合的第五接口,即上塊CPCI電路插板31上設有用來與背板的第三接口相配合的第五接口 311,下塊CPCI電路插板32上設有用來與背板的第三接口相配合的第五接口 321 ;CPCI電路插板通過第五接口與背板的第三接口的插接配合而固定在背板上,即上塊CPCI電路插板31通過第五接口 311與背板的上排的第三接口 22的插接配合而固定在背板2上,下塊CPCI電路插板32通過第五接口 321與背板的下排的第三接口 22的插接配合而固定在背板2上,第五接口 311和第五接口 321通常設為插針結構;在上下兩塊CPCI電路插板中,上塊CPCI電路插板31的底端設有與上塊CPCI電路插板的板中電路相連接的第七接口 312,下塊CPCI電路插板32的上端設有與下塊CPCI電路插板的板中電路相連接的第八接口 322,上塊CPCI電路插板的第七接口 312與下塊CPCI電路插板的第八接口 322插接相配合使上塊CPCI電路插板31的板中電路與下塊CPCI電路插板32的板中電路相連接。其中,所述的上塊CPCI電路插板的第七接口 312為插針結構,下塊CPCI電路插板的第八接口 322為插槽結構,上塊CPCI電路插板的第七接口 312的插針結構與下塊CPCI電路插板的第八接口 322的插槽結構對應插接。當然,也可以是另一種設計方案,即所述的上塊CPCI電路插板的第七接口為插槽結構,下塊CPCI電路插板的第八接口為插針結構,下塊CPCI電路插板的第八接口的插針結構與上塊CPCI電路插板的第七接口的插槽結構對應插接。本實用新型的一種用于超聲相控陣或渦流陣列的CPCI插板結構,是將原來CPCI電路插板中與背板相連接的第六接口去除,同時也將背板中用來與CPCI電路插板的第六接口相配合的第四接口去除,然后在需要相互連接的相鄰的上下兩塊CPCI電路插板中,在上塊CPCI電路插板31的底端設置第七接口 312,在下塊CPCI電路插板32的上端設置第八接口 322,通過上塊CPCI電路插板的第七接口 312與下塊CPCI電路插板的第八接口 322的插接配合,使得上下兩塊CPCI電路插板的電信號能夠相互連通。其中,上下兩塊CPCI電路插板的第七接口和第八接口可以根據(jù)需要設置一對或者是多對。裝配時,先將相鄰的上塊CPCI電路插板的第七接口 312和下塊CPCI電路插板的第八接口 322對接在一起形成一個組件,然后再將組件插到背板2中,插接時,上塊CPCI電路插板的第五接口 311插入背板中對應于上排的第三接口 22,下塊CPCI電路插板的第五接口 321插入背板中對應于下排的第三接口 22,從而使上塊CPCI電路插板31和下塊CPCI電路插板32 —同固定到背板2上。 上述實施例僅用來進一步說明本實用新型的一種用于超聲相控陣或渦流陣列的CPCI插板結構,但本實用新型并不局限于實施例,凡是依據(jù)本實用新型的技術實質(zhì)對以上實施例所作的任何簡單修改、等同變化與修飾,均落入本實用新型技術方案的保護范圍內(nèi)。
      權利要求1.一種用于超聲相控陣或渦流陣列的CPCI插板結構,包括有內(nèi)置有CPU的底板、用來實現(xiàn)信號轉接的背板和若干用來進行信號處理的CPCI電路插板;在背板的底端設有與背板的板中電路相連接的第一接口,在底板上設有與底板的CPU相連接的第二接口,背板的第一接口與底板的第二接口插接相配合使背板的板中電路與底板的CPU相連接;在背板上設有若干排的用來將CPCI電路插板的信號轉接給底板的CPU的第三接口,背板的第三接口與背板的板中電路相連接;在0 (1電路插板上設有用來與背板的第三接口相配合的第五接口 ;CPCI電路插板通過第五接口與背板的第三接口的插接配合而固定在背板上;其特征在于在相鄰的上下兩塊CPCI電路插板中,上塊CPCI電路插板的底端設有與上塊CPCI電路插板的板中電路相連接的第七接口,下塊CPCI電路插板的上端設有與下塊CPCI電路插板的板中電路相連接的第八接口,上塊CPCI電路插板的第七接口與下塊CPCI電路插板的第八接口插接相配合使上塊CPCI電路插板的板中電路與下塊CPCI電路插板的板中電路相連接。
      2.根據(jù)權利要求I所述的用于超聲相控陣或渦流陣列的CPCI插板結構,其特征在于 所述的上塊CPCI電路插板的第七接口為插針結構,下塊CPCI電路插板的第八接口為插槽結構,上塊CPCI電路插板的第七接口的插針結構與下塊CPCI電路插板的第八接口的插槽結構對應插接。
      3.根據(jù)權利要求I所述的用于超聲相控陣或渦流陣列的CPCI插板結構,其特征在于所述的上塊CPCI電路插板的第七接口為插槽結構,下塊CPCI電路插板的第八接口為插針結構,下塊CPCI電路插板的第八接口的插針結構與上塊CPCI電路插板的第七接口的插槽結構對應插接。
      專利摘要本實用新型公開了一種用于超聲相控陣或渦流陣列的CPCI插板結構,包括有內(nèi)置有CPU的底板、用來實現(xiàn)信號轉接的背板和若干用來進行信號處理的CPCI電路插板;背板、底板分別設有相配合的第一接口、第二接口;背板、CPCI電路插板分別設有相配合的第三接口、第五接口;上塊CPCI電路插板的底端設有與其板中電路相連接的第七接口,下塊CPCI電路插板的上端設有與其板中電路相連接的第八接口,上塊CPCI電路插板的第七接口與下塊CPCI電路插板的第八接口插接相配合使上塊CPCI電路插板的板中電路與下塊CPCI電路插板的板中電路相連接。采用該結構后,既可以方便地實現(xiàn)儀器的裝配,又可以避免接線所造成的錯誤,同時,還有利于儀器向小型化發(fā)展。
      文檔編號G06F1/18GK202486680SQ20122011059
      公開日2012年10月10日 申請日期2012年3月21日 優(yōu)先權日2012年3月21日
      發(fā)明者林俊明 申請人:愛德森(廈門)電子有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1