国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      數(shù)據(jù)采集裝置及在線仿真調(diào)試系統(tǒng)的制作方法

      文檔序號:6392872閱讀:149來源:國知局
      專利名稱:數(shù)據(jù)采集裝置及在線仿真調(diào)試系統(tǒng)的制作方法
      技術(shù)領(lǐng)域
      本實(shí)用新型涉及微處理單元或嵌入式系統(tǒng)仿真調(diào)試領(lǐng)域,特別涉及低成本簡單的在線仿真調(diào)試中實(shí)現(xiàn)微處理單元端口的一段連續(xù)時間監(jiān)控的在線仿真調(diào)試系統(tǒng),以及為實(shí)現(xiàn)監(jiān)控所用到的數(shù)據(jù)采集裝置。
      背景技術(shù)
      在現(xiàn)有技術(shù)中,F(xiàn)PGA中的邏輯分析電路可以實(shí)現(xiàn)對端口數(shù)據(jù)一段時間的采集。如圖1所示,為現(xiàn)有技術(shù)中的數(shù)據(jù)采集裝置的結(jié)構(gòu)框圖之一。該數(shù)據(jù)采集裝置的邏輯分析電路是由狀態(tài)機(jī)電路、計(jì)數(shù)電路、多路選擇電路、寄存器和存儲電路組成,如圖2所示,為現(xiàn)有技術(shù)中的數(shù)據(jù)采集裝置中的邏輯分析電路的結(jié)構(gòu)框圖之二。FPGA中的邏輯分析電路主要應(yīng)用在對用戶的數(shù)字邏輯電路(包括端口)進(jìn)行分析的領(lǐng)域內(nèi)。該電路的規(guī)模比較大,并不適合低成本的單片機(jī)領(lǐng)域應(yīng)用。在線仿真調(diào)試:對微處理單元或嵌入式系統(tǒng)的一種調(diào)試方法,微處理單元或嵌入式系統(tǒng)設(shè)計(jì)者通過線仿真器將程序下載到系統(tǒng)運(yùn)行后,可以對程序進(jìn)行逐步跟蹤并察看數(shù)據(jù)的變化。在線仿真調(diào)試系統(tǒng)是用于調(diào)試微處理單元電路軟硬件的調(diào)試系統(tǒng),微處理單元端口調(diào)試通常是在微處理單元電路的軟硬件調(diào)試過程中的一個重要的調(diào)試,當(dāng)今微處理單元端口實(shí)現(xiàn)不但有簡單的輸入輸出功能,而且包含支持各種通信的協(xié)議的端口如I2C、CAN接口等?,F(xiàn)有的在線仿真系統(tǒng)只能監(jiān)控到微處理單元端口的一個特定時刻(如斷點(diǎn)時刻,程序結(jié)束時刻)的值。如圖3所示,為現(xiàn)有技術(shù)中微處理單元在線仿真調(diào)試系統(tǒng)結(jié)構(gòu)示意圖,如圖4所示,為現(xiàn)有技術(shù)中的微處理單元在線仿真調(diào)試系統(tǒng)實(shí)施例圖。此系統(tǒng)包括三個部分:調(diào)試主機(jī)、在線仿真器和被調(diào)試微處理單元。調(diào)試主機(jī)上裝有調(diào)試軟件,用于控制和觀察調(diào)試結(jié)果;在線仿真器用于連接調(diào)試主機(jī)和被調(diào)試微處理單元的硬件;被調(diào)試的微處理單元通常包含調(diào)試接口電路用于支持在線調(diào)試。端口 一個特定時刻的值可以滿足調(diào)試簡單的輸入輸出端口的要求,但是對于支持各種通信的協(xié)議的端口卻遠(yuǎn)遠(yuǎn)不夠。因?yàn)橐蓝丝跁r序是否滿足協(xié)議必須要知道端口在一段時間內(nèi)的值。對于需要知道一段時間內(nèi)的值的端口調(diào)試,現(xiàn)有的技術(shù)方案是采用示波器/邏輯分析儀等測試設(shè)備,將測試設(shè)備的探針連接到被測微處理單元的端口上,通過測試設(shè)備觀察端口 一段時間的值。這種情況下需要額外測試設(shè)備,增加調(diào)試成本和復(fù)雜度;另外,測試設(shè)備的使用受被測試微處理單元電路系統(tǒng)復(fù)雜度的影響。如果被測試微處理單元電路系統(tǒng)比較復(fù)雜,會出現(xiàn)無法將測試設(shè)備探針無法連接測試的芯片端口上的情況,使調(diào)試無法進(jìn)行;還有,測試設(shè)備本身會對電路有一定的影響,例如測試探針本身有電容效應(yīng),會對微處理單元端口的時序有影響
      實(shí)用新型內(nèi)容
      [0007]本實(shí)用新型的目的是針對上述問題,在微處理單元芯片內(nèi)部加入專門針對產(chǎn)品開發(fā)調(diào)試的端口數(shù)據(jù)采集電路,從而實(shí)現(xiàn)數(shù)據(jù)采集從單一時間點(diǎn)的一個數(shù)據(jù)變?yōu)橐欢螘r間內(nèi)的連續(xù)數(shù)據(jù)流;結(jié)合相應(yīng)的工具軟件,可模擬端口的數(shù)據(jù)波形觀測,一定程度上代替示波器功能。為實(shí)現(xiàn)上述目的,本實(shí)用新型提供了一種數(shù)據(jù)采集裝置,該裝置包括:采集控制電路,包括觸發(fā)控制電路和數(shù)據(jù)采集時間控制電路;用于根據(jù)設(shè)置的數(shù)據(jù)采集參數(shù)來控制采集電路對數(shù)據(jù)的采集;采集電路,包括端口選擇電路、時鐘選擇電路和數(shù)據(jù)采集及傳輸電路;用于在采集控制電路控制下采集選擇出的時鐘頻率的對應(yīng)端口相應(yīng)時間段的數(shù)據(jù),并將采集到的數(shù)據(jù)傳輸至微處理單元內(nèi)部隨機(jī)存儲器中;其中,所述數(shù)據(jù)采集及傳輸電路包括寄存器、門控電路和先進(jìn)先出存儲器;所述寄存器的第一輸入端與所述端口選擇電路的輸出端相連,所述寄存器的第二輸入端與所述時鐘選擇電路的輸出端相連,所述寄存器的輸出端與所述先進(jìn)先出存儲器的第一輸入端相連;所述門控電路的第一輸入端與所述數(shù)據(jù)采集時間控制電路輸出端相連,所述門控電路的第二輸入端與所述時鐘選擇電路輸出端相連,所述門控電路輸出端與所述先進(jìn)先出存儲器的第二輸入端相連;所述先進(jìn)先出存儲器的輸出端把采集到的數(shù)據(jù)讀入至微處理單元內(nèi)部隨機(jī)存儲器中。 可選的,在本實(shí)用新型一實(shí)施例中,所述時鐘選擇電路包括端口時鐘選擇電路和采樣時鐘選擇電路;其中,所述端口時鐘選擇電路用于選擇端口時鐘,選擇的端口時鐘同時輸入至觸發(fā)控制電路來用于觸發(fā)事件,所述端口時鐘選擇電路的輸入為外部時鐘信號;所述采樣時鐘選擇電路的第一輸入端與所述端口時鐘選擇電路的輸出端相連;所述采樣時鐘選擇電路的第二輸入端輸入系統(tǒng)時鐘信號,所述采樣時鐘選擇電路的輸出端分別與所述寄存器的第二輸入端和所述門控電路的第二輸入端相連接??蛇x的,在本實(shí)用新型一實(shí)施例中,該裝置設(shè)置于微處理單元芯片內(nèi)部??蛇x的,在本實(shí)用新型一實(shí)施例中,所述觸發(fā)控制電路輸入的端口監(jiān)控使能信號有效并出現(xiàn)觸發(fā)條件時,輸出采集開始信號有效;否則,采集開始也無效??蛇x的,在本實(shí)用新型一實(shí)施例中,所述數(shù)據(jù)采集時間控制電路輸入的開始信號有效時,電路開始進(jìn)行計(jì)數(shù)并輸出采樣有效信號;當(dāng)計(jì)數(shù)值達(dá)到采樣時間設(shè)定時,停止計(jì)數(shù)并設(shè)定采樣有效信號無效和計(jì)數(shù)清零。為實(shí)現(xiàn)上述目的,本實(shí)用新型還提供了一種在線仿真調(diào)試系統(tǒng),包括:具有在線仿真調(diào)試系統(tǒng)的主機(jī)端,用于設(shè)置端口數(shù)據(jù)采集參數(shù),顯示出采集到的一段時間的微處理單元端口數(shù)據(jù),并對仿真結(jié)果進(jìn)行分析;具有數(shù)據(jù)采集裝置的微處理單元,用于根據(jù)所述端口數(shù)據(jù)采集參數(shù)對指定監(jiān)控端口的數(shù)據(jù)按照指定監(jiān)控事件的觸發(fā)通過數(shù)據(jù)采集裝置進(jìn)行指定監(jiān)控時間段的數(shù)據(jù)采集,并將采集數(shù)據(jù)送至微處理單元內(nèi)部隨機(jī)存儲器中;在線仿真器,連接主機(jī)端和微處理單元,用于將主機(jī)端設(shè)置的端口數(shù)據(jù)采集參數(shù)通過微處理單元內(nèi)部的在線調(diào)試接口電路傳送到數(shù)據(jù)采集裝置中,并且將隨機(jī)存儲器內(nèi)存儲的微處理單元端口一段時間的監(jiān)控?cái)?shù)據(jù)傳輸至主機(jī)端上進(jìn)行顯示;其中,所述數(shù)據(jù)采集裝置包括:[0021]采集控制電路,包括觸發(fā)控制電路和數(shù)據(jù)采集時間控制電路;用于根據(jù)設(shè)置的數(shù)據(jù)采集參數(shù)來控制采集電路對數(shù)據(jù)的采集;采集電路,包括端口選擇電路、時鐘選擇電路和數(shù)據(jù)采集及傳輸電路;用于在采集控制電路控制下采集選擇出的時鐘頻率的對應(yīng)端口相應(yīng)時間段的數(shù)據(jù),并將采集到的數(shù)據(jù)傳輸至微處理單元內(nèi)部隨機(jī)存儲器中;其中,所述數(shù)據(jù)采集及傳輸電路包括寄存器、門控電路和先進(jìn)先出存儲器;所述寄存器的第一輸入端與所述端口選擇電路的輸出端相連,所述寄存器的第二輸入端與所述時鐘選擇電路的輸出端相連,所述寄存器的輸出端與所述先進(jìn)先出存儲器的第一輸入端相連;所述門控電路的第一輸入端與所述數(shù)據(jù)采集時間控制電路輸出端相連,所述門控電路的第二輸入端與所述時鐘選擇電路輸出端相連,所述門控電路輸出端與所述先進(jìn)先出存儲器的第二輸入端相連;所述先進(jìn)先出存儲器的輸出端把采集到的數(shù)據(jù)讀入至微處理單元內(nèi)部隨機(jī)存儲器中??蛇x的,在本實(shí)用新型一實(shí)施例中,所述時鐘選擇電路包括端口時鐘選擇電路和采樣時鐘選擇電路;其中,所述端口時鐘選擇電路用于選擇端口時鐘,選擇的端口時鐘同時輸入至觸發(fā)控制電路來用于觸發(fā)事件,所述端口時鐘選擇電路的輸入為外部時鐘信號;所述采樣時鐘選擇電路的第一輸入端與所述端口時鐘選擇電路的輸出端相連;所述采樣時鐘選擇電路的第二輸入端輸入系統(tǒng)時鐘信號,所述采樣時鐘選擇電路的輸出端分別與所述寄存器的第二輸入端和所述門控電路的第二輸入端相連接??蛇x的,在本實(shí)用新型一實(shí)施例中,所述端口數(shù)據(jù)采集參數(shù)包括監(jiān)控的端口、監(jiān)控時鐘、監(jiān)控事件和監(jiān)控時間。為實(shí)現(xiàn)上述目的,本實(shí)用新型還提供了另一種數(shù)據(jù)采集裝置,該裝置包括:采集控制電路,包括觸發(fā)控制電路和數(shù)據(jù)采集時間控制電路;用于根據(jù)設(shè)置的數(shù)據(jù)采集參數(shù)來控制采集電路對數(shù)據(jù)的采集;采集電路,包括端口選擇電路、時鐘選擇電路和數(shù)據(jù)采集及傳輸電路;用于在采集控制電路控制下采集選擇出的時鐘頻率的對應(yīng)端口相應(yīng)時間段的數(shù)據(jù),并將采集到的數(shù)據(jù)傳輸至微處理單元內(nèi)部隨機(jī)存儲器中;其中,所述時鐘選擇電路包括端口時鐘選擇電路和采樣時鐘選擇電路;所述端口時鐘選擇電路用于選擇端口時鐘,選擇的端口時鐘同時輸入至觸發(fā)控制電路來用于觸發(fā)事件,所述端口時鐘選擇電路的輸入為外部時鐘信號;所述采樣時鐘選擇電路的第一輸入端與所述端口時鐘選擇電路的輸出端相連;所述采樣時鐘選擇電路的第二輸入端輸入系統(tǒng)時鐘信號;所述采樣時鐘選擇電路的輸出端與所述數(shù)據(jù)采集及傳輸電路相連接??蛇x的,在本實(shí)用新型一實(shí)施例中,該裝置設(shè)置于微處理單元芯片內(nèi)部。 可選的,在本實(shí)用新型一實(shí)施例中,所述觸發(fā)控制電路輸入的端口監(jiān)控使能信號有效并出現(xiàn)觸發(fā)條件時,輸出采集開始信號有效;否則,采集開始也無效??蛇x的,在本實(shí)用新型一實(shí)施例中,所述數(shù)據(jù)采集時間控制電路輸入的開始信號有效時,電路開始進(jìn)行計(jì)數(shù)并輸出采樣有效信號;當(dāng)計(jì)數(shù)值達(dá)到采樣時間設(shè)定時,停止計(jì)數(shù)并設(shè)定采樣有效信號無效和計(jì)數(shù)清零。為實(shí)現(xiàn)上述目的,本實(shí)用新型還提供了另一種在線仿真調(diào)試系統(tǒng),包括:具有在線仿真調(diào)試系統(tǒng)的主機(jī)端,用于設(shè)置端口數(shù)據(jù)采集參數(shù),顯示出采集到的一段時間的微處理單元端口數(shù)據(jù),并對仿真結(jié)果進(jìn)行分析;具有數(shù)據(jù)采集裝置的微處理單元,用于根據(jù)所述端口數(shù)據(jù)采集參數(shù)對指定監(jiān)控端口的數(shù)據(jù)按照指定監(jiān)控事件的觸發(fā)通過數(shù)據(jù)采集裝置進(jìn)行指定監(jiān)控時間段的數(shù)據(jù)采集,并將采集數(shù)據(jù)送至微處理單元內(nèi)部隨機(jī)存儲器中;在線仿真器,連接主機(jī)端和微處理單元,用于將主機(jī)端設(shè)置的端口數(shù)據(jù)采集參數(shù)通過微處理單元內(nèi)部的在線調(diào)試接口電路傳送到數(shù)據(jù)采集裝置中,并且將隨機(jī)存儲器內(nèi)存儲的微處理單元端口一段時間的監(jiān)控?cái)?shù)據(jù)傳輸至主機(jī)端上進(jìn)行顯示;其中,所述數(shù)據(jù)采集裝置包括:采集控制電路,包括觸發(fā)控制電路和數(shù)據(jù)采集時間控制電路;用于根據(jù)設(shè)置的數(shù)據(jù)采集參數(shù)來控制采集電路對數(shù)據(jù)的采集;采集電路,包括端口選擇電路、時鐘選擇電路和數(shù)據(jù)采集及傳輸電路;用于在采集控制電路控制下采集選擇出的時鐘頻率的對應(yīng)端口相應(yīng)時間段的數(shù)據(jù),并將采集到的數(shù)據(jù)傳輸至微處理單元內(nèi)部隨機(jī)存儲器中;其中,所述時鐘選擇電路包括端口時鐘選擇電路和采樣時鐘選擇電路;所述端口時鐘選擇電路用于選擇端口時鐘,選擇的端口時鐘同時輸入至觸發(fā)控制電路來用于觸發(fā)事件,所述端口時鐘選擇電路的輸入為外部時鐘信號;所述采樣時鐘選擇電路的第一輸入端與所述端口時鐘選擇電路的輸出端相連;所述采樣時鐘選擇電路的第二輸入端輸入系統(tǒng)時鐘信號??蛇x的,在本實(shí)用新型一實(shí)施例中,所述端口數(shù)據(jù)采集參數(shù)包括監(jiān)控的端口、監(jiān)控時鐘、監(jiān)控事件和監(jiān)控時間。上述技術(shù)方案具有如下有益效果:本申請?zhí)岢龅臄?shù)據(jù)采集裝置主要應(yīng)用領(lǐng)域是單片機(jī)系統(tǒng)的在線仿真調(diào)試,該數(shù)據(jù)采集裝置克服了現(xiàn)有技術(shù)中監(jiān)控電路規(guī)模大,控制電路復(fù)雜難于應(yīng)用于一些低成本的單片機(jī)芯片的邏輯分析的不足,解決了低成本的片內(nèi)邏輯分析的應(yīng)用。本技術(shù)方案在采集時鐘、控制電路及數(shù)據(jù)通路的設(shè)計(jì)上不但考慮功能上的實(shí)現(xiàn),更考慮了適合低成本單片機(jī)應(yīng)用所必需的低成本(即電路規(guī)模小)。另外,將本申請?zhí)岢龅臄?shù)據(jù)采集裝置應(yīng)用于在線仿真調(diào)試方面,考慮了單片機(jī)編譯,上位機(jī)的軟件。同時為節(jié)省電路開銷,將系統(tǒng)設(shè)置成可以配置。擴(kuò)展了傳統(tǒng)的微處理單元在線仿真系統(tǒng)在端口調(diào)試上的功能,實(shí)現(xiàn)了對端口在一段時間的數(shù)值監(jiān)控。不需要額外的測試設(shè)備,低成本且操作簡單;這樣會大大方便應(yīng)用開發(fā)者的調(diào)試,同時,由于加入的數(shù)據(jù)采集裝置回路規(guī)模很小,并不會給芯片面積帶來明顯增加;端口監(jiān)控在芯片內(nèi)部完成與電路系統(tǒng)無關(guān),這樣可以實(shí)現(xiàn)無損端口調(diào)試(即不影響時序),且不受電路系統(tǒng)復(fù)雜度的影響。

      為了更清楚地說明本實(shí)用新型實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實(shí)施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本實(shí)用新型的一些實(shí)施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)這些附圖獲得其他的附圖。圖1為現(xiàn)有技術(shù)中的數(shù)據(jù)采集裝置的結(jié)構(gòu)框圖之一;[0045]圖2為現(xiàn)有技術(shù)中的數(shù)據(jù)采集裝置中的邏輯分析電路的結(jié)構(gòu)框圖之二 ;圖3為現(xiàn)有技術(shù)中的微處理單元在線仿真調(diào)試系統(tǒng)結(jié)構(gòu)示意圖;圖4為現(xiàn)有技術(shù)中的微處理單元在線仿真調(diào)試系統(tǒng)實(shí)施例圖;圖5為本實(shí)用新型提出的微處理單元在線仿真調(diào)試系統(tǒng)結(jié)構(gòu)示意圖;圖6為本實(shí)用新型提出的微處理單元在線仿真調(diào)試系統(tǒng)實(shí)施例圖;圖7為本實(shí)用新型提出的微處理單元在線仿真調(diào)試方法流程圖;圖8為本實(shí)用新型提出的設(shè)置有數(shù)據(jù)采集裝置的微處理單元結(jié)構(gòu)圖;圖9為本實(shí)用新型提出的數(shù)據(jù)采集裝置電路結(jié)構(gòu)圖之一;圖10為本實(shí)用新型提出的數(shù)據(jù)采集裝置電路結(jié)構(gòu)圖之二 ;圖11為本實(shí)用新型提出的數(shù)據(jù)采集裝置電路結(jié)構(gòu)圖之三。
      具體實(shí)施方式
      下面將結(jié)合本實(shí)用新型實(shí)施例中的附圖,對本實(shí)用新型實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述。顯然,所描述的實(shí)施例僅僅是本實(shí)用新型一部分實(shí)施例,而不是全部的實(shí)施例?;诒緦?shí)用新型中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他實(shí)施例,都屬于本實(shí)用新型保護(hù)的范圍。為解決現(xiàn)有技術(shù)中微處理單元在線調(diào)試的弊端,對原有在線仿真系統(tǒng)進(jìn)行改進(jìn),在微處理單元芯片內(nèi)部加入專門針對產(chǎn)品開發(fā)調(diào)試的端口數(shù)據(jù)采集裝置,從而實(shí)現(xiàn)數(shù)據(jù)采集從單一時間點(diǎn)的一發(fā)數(shù)據(jù)變?yōu)橐欢螘r間內(nèi)的連續(xù)數(shù)據(jù)流;結(jié)合相應(yīng)的工具軟件,可模擬端口的數(shù)據(jù)波形觀測,一定程度上代替示波器功能;這樣會大大方便應(yīng)用開發(fā)者的調(diào)試,同時,由于加入的回路規(guī)模很小,并不會給芯片面積帶來明顯增加。如圖5所示,為本實(shí)用新型提出的微處理單元在線仿真調(diào)試系統(tǒng)結(jié)構(gòu)示意圖。微處理單元(MCU)在線仿真調(diào)試系統(tǒng)包括具有在線仿真調(diào)試系統(tǒng)的主機(jī)端、具有數(shù)據(jù)采集裝置的微處理單元和在線仿真器。其中,具有在線仿真調(diào)試系統(tǒng)的主機(jī)端設(shè)置端口數(shù)據(jù)采集,顯示出采集到的一段連續(xù)時間的微處理單元端口數(shù)據(jù),用于對仿真結(jié)果進(jìn)行分析;具有數(shù)據(jù)采集裝置的微處理單元根據(jù)設(shè)置的端口數(shù)據(jù)采集對指定監(jiān)控端口的數(shù)據(jù)按照指定監(jiān)控事件的觸發(fā)進(jìn)行指定監(jiān)控時間段的數(shù)據(jù)采集,并將存儲數(shù)據(jù)送至微處理單元內(nèi)部隨機(jī)存儲器中。在線仿真器根據(jù)主機(jī)端的操控通過微處理單元內(nèi)部的在線調(diào)試接口電路獲取的隨機(jī)存儲器內(nèi)的數(shù)據(jù)實(shí)現(xiàn)對微處理單元端口進(jìn)行一段連續(xù)時間的監(jiān)控,以實(shí)現(xiàn)微處理單元端口調(diào)試。如圖6所示,為本實(shí)用新型提出的微處理單元在線仿真調(diào)試系統(tǒng)實(shí)施例圖。主機(jī)端是一種能夠按照程序運(yùn)行,自動、高速處理海量數(shù)據(jù)的裝置??梢詾榕_式電腦或筆記本電腦等等。在使用中需要在在線仿真調(diào)試系統(tǒng)的主機(jī)端設(shè)置的如下參數(shù):監(jiān)控的端口、監(jiān)控時鐘、監(jiān)控事件(如上升沿)和監(jiān)控時間。這些參數(shù)通過在線仿真器和芯片內(nèi)部的在線調(diào)試接口電路傳送到芯片內(nèi)部的數(shù)據(jù)采集裝置中。數(shù)據(jù)采集裝置會根據(jù)以上參數(shù)在仿真調(diào)試中對指定監(jiān)控端口的數(shù)據(jù),按照指定監(jiān)控事件的觸發(fā),進(jìn)行指定監(jiān)控時間段的數(shù)據(jù)采集,并將采集數(shù)據(jù)送到微處理單元內(nèi)部RAM中。RAM中的端口數(shù)據(jù)通過在線仿真器和芯片內(nèi)部的在線調(diào)試接口電路被主機(jī)端讀取并結(jié)合相應(yīng)的工具軟件顯示。如圖7所示,為本實(shí)用新型提出的微處理單元在線仿真調(diào)試方法流程圖。在線仿真調(diào)試方法包括:步驟101:設(shè)置端口數(shù)據(jù)采集參數(shù);步驟102:根據(jù)所述端口數(shù)據(jù)采集參數(shù)對指定監(jiān)控端口的數(shù)據(jù)按照指定監(jiān)控事件的觸發(fā)通過數(shù)據(jù)采集裝置進(jìn)行指定監(jiān)控時間段的數(shù)據(jù)采集,并將采集數(shù)據(jù)送至微處理單元內(nèi)部隨機(jī)存儲器中;步驟103:將主機(jī)端設(shè)置的端口數(shù)據(jù)采集參數(shù)通過微處理單元內(nèi)部的在線調(diào)試接口電路傳送到數(shù)據(jù)采集裝置中,并且將隨機(jī)存儲器內(nèi)存儲的微處理單元端口一段連續(xù)時間的監(jiān)控?cái)?shù)據(jù)傳輸至主機(jī)端上進(jìn)行顯示。如圖8所示,為本實(shí)用新型提出的設(shè)置有數(shù)據(jù)采集裝置的微處理單元結(jié)構(gòu)圖,在微處理單元在線仿真調(diào)試系統(tǒng)及方法中,微處理單元內(nèi)部設(shè)置有數(shù)據(jù)采集裝置。該數(shù)據(jù)采集裝置包括采集電路和采集控制電路,采集控制電路根據(jù)在先設(shè)置的參數(shù)來控制采集電路對數(shù)據(jù)的采集;采集電路在所述采集控制電路控制下采集相應(yīng)時間段的數(shù)據(jù);并將采集到的數(shù)據(jù)傳輸至微處理單元內(nèi)部隨機(jī)存儲器中。如圖9所示,為本實(shí)用新型提出的數(shù)據(jù)采集裝置電路結(jié)構(gòu)圖之一。數(shù)據(jù)采集裝置包括采集電路和采集控制電路,采集控制電路根據(jù)在先設(shè)置的參數(shù)來控制采集電路對數(shù)據(jù)的采集;采集電路在所述采集控制電路控制下采集相應(yīng)時間段的數(shù)據(jù);并將采集到的數(shù)據(jù)傳輸至微處理單元內(nèi)部隨機(jī)存儲器中。采集電路包括端口選擇電路、時鐘選擇電路和數(shù)據(jù)采集及傳輸電路。其中,端口選擇電路:選擇采樣的端口 ;時鐘選擇電路:選擇觸發(fā)端口時鐘和采樣時鐘;數(shù)據(jù)采集及傳輸電路:采集端口數(shù)據(jù)并傳送到內(nèi)部隨機(jī)存取存儲器(RAM)中。數(shù)據(jù)采集及傳輸電路包括寄存器、門控電路和先進(jìn)先出存儲器;其中,寄存器的第一輸入端與端口選擇電路的輸出端相連,寄存器的第二輸入端與時鐘選擇電路的輸出端相連,寄存器的輸出端與先進(jìn)先出存儲器的第一輸入端相連;門控電路的第一輸入端與數(shù)據(jù)采集時間控制電路輸出端相連,門控電路的第二輸入端與時鐘選擇電路輸出端相連,門控電路輸出端與先進(jìn)先出存儲器的第二輸入端相連;先進(jìn)先出存儲器的輸出端把采集到的數(shù)據(jù)讀入至微處理單元內(nèi)部隨機(jī)存儲器中。寄存器的第一輸入端輸入的是數(shù)據(jù),第二輸入端輸入的是時鐘信號。門控電路的第一輸入端輸入的是使能信號,第二輸入端輸入的是時鐘信號。先進(jìn)先出存儲器的第一輸入端輸入的是數(shù)據(jù),第二輸入端輸入的是時鐘信號。采集控制電路包括觸發(fā)控制電路和數(shù)據(jù)采集時間控制電路,觸發(fā)控制電路輸入的端口監(jiān)控使能信號有效并出現(xiàn)觸發(fā)條件時,輸出采集開始信號有效;否則,采集開始也無效;觸發(fā)沿與端口時鐘有關(guān)系。數(shù)據(jù)采集時間控制電路輸入的開始信號有效時,電路開始進(jìn)行計(jì)數(shù)并輸出采樣有效信號;當(dāng)計(jì)數(shù)值達(dá)到采樣時間設(shè)定時,停止計(jì)數(shù)并設(shè)定采樣有效信號無效和計(jì)數(shù)清零。如圖10所示,為本實(shí)用新型提出的數(shù)據(jù)采集裝置電路結(jié)構(gòu)圖之二。數(shù)據(jù)采集裝置包括采集電路和采集控制電路,采集控制電路根據(jù)在先設(shè)置的參數(shù)來控制采集電路對數(shù)據(jù)的采集;采集電路在所述采集控制電路控制下采集相應(yīng)時間段的數(shù)據(jù);并將采集到的數(shù)據(jù)傳輸至微處理單元內(nèi)部隨機(jī)存儲器中。[0072]采集電路包括端口選擇電路、時鐘選擇電路和數(shù)據(jù)采集及傳輸電路。其中,端口選擇電路:選擇采樣的端口 ;時鐘選擇電路:選擇觸發(fā)端口時鐘和采樣時鐘;數(shù)據(jù)采集及傳輸電路:采集端口數(shù)據(jù)并傳送到內(nèi)部隨機(jī)存取存儲器(RAM)中。時鐘選擇電路包括端口時鐘選擇電路和采樣時鐘選擇電路。其中,端口時鐘選擇電路用于選擇端口時鐘,選擇的端口時鐘同時輸入至觸發(fā)控制電路的端口監(jiān)控使能有效使得觸發(fā)事件,端口時鐘選擇電路的輸入為外部時鐘信號。米樣時鐘選擇電路用于選擇米樣時鐘,米樣時鐘選擇電路的第一輸入端與端口時鐘選擇電路的輸出端相連,采樣時鐘選擇電路的第二輸入端輸入系統(tǒng)時鐘信號,采樣時鐘選擇電路的輸出端與數(shù)據(jù)采集及傳輸電路相連接。采集控制電路包括觸發(fā)控制電路和數(shù)據(jù)采集時間控制電路,觸發(fā)控制電路輸入的端口監(jiān)控使能信號有效并出現(xiàn)觸發(fā)條件時,輸出采集開始信號有效;否則,采集開始也無效。其中,端口時鐘選擇電路的輸出端與觸發(fā)控制電路的一輸入端相連,讓選擇出的端口時鐘輸入至觸發(fā)控制電路中,觸發(fā)沿與端口時鐘有關(guān)系。數(shù)據(jù)采集時間控制電路輸入的開始信號有效時,電路開始進(jìn)行計(jì)數(shù)并輸出采樣有效信號;當(dāng)計(jì)數(shù)值達(dá)到采樣時間設(shè)定時,停止計(jì)數(shù)并設(shè)定采樣有效信號無效和計(jì)數(shù)清零。如圖11所示,為本實(shí)用新型提出的數(shù)據(jù)采集裝置電路結(jié)構(gòu)圖之三。該裝置包括:采集控制電路和采集電路。采集控制電路包括觸發(fā)控制電路和數(shù)據(jù)采集時間控制電路;用于根據(jù)設(shè)置的數(shù)據(jù)采集參數(shù)來控制采集電路對數(shù)據(jù)的采集;觸發(fā)控制電路輸入的端口監(jiān)控使能信號有效并出現(xiàn)觸發(fā)條件時,輸出采集開始信號有效;否則,采集開始也無效。其中,端口時鐘選擇電路的輸出端與觸發(fā)控制電路的一輸入端相連,讓選擇出的端口時鐘輸入至觸發(fā)控制電路中,觸發(fā)沿與端口時鐘有關(guān)系。數(shù)據(jù)采集時間控制電路輸入的開始信號有效時,電路開始進(jìn)行計(jì)數(shù)并輸出采樣有效信號;當(dāng)計(jì)數(shù)值達(dá)到采樣時間設(shè)定時,停止計(jì)數(shù)并設(shè)定采樣有效信號無效和計(jì)數(shù)清零。采集電路包括端口選擇電路、時鐘選擇電路和數(shù)據(jù)采集及傳輸電路;用于在采集控制電路控制下采集選擇出的時鐘頻率的對應(yīng)端口相應(yīng)時間段的數(shù)據(jù),并將采集到的數(shù)據(jù)傳輸至微處理單元內(nèi)部隨機(jī)存儲器中;其中,所述數(shù)據(jù)采集及傳輸電路包括寄存器、門控電路和先進(jìn)先出存儲器;所述寄存器的第一輸入端與所述端口選擇電路的輸出端相連,所述寄存器的第二輸入端與所述時鐘選擇電路的輸出端相連,所述寄存器的輸出端與所述先進(jìn)先出存儲器的第一輸入端相連;所述門控電路的第一輸入端與所述數(shù)據(jù)采集時間控制電路輸出端相連,所述門控電路的第二輸入端與所述時鐘選擇電路輸出端相連,所述門控電路輸出端與所述先進(jìn)先出存儲器的第二輸入端相連;所述先進(jìn)先出存儲器的輸出端把采集到的數(shù)據(jù)讀入至微處理單元內(nèi)部隨機(jī)存儲器中。時鐘選擇電路包括端口時鐘選擇電路和采樣時鐘選擇電路;其中,所述端口時鐘選擇電路用于選擇端口時鐘,選擇的端口時鐘同時輸入至觸發(fā)控制電路來用于觸發(fā)事件,所述端口時鐘選擇電路的輸入為外部時鐘信號;所述米樣時鐘選擇電路的第一輸入端與所述端口時鐘選擇電路的輸出端相連;所述米樣時鐘選擇電路的第二輸入端輸入系統(tǒng)時鐘信號,所述采樣時鐘選擇電路的輸出端分別與所述寄存器的第二輸入端和所述門控電路的第二輸入端相連接。在硬件實(shí)現(xiàn)方面,端口選擇電路優(yōu)選多路選擇器來選擇哪個端口進(jìn)行數(shù)據(jù)采集。同理,時鐘選擇電路中的端口時鐘選擇電路優(yōu)選多路選擇器來選擇出端口時鐘。時鐘選擇電路中的采樣時鐘選擇電路選雙路選擇器來選擇進(jìn)行數(shù)據(jù)采集的時鐘,其中,雙路選擇器中的一路輸入選擇出來的端口時鐘,另一路輸入系統(tǒng)時鐘。數(shù)據(jù)米集及傳輸電路中的寄存器優(yōu)選為D觸發(fā)器,門控電路的硬件實(shí)現(xiàn)包括鎖存器和與門,先進(jìn)先出存儲器硬件優(yōu)先選擇包括D觸發(fā)器和先進(jìn)先出存儲器控制器。采集控制電路包括觸發(fā)控制電路和數(shù)據(jù)采集時間控制電路。其中,觸發(fā)控制電路:用于選擇采集電路中指定的時鐘端口的觸發(fā)沿,并在端口監(jiān)控使能信號有效并出現(xiàn)觸發(fā)條件時輸出采集開始信號有效;當(dāng)端口監(jiān)控使能信號無效時,采集開始也無效;數(shù)據(jù)采集時間控制電路:用于控制采集時間,當(dāng)開始信號有效時,電路開始進(jìn)行計(jì)數(shù)并輸出采樣有效信號;當(dāng)計(jì)數(shù)值達(dá)到采樣時間設(shè)定時停止計(jì)數(shù)并設(shè)定采樣有效信號無效和計(jì)數(shù)清零。在硬件實(shí)現(xiàn)方面,觸發(fā)控制電路可選擇D觸發(fā)器,也可選擇異或門;數(shù)據(jù)采集時間控制電路硬件優(yōu)先選擇狀態(tài)機(jī)計(jì)數(shù)器。主機(jī)端設(shè)置數(shù)據(jù)采集參數(shù):監(jiān)控的端口 A,該端口為I2C總線的數(shù)據(jù)端口 ;監(jiān)控的時鐘B,即為I2C總線的時鐘端口 ;監(jiān)控事件,下面案例中觸發(fā)事件的時鐘為時鐘上升沿,不限于此;以及監(jiān)控時間,在案例中監(jiān)控時間設(shè)定為10個時鐘周期,不限于此。主機(jī)端設(shè)置的數(shù)據(jù)采集參數(shù)通過在線仿真器和微處理單元的在線調(diào)試接口電路傳送到微處理單元的端口數(shù)據(jù)采集裝置。I2C總線有數(shù)據(jù)傳輸至相應(yīng)的端口選擇電路和端口時鐘選擇電路,端口選擇電路選擇出端口 A傳輸?shù)臄?shù)據(jù)作為數(shù)據(jù)采集的對象,端口時鐘選擇電路選出時鐘B,時鐘B出現(xiàn)時鐘的上升沿時,觸發(fā)控制電路接收到時鐘B上升沿后發(fā)出采集開始標(biāo)志至數(shù)據(jù)采集時間控制電路,數(shù)據(jù)采集時間控制電路開始計(jì)數(shù)并發(fā)出采集有效標(biāo)志,采集有效標(biāo)志使能數(shù)據(jù)采集及傳輸電路中的門控電路,門控電路使能后,先進(jìn)先出存儲器開始存儲寄存器所采集的端口 A的數(shù)值,并將數(shù)據(jù)傳輸至微處理單元內(nèi)部的隨機(jī)存取存儲器(RAM)中。采集控制電路中的數(shù)據(jù)采集時間控制電路計(jì)數(shù)值為10個時鐘周期時,采集有效標(biāo)志無效,數(shù)據(jù)采集及傳輸電路的門控時鐘關(guān)閉,先進(jìn)先出存儲器開始存儲器停止存儲寄存器的數(shù)據(jù),并繼續(xù)將剩余的先進(jìn)先出存儲器內(nèi)的數(shù)據(jù)傳輸至隨機(jī)存取存儲器(RAM)中。當(dāng)主機(jī)端發(fā)出讀取端口監(jiān)控?cái)?shù)據(jù)時,數(shù)據(jù)會通過在線仿真器和微處理單元的在線調(diào)試接口電路傳輸至主機(jī)端上,主機(jī)端顯示采集到的一段連續(xù)時間的數(shù)據(jù)供調(diào)試分析使用。以上所述的具體實(shí)施方式
      ,對本實(shí)用新型的目的、技術(shù)方案和有益效果進(jìn)行了進(jìn)一步詳細(xì)說明,所應(yīng)理解的是,以上所述僅為本實(shí)用新型的具體實(shí)施方式
      而已,并不用于限定本實(shí)用新型的保護(hù)范圍,凡在本實(shí)用新型的精神和原則之內(nèi),所做的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本實(shí)用新型的保護(hù)范圍之內(nèi)。
      權(quán)利要求1.一種數(shù)據(jù)采集裝置,其特征在于,該裝置包括: 采集控制電路,包括觸發(fā)控制電路和數(shù)據(jù)采集時間控制電路;用于根據(jù)設(shè)置的數(shù)據(jù)采集參數(shù)來控制采集電路對數(shù)據(jù)的采集; 采集電路,包括端口選擇電路、時鐘選擇電路和數(shù)據(jù)采集及傳輸電路;用于在采集控制電路控制下采集選擇出的時鐘頻率的對應(yīng)端口相應(yīng)時間段的數(shù)據(jù),并將采集到的數(shù)據(jù)傳輸至微處理單元內(nèi)部隨機(jī)存儲器中;其中,所述數(shù)據(jù)采集及傳輸電路包括寄存器、門控電路和先進(jìn)先出存儲器;所述寄存器的第一輸入端與所述端口選擇電路的輸出端相連,所述寄存器的第二輸入端與所述時鐘選擇電路的輸出端相連,所述寄存器的輸出端與所述先進(jìn)先出存儲器的第一 輸入端相連;所述門控電路的第一輸入端與所述數(shù)據(jù)米集時間控制電路輸出端相連,所述門控電路的第二輸入端與所述時鐘選擇電路輸出端相連,所述門控電路輸出端與所述先進(jìn)先出存儲器的第二輸入端相連;所述先進(jìn)先出存儲器的輸出端把采集到的數(shù)據(jù)讀入至微處理單元內(nèi)部隨機(jī)存儲器中。
      2.根據(jù)權(quán)利要求1所述的裝置,其特征在于,所述時鐘選擇電路包括端口時鐘選擇電路和采樣時鐘選擇電路; 其中,所述端口時鐘選擇電路用于選擇端口時鐘,選擇的端口時鐘同時輸入至觸發(fā)控制電路來用于觸發(fā)事件,所述端口時鐘選擇電路的輸入為外部時鐘信號; 所述采樣時鐘選擇電路的第一輸入端與所述端口時鐘選擇電路的輸出端相連;所述采樣時鐘選擇電路的第二輸入端輸入系統(tǒng)時鐘信號,所述采樣時鐘選擇電路的輸出端分別與所述寄存器的第二輸入端和所述門控電路的第二輸入端相連接。
      3.根據(jù)權(quán)利要求1或2所述的裝置,其特征在于,該裝置設(shè)置于微處理單元芯片內(nèi)部。
      4.一種在線仿真調(diào)試系統(tǒng),其特征在于,包括: 具有在線仿真調(diào)試系統(tǒng)的主機(jī)端,用于設(shè)置端口數(shù)據(jù)采集參數(shù),顯示出采集到的一段時間的微處理單元端口數(shù)據(jù),并對仿真結(jié)果進(jìn)行分析; 具有數(shù)據(jù)采集裝置的微處理單元,用于根據(jù)所述端口數(shù)據(jù)采集參數(shù)對指定監(jiān)控端口的數(shù)據(jù)按照指定監(jiān)控事件的觸發(fā)通過數(shù)據(jù)采集裝置進(jìn)行指定監(jiān)控時間段的數(shù)據(jù)采集,并將采集數(shù)據(jù)送至微處理單元內(nèi)部隨機(jī)存儲器中; 在線仿真器,連接主機(jī)端和微處理單元,用于將主機(jī)端設(shè)置的端口數(shù)據(jù)采集參數(shù)通過微處理單元內(nèi)部的在線調(diào)試接口電路傳送到數(shù)據(jù)采集裝置中,并且將隨機(jī)存儲器內(nèi)存儲的微處理單元端口一段時間的監(jiān)控?cái)?shù)據(jù)傳輸至主機(jī)端上進(jìn)行顯示;其中,所述數(shù)據(jù)采集裝置包括: 采集控制電路,包括觸發(fā)控制電路和數(shù)據(jù)采集時間控制電路;用于根據(jù)設(shè)置的數(shù)據(jù)采集參數(shù)來控制采集電路對數(shù)據(jù)的采集; 采集電路,包括端口選擇電路、時鐘選擇電路和數(shù)據(jù)采集及傳輸電路;用于在采集控制電路控制下采集選擇出的時鐘頻率的對應(yīng)端口相應(yīng)時間段的數(shù)據(jù),并將采集到的數(shù)據(jù)傳輸至微處理單元內(nèi)部隨機(jī)存儲器中;其中,所述數(shù)據(jù)采集及傳輸電路包括寄存器、門控電路和先進(jìn)先出存儲器;所述寄存器的第一輸入端與所述端口選擇電路的輸出端相連,所述寄存器的第二輸入端與所述時鐘選擇電路的輸出端相連,所述寄存器的輸出端與所述先進(jìn)先出存儲器的第一輸入端相連;所述門控電路的第一輸入端與所述數(shù)據(jù)米集時間控制電路輸出端相連,所述門控電路的第二輸入端與所述時鐘選擇電路輸出端相連,所述門控電路輸出端與所述先進(jìn)先出存儲器的第二輸入端相連;所述先進(jìn)先出存儲器的輸出端把采集到的數(shù)據(jù)讀入至微處理單元內(nèi)部隨機(jī)存儲器中。
      5.根據(jù)權(quán)利要求4所述的系統(tǒng),其特征在于,所述時鐘選擇電路包括端口時鐘選擇電路和采樣時鐘選擇電路; 其中,所述端口時鐘選擇電路用于選擇端口時鐘,選擇的端口時鐘同時輸入至觸發(fā)控制電路來用于觸發(fā)事件,所述端口時鐘選擇電路的輸入為外部時鐘信號; 所述采樣時鐘選擇電路的第一輸入端與所述端口時鐘選擇電路的輸出端相連;所述采樣時鐘選擇電路的第二輸入端輸入系統(tǒng)時鐘信號,所述采樣時鐘選擇電路的輸出端分別與所述寄存器的第二輸入端和所述門控電路的第二輸入端相連接。
      6.`一種數(shù)據(jù)采集裝置,其特征在于,該裝置包括: 采集控制電路,包括觸發(fā)控制電路和數(shù)據(jù)采集時間控制電路;用于根據(jù)設(shè)置的數(shù)據(jù)采集參數(shù)來控制采集電路對數(shù)據(jù)的采集; 采集電路,包括端口選擇電路、時鐘選擇電路和數(shù)據(jù)采集及傳輸電路;用于在采集控制電路控制下采集選擇出的時鐘頻率的對應(yīng)端口相應(yīng)時間段的數(shù)據(jù),并將采集到的數(shù)據(jù)傳輸至微處理單元內(nèi)部隨機(jī)存儲器中;其中,所述時鐘選擇電路包括端口時鐘選擇電路和采樣時鐘選擇電路;所述端口時鐘選擇電路用于選擇端口時鐘,選擇的端口時鐘同時輸入至觸發(fā)控制電路來用于觸發(fā)事件,所述端口時鐘選擇電路的輸入為外部時鐘信號;所述采樣時鐘選擇電路的第一輸入端與所述端口時鐘選擇電路的輸出端相連;所述采樣時鐘選擇電路的第二輸入端輸入系統(tǒng)時鐘信號;所述采樣時鐘選擇電路的輸出端與所述數(shù)據(jù)采集及傳輸電路相連接。
      7.根據(jù)權(quán)利要求6所述的裝置,其特征在于,該裝置設(shè)置于微處理單元芯片內(nèi)部。
      8.—種在線仿真調(diào)試系統(tǒng),其特征在于,包括: 具有在線仿真調(diào)試系統(tǒng)的主機(jī)端,用于設(shè)置端口數(shù)據(jù)采集參數(shù),顯示出采集到的一段時間的微處理單元端口數(shù)據(jù),并對仿真結(jié)果進(jìn)行分析; 具有數(shù)據(jù)采集裝置的微處理單元,用于根據(jù)所述端口數(shù)據(jù)采集參數(shù)對指定監(jiān)控端口的數(shù)據(jù)按照指定監(jiān)控事件的觸發(fā)通過數(shù)據(jù)采集裝置進(jìn)行指定監(jiān)控時間段的數(shù)據(jù)采集,并將采集數(shù)據(jù)送至微處理單元內(nèi)部隨機(jī)存儲器中; 在線仿真器,連接主機(jī)端和微處理單元,用于將主機(jī)端設(shè)置的端口數(shù)據(jù)采集參數(shù)通過微處理單元內(nèi)部的在線調(diào)試接口電路傳送到數(shù)據(jù)采集裝置中,并且將隨機(jī)存儲器內(nèi)存儲的微處理單元端口一段時間的監(jiān)控?cái)?shù)據(jù)傳輸至主機(jī)端上進(jìn)行顯示;其中,所述數(shù)據(jù)采集裝置包括: 采集控制電路,包括觸發(fā)控制電路和數(shù)據(jù)采集時間控制電路;用于根據(jù)設(shè)置的數(shù)據(jù)采集參數(shù)來控制采集電路對數(shù)據(jù)的采集; 采集電路,包括端口選擇電路、時鐘選擇電路和數(shù)據(jù)采集及傳輸電路;用于在采集控制電路控制下采集選擇出的時鐘頻率的對應(yīng)端口相應(yīng)時間段的數(shù)據(jù),并將采集到的數(shù)據(jù)傳輸至微處理單元內(nèi)部隨機(jī)存儲器中;其中,所述時鐘選擇電路包括端口時鐘選擇電路和采樣時鐘選擇電路;所述端口時鐘選擇電路用于選擇端口時鐘,選擇的端口時鐘同時輸入至觸發(fā)控制電路來用于觸發(fā)事件,所述端口時鐘選擇電路的輸入為外部時鐘信號;所述采樣時鐘選擇電路的第一輸入端與所述端口時鐘選擇電路的輸出端相連;所述采樣時鐘選擇電路的第二輸入 端輸入系統(tǒng)時鐘信號。
      專利摘要本實(shí)用新型涉及數(shù)據(jù)采集裝置及在線仿真調(diào)試系統(tǒng),該裝置包括采集控制電路,用于根據(jù)在先設(shè)置的端口數(shù)據(jù)采集參數(shù)來控制采集電路對數(shù)據(jù)的采集;采集電路,用于在所述采集控制電路控制下采集相應(yīng)時間段的數(shù)據(jù);并將采集到的數(shù)據(jù)傳輸至微處理單元內(nèi)部隨機(jī)存儲器中;其中,所述采集電路包括用于選擇采樣端口的端口選擇電路、用于選擇觸發(fā)端口時鐘和采樣時鐘的時鐘選擇電路和用于存儲微處理單元端口數(shù)據(jù)并傳送至微處理單元內(nèi)部隨機(jī)存儲器中的數(shù)據(jù)采集及傳輸電路。
      文檔編號G06F11/25GK203038259SQ20122043269
      公開日2013年7月3日 申請日期2012年8月28日 優(yōu)先權(quán)日2012年8月28日
      發(fā)明者榮海濤, 王建華 申請人:瑞薩集成電路設(shè)計(jì)(北京)有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
      1