專(zhuān)利名稱(chēng):一種多復(fù)位源對(duì)多處理器系統(tǒng)的低電平復(fù)位電路的制作方法
技術(shù)領(lǐng)域:
一種多復(fù)位源對(duì)多處理器系統(tǒng)的低電平復(fù)位電路技術(shù)領(lǐng)域[0001]本發(fā)明涉及一種多復(fù)位源對(duì)多處理器系統(tǒng)的低電平復(fù)位電路,屬于多處理器、多復(fù)位源混合作用的電路領(lǐng)域。
背景技術(shù):
[0002]在現(xiàn)有工控電子行業(yè)的實(shí)際應(yīng)用中,對(duì)于在復(fù)位電路中遇到兩個(gè)或多個(gè)復(fù)位源混合作用于一個(gè)處理器時(shí),由于多個(gè)復(fù)位源發(fā)出復(fù)位信號(hào)的時(shí)間不盡一致,使得在同一時(shí)刻處理器復(fù)位引腳上的高低電平會(huì)發(fā)生沖突,從而導(dǎo)致復(fù)位電平狀態(tài)不確定而無(wú)法實(shí)現(xiàn)處理器復(fù)位的目的。在這種情況下,一般會(huì)采用在復(fù)位源與待復(fù)位處理器對(duì)應(yīng)引腳之間串接電阻的方式解決這種電平?jīng)_突,這樣其中一個(gè)復(fù)位源的輸出端為高電平時(shí)另外一個(gè)復(fù)位源可以對(duì)處理器起到復(fù)位的作用。但同時(shí),如果在這樣的電路不變的情況下,復(fù)位源互換位置后原來(lái)的復(fù)位源就不再起到復(fù)位的作用了。此時(shí)如果再采用在復(fù)位源與待復(fù)位處理器的對(duì)應(yīng)引腳之間串接電阻的方法,結(jié)果又會(huì)使復(fù)位信號(hào)的電平值處于一開(kāi)始討論的不確定狀態(tài),這樣復(fù)位源又進(jìn)入了失效狀態(tài)。如果使用專(zhuān)用的轉(zhuǎn)接芯片處理,一方面會(huì)提高設(shè)計(jì)的成本,另一方面在PCB布線(xiàn)的時(shí)候由于芯片的集成給布線(xiàn)帶來(lái)區(qū)域性的不便,而本發(fā)明的電路模型中與門(mén)電路的組成部分可以放在PCB任意位置,大大提高了 PCB布局的靈活性。[0003]現(xiàn)有的復(fù)位電路形式只有單復(fù)位源同時(shí)作用于單個(gè)或多個(gè)處理器,而對(duì)于多復(fù)位源混合作用的形式及其處理辦法將會(huì)導(dǎo)致所有的復(fù)位源失效或者只有一個(gè)復(fù)位源有效的現(xiàn)象。發(fā)明內(nèi)容[0004]要解決的技術(shù)問(wèn)題[0005]為了避免現(xiàn)有技術(shù)的不足之處,本發(fā)明提出一種多復(fù)位源對(duì)多處理器系統(tǒng)的低電平復(fù)位電路,解決多個(gè)復(fù)位源混合作用于一個(gè)或多個(gè)處理器導(dǎo)致的復(fù)位源失效的問(wèn)題。[0006]技術(shù)方案[0007]一種多復(fù)位源對(duì)多處理器系統(tǒng)的低電平復(fù)位電路,其特征在于包括N個(gè)復(fù)位源和與門(mén)電路;連接關(guān)系為:N個(gè)復(fù)位源與與門(mén)電路的N個(gè)輸入端相連接;與門(mén)電路的輸出端與N個(gè)處理器各自的復(fù)位端口相連接,并且每個(gè)處理器的復(fù)位端口外接與復(fù)位電平匹配的分壓電阻;N個(gè)處理器之間有若干通信線(xiàn)互連。[0008]所述與門(mén)電路中的二極管的反向擊穿電壓大于與其對(duì)應(yīng)連接的復(fù)位源輸出高電平時(shí)的紋波電壓。[0009]所述與門(mén)電路輸出高電平時(shí)的電壓值與后端處理器的復(fù)位端口的耐壓值相匹配。[0010]所述分壓電阻的選擇滿(mǎn)足條件,其中,Vcpui表示第i個(gè)處理器端口的耐壓值,Vando表示與門(mén)輸出端電壓值,Ri是第i個(gè)處理器端口接的分壓電阻,i=l,2,...N。[0011]有益效果[0012]本發(fā)明提出的一種多復(fù)位源對(duì)多處理器系統(tǒng)的低電平復(fù)位電路,將復(fù)位源的發(fā)送復(fù)位信號(hào)的引腳接至與門(mén)電路的輸入端,即組成與門(mén)電路的二極管的負(fù)極,控制與門(mén)電路中相應(yīng)二極管的通斷。將與門(mén)電路的輸出端接至各個(gè)待復(fù)位的處理器的復(fù)位引腳上,其作用是發(fā)送復(fù)位信號(hào)給各個(gè)處理器。當(dāng)復(fù)位源有復(fù)位信號(hào)發(fā)出時(shí),由于復(fù)位信號(hào)是低電平以及與門(mén)電路的特性,低電平復(fù)位信號(hào)將通過(guò)與門(mén)并由與門(mén)傳送到待復(fù)位的處理器,使得處理器復(fù)位。[0013]所以本發(fā)明具有很好的電路穩(wěn)定性和布局靈活性,同時(shí)具有很強(qiáng)的適用性和實(shí)用性;完全杜絕因多個(gè)復(fù)位源混合作用而導(dǎo)致的復(fù)位信號(hào)紊亂及待復(fù)位處理器無(wú)法動(dòng)作的問(wèn)題;最大限度的提高了系統(tǒng)上電復(fù)位、編程復(fù)位及程序看門(mén)狗復(fù)位的可靠性。
[0014]圖1為本發(fā)明實(shí)例中電路模型的示意圖:[0015]圖1中,復(fù)位源表示可以發(fā)出復(fù)位信號(hào)的電路或處理器或者其他任何一個(gè)處理單元;D^Dn為組成與門(mén)電路的二極管;處理器I N為系統(tǒng)中處理數(shù)據(jù)且需要復(fù)位功能的處理單元;高電平表示后端處理器的復(fù)位引腳上的正常工作時(shí)的耐壓值。
具體實(shí)施方式
[0016]現(xiàn)結(jié)合實(shí)施例、附圖對(duì)本發(fā)明作進(jìn)一步描述:[0017]本實(shí)施例中:N個(gè)復(fù)位源與與門(mén)電路的N個(gè)輸入端相連接;與門(mén)電路的輸出端與N個(gè)處理器各自的復(fù)位端口相連接,并且每個(gè)處理器·的復(fù)位端口外接與復(fù)位電平匹配的分壓電阻;N個(gè)處理器之間有若干通信線(xiàn)互連。[0018]本電路連接的要點(diǎn):·[0019]1、對(duì)于本系統(tǒng)中的所有復(fù)位源、與門(mén)電路的所有二極管、后端的所有處理器,當(dāng)所有的復(fù)位源有部分或者全部都在執(zhí)行以上步驟時(shí),由于與門(mén)電路的作用,結(jié)果只有低電平復(fù)位信號(hào)可以通過(guò)與門(mén)并作用于后端的處理器,使得處理器達(dá)到復(fù)位的狀態(tài)。[0020]2、在選擇二極管器件時(shí),需要注意二極管的反向擊穿電壓的大小和與其對(duì)應(yīng)連接的復(fù)位源輸出高電平時(shí)的紋波電壓,需要保證二極管不能被擊穿造成通路損壞。[0021]3、與門(mén)電路輸出高電平時(shí)的電壓值也需要與后端處理器的復(fù)位端口的耐壓值相匹配;由于系統(tǒng)多個(gè)處理器端口的耐壓值不盡相同,有的耐壓值高,有的耐壓值低,為了保證處理器端口不被損壞,與門(mén)輸出端高電平需要配合處理器端口耐壓值來(lái)選取,并且要將該高電平中可能包含的脈沖電壓盡量濾除干凈。[0022]4、為了處理以上第三條所述注意問(wèn)題,并且保證處理器不會(huì)誤動(dòng)作,可將與門(mén)輸出端的高電平選取為所有處理器中耐壓值最高的電平值,然后再在耐壓值低的處理器端口處加上一個(gè)電阻進(jìn)行分壓,使得輸入該處理器端口的電平值滿(mǎn)足要求。具體電阻值得選取應(yīng)滿(mǎn)足一下公式:[0023]
權(quán)利要求1.一種多復(fù)位源對(duì)多處理器系統(tǒng)的低電平復(fù)位電路,其特征在于包括N個(gè)復(fù)位源和與門(mén)電路;連接關(guān)系為:N個(gè)復(fù)位源與與門(mén)電路的N個(gè)輸入端相連接;與門(mén)電路的輸出端與N個(gè)處理器各自的復(fù)位端口相連接,并且每個(gè)處理器的復(fù)位端口外接與復(fù)位電平匹配的分壓電阻;N個(gè)處理器之間有若干通信線(xiàn)互連。
2.根據(jù)權(quán)利要求1所述多復(fù)位源對(duì)多處理器系統(tǒng)的低電平復(fù)位電路,其特征在于:所述與門(mén)電路中的二極管的反向擊穿電壓大于與其對(duì)應(yīng)連接的復(fù)位源輸出高電平時(shí)的紋波電壓。
3.根據(jù)權(quán)利要求1所述多復(fù)位源對(duì)多處理器系統(tǒng)的低電平復(fù)位電路,其特征在于:所述與門(mén)電路輸出高電平時(shí)的電壓值與后端處理器的復(fù)位端口的耐壓值相匹配。
4.根據(jù)權(quán)利要求1所述多復(fù)位源對(duì)多處理器系統(tǒng)的低電平復(fù)位電路,其特征在于:所述分壓電阻的選擇滿(mǎn)足條件=P.0,其中,Vcpui表示第i個(gè)處理器端口的耐壓值,Vanm表示與門(mén)輸 出端電壓值,Ri是第i個(gè)處理器端口接的分壓電阻,i=l,2,…N。
專(zhuān)利摘要本實(shí)用新型涉及一種多復(fù)位源對(duì)多處理器系統(tǒng)的低電平復(fù)位電路,其特征在于包括N個(gè)復(fù)位源和與門(mén)電路;連接關(guān)系為N個(gè)復(fù)位源與與門(mén)電路的N個(gè)輸入端相連接;與門(mén)電路的輸出端與N個(gè)處理器各自的復(fù)位端口相連接,并且每個(gè)處理器的復(fù)位端口外接與復(fù)位電平匹配的分壓電阻;N個(gè)處理器之間有若干通信線(xiàn)互連。所以本實(shí)用新型具有很好的電路穩(wěn)定性和布局靈活性,同時(shí)具有很強(qiáng)的適用性和實(shí)用性;完全杜絕因多個(gè)復(fù)位源混合作用而導(dǎo)致的復(fù)位信號(hào)紊亂及待復(fù)位處理器無(wú)法動(dòng)作的問(wèn)題;最大限度的提高了系統(tǒng)上電復(fù)位、編程復(fù)位及程序看門(mén)狗復(fù)位的可靠性。
文檔編號(hào)G06F1/24GK202975960SQ201220625579
公開(kāi)日2013年6月5日 申請(qǐng)日期2012年11月23日 優(yōu)先權(quán)日2012年11月23日
發(fā)明者楊龍龍, 李寒 申請(qǐng)人:西安坤藍(lán)電子技術(shù)有限公司