一種上電掉電復(fù)位控制電路及計(jì)算的制造方法
【專利摘要】本發(fā)明涉及一種上電掉電復(fù)位控制電路及計(jì)算機(jī),其中,該上電掉電復(fù)位控制電路包括MCU、用于在所述MCU上電后對(duì)所述MCU進(jìn)行復(fù)位的上電復(fù)位模塊、用于在所述MCU掉電后對(duì)所述MCU進(jìn)行復(fù)位的掉電復(fù)位模塊、以及電源模塊,所述電源模塊用于提供總線電壓、MCU接口電壓、MCU內(nèi)核電壓;當(dāng)所述MCU掉電時(shí),所述掉電復(fù)位模塊在電源模塊的MCU接口電壓和MCU內(nèi)核電壓都沒有開始掉電之前,就強(qiáng)制MCU進(jìn)行復(fù)位停止工作。實(shí)施本發(fā)明可在MCU掉電后,通過掉電復(fù)位模塊對(duì)MCU進(jìn)行復(fù)位,避免數(shù)據(jù)出錯(cuò)或丟失。
【專利說明】一種上電掉電復(fù)位控制電路及計(jì)算機(jī)
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及MCU的保護(hù)電路,更具體地說,涉及一種上電掉電復(fù)位控制電路及計(jì) 算機(jī)。
【背景技術(shù)】
[0002] 隨著計(jì)算機(jī)技術(shù)的快速發(fā)展,計(jì)算機(jī)的應(yīng)用越來越廣泛,對(duì)計(jì)算機(jī)的要求也越來 越高了,通常人們對(duì)計(jì)算機(jī)中的MCU (Micro Control Unit,微控制單元)的設(shè)計(jì)時(shí)只包含 了上電復(fù)位設(shè)計(jì),這種設(shè)計(jì)能滿足大部分需要,但是在一些要求高的應(yīng)用場(chǎng)合,還需要考慮 到MCU的掉電保護(hù),避免在掉電過程中MCU因電平不穩(wěn)而產(chǎn)生的誤動(dòng)作造成flash數(shù)據(jù)丟 失,外部接口數(shù)據(jù)出錯(cuò),避免掉電重新上電后不能開機(jī)而需要對(duì)系統(tǒng)進(jìn)行維護(hù)。因此,在現(xiàn) 有技術(shù)中因未考慮掉電保護(hù),則在掉電時(shí),MCU將出錯(cuò)。
[0003] 在計(jì)算機(jī)的開啟過程中,MCU的上電過程如下:一般先接上電源適配器(常見的是 5V/12V適配器),給主板提供一個(gè)總線電源,然后這個(gè)總線電源分別先產(chǎn)生MCU所需要的10 接口電源,以及MCU內(nèi)核電源。在這些外部電源穩(wěn)定后,由復(fù)位芯片延時(shí)后產(chǎn)生MCU所需要 的復(fù)位信號(hào)來復(fù)位MCU,然后MCU開始正常工作。在上電過程中一般能按照一個(gè)設(shè)定好的時(shí) 序?qū)χ靼迳系碾娫瓷想?,而在掉電時(shí),如關(guān)掉電源適配器,電源適配輸出電壓在幾個(gè)毫秒內(nèi) 被直接拉到一個(gè)很低的電壓,當(dāng)總線電壓掉到一定程度的時(shí)候,MCU的10接口電源跟MCU的 內(nèi)核電源很難同時(shí)停止工作,如內(nèi)核電源還沒掉到一個(gè)足夠讓MCU停止工作的一個(gè)電壓, 而10電壓這時(shí)候也處于一個(gè)中間態(tài),有可能在邏輯上被判定為高電平,也有可能被判定為 低電平,而導(dǎo)致數(shù)據(jù)出錯(cuò)。
【發(fā)明內(nèi)容】
[0004] 本發(fā)明要解決的技術(shù)問題在于,針對(duì)現(xiàn)有技術(shù)的在掉電時(shí)無法對(duì)MCU進(jìn)行數(shù)據(jù)保 護(hù)導(dǎo)致數(shù)據(jù)出錯(cuò)的缺陷,提供一種可解決以上缺陷的上電掉電復(fù)位控制電路及計(jì)算機(jī)。
[0005] 本發(fā)明解決其技術(shù)問題所采用的技術(shù)方案是:構(gòu)造一種上電掉電復(fù)位控制電路, 包括MCU、用于在所述MCU上電后對(duì)所述MCU進(jìn)行復(fù)位的上電復(fù)位模塊、用于在所述MCU掉 電后對(duì)所述MCU進(jìn)行復(fù)位的掉電復(fù)位模塊、以及電源模塊,所述電源模塊用于提供總線電 壓、MCU接口電壓、MCU內(nèi)核電壓,當(dāng)所述MCU掉電時(shí),所述掉電復(fù)位模塊在電源模塊的MCU 接口電壓和MCU內(nèi)核電壓都沒有開始掉電之前,就強(qiáng)制MCU進(jìn)行復(fù)位停止工作。
[0006] 在本發(fā)明所述的上電掉電復(fù)位控制電路中,所述掉電復(fù)位模塊包括比較器、開關(guān) 單元、用于提供基準(zhǔn)電壓的基準(zhǔn)單元和用于采樣總線電壓的采樣單元,所述比較器的同向 輸入端通過采樣單元連接電源模塊的MCU接口電壓輸出端,所述比較器的反向輸入端通過 基準(zhǔn)單元連接電源模塊的MCU內(nèi)核電壓輸出端,所述比較器的輸出端通過開關(guān)單元連接 MCU的復(fù)位信號(hào)輸入端;當(dāng)所述MCU掉電時(shí),所述比較器的同向輸入端通過采樣單元采集的 MCU接口電壓小于比較器反向輸入端通過基準(zhǔn)單元獲得的MCU內(nèi)核電壓,所述比較器輸出 低電平,進(jìn)而控制開關(guān)單元導(dǎo)通輸出低電平給MCU的復(fù)位信號(hào)輸入端,強(qiáng)制MCU進(jìn)行復(fù)位停 止工作。
[0007] 在本發(fā)明所述的上電掉電復(fù)位控制電路中,所述開關(guān)單元包括第一場(chǎng)效應(yīng)管和第 二場(chǎng)效應(yīng)管,所述第一場(chǎng)效應(yīng)管的第一端連接比較器的輸出端、第二端接地、第三端連接第 二場(chǎng)效應(yīng)管的第一端,第二場(chǎng)效應(yīng)管的第二端接地、第三端連接MCU的復(fù)位信號(hào)輸入端。
[0008] 在本發(fā)明所述的上電掉電復(fù)位控制電路中,所述基準(zhǔn)單元包括第一電阻和第二電 阻,所述第一電阻的第一端連接電源模塊的MCU內(nèi)核電壓輸出端,所述第一電阻的第二端 連接第二電阻的第一端及連接比較器的反向輸入端,所述第二電阻的第二端接地。
[0009] 在本發(fā)明所述的上電掉電復(fù)位控制電路中,所述采樣單元包括第三電阻和第四電 阻,所述第三電阻的第一端連接電源模塊的MCU接口電壓輸出端,所述第三電阻的第二端 連接第四電阻的第一端及連接比較器的正向輸入端,所述第四電阻的第二端接地。
[0010] 在本發(fā)明所述的上電掉電復(fù)位控制電路中,所述上電復(fù)位模塊包括復(fù)位單元,所 述復(fù)位單元的第一端接地、第二端通過第五電阻連接MCU的復(fù)位信號(hào)輸入端、第三端通過 第六電阻連接電源模塊的MCU內(nèi)核電壓輸出端、第四端連接電源模塊的MCU接口電壓輸出 端;當(dāng)所述MCU上電時(shí),所述復(fù)位單元的第二端輸出一個(gè)低脈沖給所述MCU的復(fù)位信號(hào)輸入 端,對(duì)所述MCU進(jìn)行復(fù)位。
[0011] 在本發(fā)明所述的上電掉電復(fù)位控制電路中,所述復(fù)位單元的第二端通過第七電阻 連接電源模塊的MCU接口電壓輸出端,所述復(fù)位單元的第二端還通過第二電容接地,所述 復(fù)位單元的第四端還通過第一電容接地。
[0012] 在本發(fā)明所述的上電掉電復(fù)位控制電路中,所述比較器的反向輸入端還通過第三 電容接地,所述比較器的輸出端還通過第八電阻連接電源模塊的總線電壓輸出端,所述第 一場(chǎng)效應(yīng)管的第三端還通過第九電阻連接電源模塊的總線電壓輸出端。
[0013] 在本發(fā)明所述的上電掉電復(fù)位控制電路中,所述復(fù)位單元采用型號(hào)為 RT9817C-30GH 的芯片。
[0014] 本發(fā)明還構(gòu)造一種計(jì)算機(jī),包括上述任一項(xiàng)所述的上電掉電復(fù)位控制電路。
[0015] 實(shí)施本發(fā)明的上電掉電復(fù)位控制電路,具有以下有益效果:可在MCU掉電后,通過 掉電復(fù)位模塊對(duì)MCU進(jìn)行復(fù)位,即在電源模塊的MCU接口電壓和MCU內(nèi)核電壓都沒開始掉 電之前,就強(qiáng)制MCU進(jìn)行復(fù)位停止工作,避免數(shù)據(jù)出錯(cuò)或丟失。
【專利附圖】
【附圖說明】
[0016] 下面將結(jié)合附圖及實(shí)施例對(duì)本發(fā)明作進(jìn)一步說明,附圖中:
[0017] 圖1是本發(fā)明的上電掉電復(fù)位控制電路實(shí)施例一的邏輯圖;
[0018] 圖2是圖1中掉電復(fù)位模塊實(shí)施例一的邏輯圖;
[0019] 圖3是本發(fā)明的上電掉電復(fù)位控制電路實(shí)施例一的電路圖。
【具體實(shí)施方式】
[0020] 為了使本發(fā)明的目的更加清楚明白,以下結(jié)合附圖及實(shí)施例,對(duì)本發(fā)明進(jìn)行進(jìn)一 步詳細(xì)說明。應(yīng)當(dāng)理解,此處所描述的具體實(shí)施例僅僅用以解釋本發(fā)明,并不用于限定本發(fā) 明。
[0021] 如圖1所示,在本發(fā)明的上電掉電復(fù)位控制電路實(shí)施例一的邏輯圖中,包括 MCU10、用于在該MCU10上電后對(duì)該MCU10進(jìn)行復(fù)位的上電復(fù)位模塊30、用于在該MCU10掉 電后對(duì)該MCU10進(jìn)行復(fù)位的掉電復(fù)位模塊20、以及電源模塊40,該電源模塊40用于提供總 線電壓、MCU接口電壓、MCU內(nèi)核電壓。電源模塊40為MCU10、掉電復(fù)位模塊20、上電復(fù)位模 塊30提供電源,當(dāng)該MCU10掉電時(shí),掉電復(fù)位模塊20在電源模塊的MCU接口電壓和MCU內(nèi) 核電壓都沒有開始掉電之前,就強(qiáng)制MCU10進(jìn)行復(fù)位停止工作。
[0022] 圖2是圖1中的掉電復(fù)位模塊20實(shí)施例一的邏輯圖,該掉電復(fù)位模塊20包括比較 器23、開關(guān)單元24、用于提供基準(zhǔn)電壓的基準(zhǔn)單元21和用于采樣總線電壓的采樣單元22, 該比較器23的同向輸入端通過采樣單元22連接電源模塊40的MCU接口電壓輸出端,該比 較器23的反向輸入端通過基準(zhǔn)單元21連接電源模塊40的MCU內(nèi)核電壓輸出端,該比較器 的輸出端通過開關(guān)單元24連接MCU10的復(fù)位信號(hào)輸入端。下面說明該掉電復(fù)位模塊的工 作原理:基準(zhǔn)單元21提供基準(zhǔn)電壓,比較器23將采樣單元22所采樣的電源模塊40的MCU 接口電壓與基準(zhǔn)單元21從電源模塊40獲得的MCU內(nèi)核電壓進(jìn)行比較,當(dāng)MCU10處于掉電 狀態(tài)時(shí)(通過電源模塊40的總線電壓輸出端+V12A為MCU10供電),比較器23的同向輸入 端采集的電壓小于反向輸入端的基準(zhǔn)電壓,比較器23的輸出端輸出低電平,進(jìn)而控制開關(guān) 單元24導(dǎo)通輸出低電平給MCU10的復(fù)位信號(hào)輸入端RESET,強(qiáng)制MCU10進(jìn)行復(fù)位停止工作。
[0023] 具體的,開關(guān)單元24包括第一場(chǎng)效應(yīng)管和第二場(chǎng)效應(yīng)管,該第一場(chǎng)效應(yīng)管的第一 端連接比較器23的輸出端、第二端接地、第三端連接第二場(chǎng)效應(yīng)管的第一端,第二場(chǎng)效應(yīng) 管的第二端接地、第三端連接MCU10的復(fù)位信號(hào)輸入端。
[0024] 如圖3所示,是本發(fā)明的上電掉電復(fù)位控制電路實(shí)施例一的電路圖,包括:MCU10、 上電復(fù)位模塊30、掉電復(fù)位模塊20、以及電源模塊40。該電源模塊40用于提供總線電壓、 MCU接口電壓、MCU內(nèi)核電壓。電源模塊40為MCU10、掉電復(fù)位模塊20、上電復(fù)位模塊30提 供電源。在MCU10掉電時(shí),該掉電復(fù)位模塊20在電源模塊40的MCU接口電壓和MCU內(nèi)核 電壓都沒有開始掉電之前,就強(qiáng)制MCU10進(jìn)行復(fù)位停止工作。
[0025] 掉電復(fù)位模塊20包括比較器23、開關(guān)單元24、用于提供基準(zhǔn)電壓的基準(zhǔn)單元21 和用于采樣總線電壓的采樣單元22,該比較器23的同向輸入端通過采樣單元22連接電源 模塊40的MCU接口電壓輸出端,該比較器23的反向輸入端通過基準(zhǔn)單元21連接電源模塊 40的MCU內(nèi)核電壓輸出端,該比較器的輸出端通過開關(guān)單元24連接MCU10的復(fù)位信號(hào)輸入 端。其中,基準(zhǔn)單元21包括第一電阻R1和第二電阻R2,該第一電阻R1的第一端連接電源 模塊40的MCU內(nèi)核電壓輸出端VCCI0,該第一電阻R1的第二端連接第二電阻R2的第一端 及連接比較器23的反向輸入端,該第二電阻R2的第二端接地,采樣單元22包括第三電阻 R3和第四電阻R4,該第三電阻R3的第一端連接電源模塊40的MCU內(nèi)核電壓輸出端+V12A, 該第三電阻R3的第二端連接第四電阻R4的第一端及連接比較器23的正向輸入端,該第四 電阻R4的第二端接地。
[0026] 開關(guān)單元24包括第一場(chǎng)效應(yīng)管Q1和第二場(chǎng)效應(yīng)管Q2,該第一場(chǎng)效應(yīng)管Q1的第一 端連接比較器23的輸出端、第二端接地、第三端連接第二場(chǎng)效應(yīng)管Q2的第一端,第二場(chǎng)效 應(yīng)管Q2的第二端接地、第三端連接MCU10的復(fù)位信號(hào)輸入端RESET。優(yōu)選的,該第一場(chǎng)效應(yīng) 管Q1和第二場(chǎng)效應(yīng)管Q2均采用型號(hào)為2N7002的N溝道場(chǎng)效應(yīng)管,該第一場(chǎng)效應(yīng)管Q1的 第一端為柵極、第二端為源極、第三端為漏極。第一場(chǎng)效應(yīng)管Q1的柵極還通過第八電阻R8 連接電源模塊40的總線電壓輸出端+V12A,第一場(chǎng)效應(yīng)管Q1的漏極還通過第九電阻R9連 接電源模塊40的總線電壓輸出端+V12A。
[0027] 比較器23的反向輸入端還通過第三電容C3接地,該比較器23的輸出端還通過第 八電阻R8連接電源模塊40的總線電壓輸出端。
[0028] 上電復(fù)位模塊30包括復(fù)位單元U1,優(yōu)選的,該復(fù)位單元U1采用型號(hào)為 RT9817C-30GH的芯片,復(fù)位單元U1的第一端接地、第二端通過第五電阻R5連接MCU10的 復(fù)位信號(hào)輸入端RESET、第三端通過第六電阻R6連接電源模塊40的MCU內(nèi)核電壓輸出端 VCC2、第四端連接電源模塊40的MCU接口電壓輸出端VCCI0。該復(fù)位單元U1的第二端還通 過第七電阻R7連接電源模塊40的MCU接口電壓輸出端VCCI0,該復(fù)位單元U1的第二端還 通過第二電容C2接地,該復(fù)位單元U1的第四端還通過第一電容C1接地。
[0029] 該上電掉電復(fù)位控制電路的工作原理如下:
[0030] 當(dāng)給電源模塊40接上電源適配器時(shí)(常見是5V/12V適配器),電源模塊40首先產(chǎn) 生一個(gè)總線電壓,通過總線電壓輸出端+V12A輸出電壓,為MCU10提供電源,該電源模塊40 還通過MCU接口電壓輸出端VCCI0輸出MCU接口電壓、通過MCU內(nèi)核電壓輸出端VCC2輸出 內(nèi)核電壓。在上電過程中,比較器23的的正向輸入端的電壓始終高于反向輸入端的電壓, 比較器23的輸出端高電平,使得第一場(chǎng)效應(yīng)管Q1打開、第二場(chǎng)效應(yīng)管Q2關(guān)閉,即第二場(chǎng)效 應(yīng)管Q2的第三端為關(guān)閉狀態(tài),不輸出電平信號(hào),MCU10的復(fù)位信號(hào)輸入端RESET的輸入電 平僅由上電復(fù)位模塊30決定。在電源模塊40通過MCU接口電壓輸出端VCCI0輸出的MCU 接口電壓電平穩(wěn)定后,復(fù)位單元U1的第二腳先輸出低電平,然后在MCU接口電壓VCCI0的 控制下,再將復(fù)位單元U1的第二腳的輸出電平拉高,即使得復(fù)位單元U1的第二腳產(chǎn)生一個(gè) 低脈沖,對(duì)MCU10的復(fù)位信號(hào)輸入端RESET輸入一個(gè)低脈沖,使得MCU10進(jìn)行復(fù)位,然后該 MCU10正常工作。該MCU10上電復(fù)位后,上電復(fù)位端RESET在MCU接口電壓的影響下,持續(xù) 輸入高電平,不對(duì)MCU10進(jìn)行復(fù)位操作,MCU10正常工作。在掉電過程中,如關(guān)掉電源適配 器,則電源模塊40的總線電壓輸出端+V12A的輸出電壓在幾個(gè)毫秒內(nèi)被直接拉到一個(gè)很低 的電平,在掉電的一小段時(shí)間內(nèi),電源模塊40的MCU接口電壓輸出端輸出的接口電壓VCCI0 和MCU內(nèi)核電壓輸出端VCC2輸出的內(nèi)核電壓保持不變,即該復(fù)位單元U1的第二端持續(xù)輸 出高電平,不對(duì)MCU10的復(fù)位信號(hào)輸入端RESET輸出復(fù)位信號(hào),MCU10的復(fù)位控制由掉電復(fù) 位模塊20控制。通過調(diào)整第三電阻R3和第四電阻R4的值,可使得比較器23的正向輸入 端的輸入電壓小于反向輸入端的輸入電壓,則比較器23的輸出端輸出低電平,使得第一場(chǎng) 效應(yīng)管Q1關(guān)閉、第二場(chǎng)效應(yīng)管Q2導(dǎo)通,第二場(chǎng)效應(yīng)管Q2的第三腳輸出低電平,MCU10的復(fù) 位信號(hào)輸入端RESET被拉到低電平,MCU10停止工作。即在電源模塊40通過MCU內(nèi)核電壓 輸出端VCC2輸出的內(nèi)核電壓和通過MCU接口電壓輸出端VCCI0輸出的接口電壓都沒開始 掉電之前,就強(qiáng)制MCU10停止工作,避免數(shù)據(jù)丟失。
[0031] 本發(fā)明還提出一種計(jì)算機(jī),該計(jì)算機(jī)包括上電掉電復(fù)位控制電路。該上電掉電復(fù) 位控制電路的電路結(jié)構(gòu)與上面的實(shí)施例所描述的上電掉電復(fù)位控制電路的電路結(jié)構(gòu)相同, 此處不再贅述。
[0032] 以上所述僅為本發(fā)明的較佳實(shí)施例而已,并不用以限制本發(fā)明,凡在本發(fā)明的精 神和原則之內(nèi)所作的任何修改、等同替換和改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。
【權(quán)利要求】
1. 一種上電掉電復(fù)位控制電路,其特征在于,包括MCU (10)、用于在所述MCU (10)上 電后對(duì)所述MCU (10)進(jìn)行復(fù)位的上電復(fù)位模塊(30)、用于在所述MCU (10)掉電后對(duì)所述 MCU (10 )進(jìn)行復(fù)位的掉電復(fù)位模塊(20 )、以及電源模塊(40 ),所述電源模塊(40 )用于提供 總線電壓、MCU接口電壓、MCU內(nèi)核電壓;當(dāng)所述MCU (10)掉電時(shí),所述掉電復(fù)位模塊(20) 在電源模塊(40)的MCU接口電壓和MCU內(nèi)核電壓都沒有開始掉電之前,就強(qiáng)制MCU (10)進(jìn) 行復(fù)位停止工作。
2. 根據(jù)權(quán)利要求1所述的上電掉電復(fù)位控制電路,其特征在于,所述掉電復(fù)位模塊 (20)包括比較器(23)、開關(guān)單元(24)、用于提供基準(zhǔn)電壓的基準(zhǔn)單元(21)和用于采樣總 線電壓的采樣單元(22),所述比較器(23)的同向輸入端通過采樣單元(22)連接電源模塊 (40)的MCU接口電壓輸出端,所述比較器(23)的反向輸入端通過基準(zhǔn)單元(21)連接電源 模塊(40)的MCU內(nèi)核電壓輸出端,所述比較器(23)的輸出端通過開關(guān)單元(24)連接MCU (10)的復(fù)位信號(hào)輸入端;當(dāng)所述MCU (10)掉電時(shí),所述比較器(23)的同向輸入端通過采 樣單元(22)采集的MCU接口電壓小于比較器(23)反向輸入端通過基準(zhǔn)單元(21)獲得的 MCU內(nèi)核電壓,所述比較器(23)輸出低電平,進(jìn)而控制開關(guān)單元(24)導(dǎo)通輸出低電平給MCU (10)的復(fù)位信號(hào)輸入端,強(qiáng)制MCU (10)進(jìn)行復(fù)位停止工作。
3. 根據(jù)權(quán)利要求2所述的上電掉電復(fù)位控制電路,其特征在于,所述開關(guān)單元(24)包 括第一場(chǎng)效應(yīng)管(Q1)和第二場(chǎng)效應(yīng)管(Q2),所述第一場(chǎng)效應(yīng)管(Q1)的第一端連接比較器 (23)的輸出端、第二端接地、第三端連接第二場(chǎng)效應(yīng)管(Q2)的第一端,第二場(chǎng)效應(yīng)管(Q2) 的第二端接地、第三端連接MCU (10)的復(fù)位信號(hào)輸入端。
4. 根據(jù)權(quán)利要求3所述的上電掉電復(fù)位控制電路,其特征在于,所述基準(zhǔn)單元(21)包 括第一電阻(R1)和第二電阻(R2),所述第一電阻(R1)的第一端連接電源模塊(40)的MCU 內(nèi)核電壓輸出端,所述第一電阻(R1)的第二端連接第二電阻(R2)的第一端及連接比較器 (23)的反向輸入端,所述第二電阻(R2)的第二端接地。
5. 根據(jù)權(quán)利要求4所述的上電掉電復(fù)位控制電路,其特征在于,所述采樣單元(22)包 括第三電阻(R3)和第四電阻(R4),所述第三電阻(R3)的第一端連接電源模塊(40)的MCU 接口電壓輸出端,所述第三電阻(R3)的第二端連接第四電阻(R4)的第一端及連接比較器 (23)的正向輸入端,所述第四電阻(R4)的第二端接地。
6. 根據(jù)權(quán)利要求5所述的上電掉電復(fù)位控制電路,其特征在于,所述上電復(fù)位模塊 (30)包括復(fù)位單元(U1),所述復(fù)位單元(U1)的第一端接地、第二端通過第五電阻(R5)連接 MCU (10)的復(fù)位信號(hào)輸入端、第三端通過第六電阻(R6)連接電源模塊(40)的MCU內(nèi)核電 壓輸出端、第四端連接電源模塊(40)的MCU接口電壓輸出端;當(dāng)所述MCU (10)上電時(shí),所 述復(fù)位單元(U1)的第二端輸出一個(gè)低脈沖給所述MCU (10)的復(fù)位信號(hào)輸入端,對(duì)所述MCU 進(jìn)行復(fù)位。
7. 根據(jù)權(quán)利要求6所述的上電掉電復(fù)位控制電路,其特征在于,所述復(fù)位單元(U1)的 第二端通過第七電阻(R7)連接電源模塊(40)的MCU接口電壓輸出端,所述復(fù)位單元的第二 端還通過第二電容(C2 )接地,所述復(fù)位單元的第四端還通過第一電容(C1)接地。
8. 根據(jù)權(quán)利要求7所述的上電掉電復(fù)位控制電路,其特征在于,所述比較器(23)的反 向輸入端還通過第三電容(C3)接地,所述比較器(23)的輸出端還通過第八電阻(R8)連接 電源模塊(40)的總線電壓輸出端,所述第一場(chǎng)效應(yīng)管(Q1)的第三端還通過第九電阻(R9) 連接電源模塊(40)的總線電壓輸出端。
9. 根據(jù)權(quán)利要求8所述的上電掉電復(fù)位控制電路,其特征在于,所述復(fù)位單元(U1)采 用型號(hào)為RT9817C-30GH的芯片。
10. -種計(jì)算機(jī),其特征在于,包括權(quán)利要求1 一 9中任一項(xiàng)所述的上電掉電復(fù)位控制 電路。
【文檔編號(hào)】G06F1/24GK104122967SQ201310143672
【公開日】2014年10月29日 申請(qǐng)日期:2013年4月24日 優(yōu)先權(quán)日:2013年4月24日
【發(fā)明者】阮仕濤 申請(qǐng)人:深圳市祈飛科技有限公司