国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      智能手機(jī)及其數(shù)據(jù)傳輸方法及系統(tǒng)的制作方法

      文檔序號(hào):6505164閱讀:149來(lái)源:國(guó)知局
      智能手機(jī)及其數(shù)據(jù)傳輸方法及系統(tǒng)的制作方法
      【專(zhuān)利摘要】一種智能手機(jī)及其數(shù)據(jù)傳輸方法及系統(tǒng),所述方法包括:當(dāng)確定數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第一次處于第一電平時(shí),應(yīng)用處理器通過(guò)串行外設(shè)接口SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向基帶處理器傳輸目標(biāo)文件的長(zhǎng)度信息;當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第二次處于第一電平時(shí),所述應(yīng)用處理器通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸所述目標(biāo)文件。本發(fā)明通過(guò)識(shí)別數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)的電平狀態(tài)以及處于所述電平狀態(tài)的時(shí)序,來(lái)控制應(yīng)用處理器通過(guò)已有的SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向基帶處理器傳輸數(shù)據(jù),從而僅僅需要增設(shè)一根數(shù)據(jù)線(xiàn),即可實(shí)現(xiàn)應(yīng)用處理器與基帶處理器之間的數(shù)據(jù)傳輸以及數(shù)據(jù)流控的功能,成本低、占用空間小、傳輸速率快。
      【專(zhuān)利說(shuō)明】智能手機(jī)及其數(shù)據(jù)傳輸方法及系統(tǒng)

      【技術(shù)領(lǐng)域】
      [0001]本發(fā)明涉及數(shù)據(jù)傳輸【技術(shù)領(lǐng)域】,特別是涉及一種智能手機(jī)及其數(shù)據(jù)傳輸方法及系統(tǒng)。

      【背景技術(shù)】
      [0002]智能手機(jī)平臺(tái)中通常包含兩個(gè)處理器:負(fù)責(zé)計(jì)算業(yè)務(wù)的稱(chēng)為應(yīng)用處理器(Applicat1n Processor, AP),負(fù)責(zé)通信業(yè)務(wù)的稱(chēng)為基帶處理器(Base band Processor,BP)。兩個(gè)處理器擁有各自獨(dú)立的存儲(chǔ)系統(tǒng),且運(yùn)行的芯片運(yùn)行程序也是完全獨(dú)立的。
      [0003]智能手機(jī)的在線(xiàn)升級(jí)不僅包括應(yīng)用處理器的芯片運(yùn)行程序升級(jí),同時(shí)也包括基帶處理器的芯片運(yùn)行程序升級(jí)。其中,應(yīng)用處理器可以直接通過(guò)下載數(shù)據(jù)包到自身的存儲(chǔ)系統(tǒng)中進(jìn)行在線(xiàn)升級(jí),而基帶處理器本身不具有文件下載的功能,因此,需要由應(yīng)用處理器先將數(shù)據(jù)包下載到應(yīng)用處理器控制的存儲(chǔ)系統(tǒng)中,再將上述數(shù)據(jù)包由應(yīng)用處理器控制的存儲(chǔ)系統(tǒng)中傳輸至基帶處理器控制的存儲(chǔ)系統(tǒng)中。
      [0004]現(xiàn)有技術(shù)中通過(guò)通用串行總線(xiàn)(Universal Serial Bus, USB)或通用異步收發(fā)傳輸器(Universal Asynchronous Receiver/Transmitter, UART)來(lái)實(shí)現(xiàn)應(yīng)用處理器與基帶處理器之間的數(shù)據(jù)傳輸。
      [0005]當(dāng)采用USB來(lái)實(shí)現(xiàn)應(yīng)用處理器與基帶處理器之間的數(shù)據(jù)傳輸時(shí),由于基帶處理器并不包括USB控制器以及USB接口,因此上述方案的實(shí)現(xiàn)需要在基帶處理器上增設(shè)USB控制器以及USB接口,導(dǎo)致了基帶處理器成本過(guò)高以及占用空間過(guò)大。
      [0006]當(dāng)采用UART來(lái)實(shí)現(xiàn)應(yīng)用處理器與基帶處理器之間的數(shù)據(jù)傳輸時(shí),由于UART的傳輸速率通常在5Mbps以下,因此傳輸速率太慢,無(wú)法滿(mǎn)足要求。
      [0007]由此可見(jiàn),現(xiàn)有技術(shù)中實(shí)現(xiàn)應(yīng)用處理器與基帶處理器之間數(shù)據(jù)傳輸?shù)姆椒o(wú)法同時(shí)兼顧成本和傳輸速率的要求。


      【發(fā)明內(nèi)容】

      [0008]本發(fā)明解決的是現(xiàn)有技術(shù)中實(shí)現(xiàn)應(yīng)用處理器與基帶處理器之間數(shù)據(jù)傳輸?shù)姆椒o(wú)法同時(shí)兼顧成本和傳輸速率的技術(shù)問(wèn)題。
      [0009]為了解決上述問(wèn)題,本發(fā)明實(shí)施例提供一種數(shù)據(jù)傳輸方法,應(yīng)用處理器和基帶處理器通過(guò)數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)控制數(shù)據(jù)傳輸,包括:
      [0010]當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第一次處于第一電平時(shí),所述應(yīng)用處理器通過(guò)串行外設(shè)接口 SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸目標(biāo)文件的長(zhǎng)度信息;
      [0011]當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第二次處于第一電平時(shí),所述應(yīng)用處理器通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸所述目標(biāo)文件。
      [0012]可選的,在所述應(yīng)用處理器通過(guò)SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸所述目標(biāo)文件之后,還包括:
      [0013]所述基帶處理器對(duì)接收到的所述目標(biāo)文件進(jìn)行校驗(yàn),得出校驗(yàn)結(jié)果信息;
      [0014]當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第三次處于第一電平時(shí),所述基帶處理器通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器傳輸所述校驗(yàn)結(jié)果信息。
      [0015]可選的,在所述基帶處理器通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器傳輸所述校驗(yàn)結(jié)果信息之后,在所述校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下,還包括:
      [0016]當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第四次處于第一電平時(shí),所述應(yīng)用處理器通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸所述目標(biāo)文件。
      [0017]可選的,在所述基帶處理器通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器傳輸所述校驗(yàn)結(jié)果信息之后,在所述校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下,還包括:
      [0018]當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第四次處于第一電平時(shí),所述應(yīng)用處理器通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸所述目標(biāo)文件的長(zhǎng)度信息;
      [0019]當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第五次處于第一電平時(shí),所述應(yīng)用處理器通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸所述目標(biāo)文件。
      [0020]可選的,所述目標(biāo)文件為所述基帶處理器的芯片運(yùn)行程序升級(jí)文件。
      [0021]為了解決上述問(wèn)題,本發(fā)明實(shí)施例還提供一種數(shù)據(jù)傳輸系統(tǒng),包括:應(yīng)用處理器和基帶處理器,所述應(yīng)用處理器和所述基帶處理器分別通過(guò)SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)和數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)相連,其中:
      [0022]所述應(yīng)用處理器,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第一次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器發(fā)送目標(biāo)文件的長(zhǎng)度信息;當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第二次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器發(fā)送所述目標(biāo)文件;
      [0023]所述基帶處理器,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第一次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)接收所述應(yīng)用處理器發(fā)送的所述目標(biāo)文件的長(zhǎng)度信息;當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第二次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)接收所述應(yīng)用處理器發(fā)送的所述目標(biāo)文件。
      [0024]可選的,所述應(yīng)用處理器和所述基帶處理器還通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)相連,
      [0025]所述基帶處理器,還用于對(duì)接收到的所述目標(biāo)文件進(jìn)行校驗(yàn),得出校驗(yàn)結(jié)果信息;當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第三次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器發(fā)送所述校驗(yàn)結(jié)果信息;
      [0026]所述應(yīng)用處理器,還用于當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第三次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)接收所述基帶處理器發(fā)送的所述校驗(yàn)結(jié)果信息。
      [0027]可選的,所述應(yīng)用處理器,還用于在所述基帶處理器通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器發(fā)送所述校驗(yàn)結(jié)果信息之后,在所述校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第四次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器發(fā)送所述目標(biāo)文件;
      [0028]所述基帶處理器,還用于在通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器發(fā)送所述校驗(yàn)結(jié)果信息之后,在所述校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第四次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)接收所述應(yīng)用處理器發(fā)送的所述目標(biāo)文件。
      [0029]可選的,所述應(yīng)用處理器,還用于在所述基帶處理器通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器發(fā)送所述校驗(yàn)結(jié)果信息之后,在所述校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第四次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器發(fā)送所述目標(biāo)文件的長(zhǎng)度信息;當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第五次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器發(fā)送所述目標(biāo)文件;
      [0030]所述基帶處理器,還用于在通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器發(fā)送所述校驗(yàn)結(jié)果信息之后,在所述校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第四次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)接收所述應(yīng)用處理器發(fā)送的所述目標(biāo)文件的長(zhǎng)度信息;當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第五次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)接收所述應(yīng)用處理器發(fā)送的所述目標(biāo)文件。
      [0031]可選的,所述目標(biāo)文件為所述基帶處理器的芯片運(yùn)行程序升級(jí)文件。
      [0032]為了解決上述問(wèn)題,本發(fā)明實(shí)施例還提供一種智能手機(jī),包括上述數(shù)據(jù)傳輸系統(tǒng)。
      [0033]與現(xiàn)有技術(shù)相比,本發(fā)明實(shí)施例的技術(shù)方案具有以下優(yōu)點(diǎn):
      [0034]通過(guò)識(shí)別數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)的電平狀態(tài)以及處于所述電平狀態(tài)的時(shí)序,來(lái)控制應(yīng)用處理器通過(guò)已有的SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向基帶處理器傳輸數(shù)據(jù),從而僅僅需要增設(shè)一根數(shù)據(jù)線(xiàn),即可實(shí)現(xiàn)應(yīng)用處理器與基帶處理器之間的數(shù)據(jù)傳輸以及數(shù)據(jù)流控的功能,成本低、占用空間小、傳輸速率快。并且由于硬件的電平變化可以在微秒級(jí)別被檢測(cè)到,因此響應(yīng)速度更快。
      [0035]進(jìn)一步地,所述基帶處理器對(duì)接收到的所述目標(biāo)文件進(jìn)行校驗(yàn),得出校驗(yàn)結(jié)果信息,并通過(guò)所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)的電平變化,來(lái)指示所述基帶處理器向所述應(yīng)用處理器反饋校驗(yàn)結(jié)果信息,從而進(jìn)一步實(shí)現(xiàn)了接收狀態(tài)回復(fù)的功能。
      [0036]進(jìn)一步地,在所述校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下,通過(guò)所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)的電平變化,來(lái)指示所述應(yīng)用處理器向所述基帶處理器進(jìn)行錯(cuò)誤數(shù)據(jù)的重傳,從而進(jìn)一步實(shí)現(xiàn)了錯(cuò)誤重傳的功能。

      【專(zhuān)利附圖】

      【附圖說(shuō)明】
      [0037]圖1是本發(fā)明實(shí)施例中數(shù)據(jù)傳輸系統(tǒng)結(jié)構(gòu)框圖;
      [0038]圖2是本發(fā)明實(shí)施例一中數(shù)據(jù)傳輸方法流程圖;
      [0039]圖3是本發(fā)明實(shí)施例一中數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)工作協(xié)議時(shí)序圖;
      [0040]圖4是本發(fā)明實(shí)施例二中數(shù)據(jù)傳輸方法流程圖。

      【具體實(shí)施方式】
      [0041]串行外設(shè)接口(Serial Peripheral Interface, SPI)以主從方式工作,通常包括一個(gè)主設(shè)備和至少一個(gè)從設(shè)備,SPI標(biāo)準(zhǔn)協(xié)議中包括四根數(shù)據(jù)線(xiàn),分別為時(shí)鐘信號(hào)數(shù)據(jù)線(xiàn)(SCK)、數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)(SD0)、數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)(SDI)和片選數(shù)據(jù)線(xiàn)(CS)。
      [0042]應(yīng)用處理器與基帶處理器之間通過(guò)SPI相連接,其中,SPI的傳輸速率能達(dá)到50Mbps,遠(yuǎn)遠(yuǎn)高于UART的傳輸速率。如圖1所示,本發(fā)明實(shí)施例中,在SPI標(biāo)準(zhǔn)協(xié)議所包括的四根數(shù)據(jù)線(xiàn)的基礎(chǔ)上,增加了一根數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)ReqUest_CLK,通過(guò)識(shí)別數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)的電平狀態(tài)以及處于所述電平狀態(tài)的時(shí)序,來(lái)控制應(yīng)用處理器101通過(guò)已有的SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向基帶處理器102傳輸數(shù)據(jù),從而僅僅需要增設(shè)一根數(shù)據(jù)線(xiàn),即可實(shí)現(xiàn)應(yīng)用處理器101與基帶處理器102之間的數(shù)據(jù)傳輸以及數(shù)據(jù)流控的功能,成本低、占用空間小、傳輸速率快。并且由于硬件的電平變化可以在微秒級(jí)別被檢測(cè)到,因此響應(yīng)速度更快。
      [0043]為使本領(lǐng)域技術(shù)人員更好地理解和實(shí)現(xiàn)本發(fā)明,以下參照附圖,通過(guò)具體實(shí)施例進(jìn)行詳細(xì)說(shuō)明。
      [0044]實(shí)施例一
      [0045]參照?qǐng)D2所示的數(shù)據(jù)傳輸方法流程圖,以下通過(guò)具體步驟進(jìn)行詳細(xì)說(shuō)明:
      [0046]S201,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第一次處于第一電平時(shí),所述應(yīng)用處理器通過(guò)串行外設(shè)接口 SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸目標(biāo)文件的長(zhǎng)度信息。
      [0047]本實(shí)施例中,應(yīng)用處理器和基帶處理器通過(guò)數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)控制數(shù)據(jù)傳輸。
      [0048]在具體實(shí)施中,所述應(yīng)用處理器和所述基帶處理器確定數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)是否處于第一電平的動(dòng)作可以是相互獨(dú)立的,即所述應(yīng)用處理器和所述基帶處理器分別確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)是否處于第一電平,而不是僅由一方檢測(cè)后再將檢測(cè)結(jié)果傳輸給另一方。
      [0049]在具體實(shí)施中,所述第一電平可以是低電平,在所述第一電平是低電平的情況下,可以避免將系統(tǒng)上電時(shí)產(chǎn)生的高電平誤認(rèn)為是數(shù)據(jù)傳輸信號(hào)??梢岳斫獾氖?,所述第一電平也可以是高電平,在所述第一電平是高電平的情況下,應(yīng)用處理器和基帶處理器可以首先判斷所述高電平是否是系統(tǒng)上電時(shí)產(chǎn)生的,例如可以通過(guò)軟件的方式來(lái)實(shí)現(xiàn),從而避免信號(hào)的誤判。
      [0050]所述應(yīng)用處理器向所述基帶處理器傳輸目標(biāo)文件的長(zhǎng)度信息是一個(gè)連續(xù)的過(guò)程,從檢測(cè)到所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)為第一電平開(kāi)始,持續(xù)到所述第一電平結(jié)束為止。
      [0051]S202,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第二次處于第一電平時(shí),所述應(yīng)用處理器通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸所述目標(biāo)文件。
      [0052]在具體實(shí)施中,所述目標(biāo)文件可以是所述基帶處理器的芯片運(yùn)行程序升級(jí)文件,當(dāng)然也可以是其它文件。
      [0053]步驟S201和步驟S202中通過(guò)識(shí)別數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)的電平狀態(tài)以及處于所述電平狀態(tài)的時(shí)序,來(lái)控制應(yīng)用處理器通過(guò)已有的SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向基帶處理器傳輸數(shù)據(jù),其中,步驟S201用于數(shù)據(jù)流控,步驟S202用于數(shù)據(jù)傳輸,從而僅僅需要增設(shè)一根數(shù)據(jù)線(xiàn),即可實(shí)現(xiàn)應(yīng)用處理器與基帶處理器之間的數(shù)據(jù)傳輸以及數(shù)據(jù)流控的功能,成本低、占用空間小、傳輸速率快。并且由于硬件的電平變化可以在微秒級(jí)別被檢測(cè)到,因此響應(yīng)速度更快。
      [0054]S203,所述基帶處理器對(duì)接收到的所述目標(biāo)文件進(jìn)行校驗(yàn),得出校驗(yàn)結(jié)果信息。
      [0055]對(duì)目標(biāo)文件進(jìn)行校驗(yàn),得出校驗(yàn)結(jié)果信息的工作可以由所述基帶處理器獨(dú)立完成,具體的校驗(yàn)方式可以是多種多樣的,例如可以通過(guò)包含在目標(biāo)文件中的校驗(yàn)信息來(lái)對(duì)目標(biāo)文件進(jìn)行校驗(yàn)。
      [0056]在具體實(shí)施中,可以將校驗(yàn)信息存儲(chǔ)于目標(biāo)文件的包頭部分。可以理解的是,所述校驗(yàn)信息也可以存儲(chǔ)于目標(biāo)文件的其它部分。
      [0057]S204,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第三次處于第一電平時(shí),所述基帶處理器通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器傳輸所述校驗(yàn)結(jié)果信息。
      [0058]本實(shí)施例中,通過(guò)所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)的電平變化,來(lái)指示所述基帶處理器向所述應(yīng)用處理器反饋校驗(yàn)結(jié)果信息,從而進(jìn)一步實(shí)現(xiàn)了接收狀態(tài)回復(fù)的功能。
      [0059]本實(shí)施例中所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)的工作協(xié)議時(shí)序圖如圖3所示,圖中以所述第一電平是低電平為例。
      [0060]所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)的第一次低電平階段301為目標(biāo)文件長(zhǎng)度指示階段dl,此時(shí),所述應(yīng)用處理器通過(guò)SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸目標(biāo)文件的長(zhǎng)度信息,以告知數(shù)據(jù)傳輸何時(shí)結(jié)束。
      [0061]所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)的第二次低電平階段302為目標(biāo)文件數(shù)據(jù)傳輸階段d2,所述應(yīng)用處理器通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸所述目標(biāo)文件,所述基帶處理器根據(jù)第一次低電平階段301接收到的目標(biāo)文件的長(zhǎng)度信息計(jì)算出數(shù)據(jù)傳輸何時(shí)結(jié)束。
      [0062]所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)的第三次低電平階段303為數(shù)據(jù)接收狀態(tài)回復(fù)階段d3,所述基帶處理器通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器傳輸所述校驗(yàn)結(jié)果信息。
      [0063]在具體實(shí)施中,可以?xún)H僅在所述校驗(yàn)結(jié)果信息為錯(cuò)誤時(shí),向所述應(yīng)用處理器反饋校驗(yàn)結(jié)果信息。所述應(yīng)用處理器在未接收到校驗(yàn)結(jié)果信息的情況下,默認(rèn)數(shù)據(jù)傳輸正確。
      [0064]可以理解的是,在具體實(shí)施中,可以采用上述手段實(shí)現(xiàn)接收狀態(tài)回復(fù)的功能,也可以?xún)H僅通過(guò)步驟S201和步驟S202來(lái)實(shí)現(xiàn)應(yīng)用處理器與基帶處理器之間的數(shù)據(jù)傳輸。
      [0065]在不需要接收狀態(tài)回復(fù)功能的情況下,S203中對(duì)接收到的所述目標(biāo)文件進(jìn)行校驗(yàn),得出校驗(yàn)結(jié)果信息的步驟也可以一并省略。
      [0066]在具體實(shí)施中,當(dāng)應(yīng)用處理器和基帶處理器未檢測(cè)到第一電平的時(shí)間超過(guò)預(yù)設(shè)閾值時(shí),可以重置整個(gè)流程。
      [0067]實(shí)施例二
      [0068]本實(shí)施例與實(shí)施例一的不同之處在于,進(jìn)一步實(shí)現(xiàn)了錯(cuò)誤重傳的功能,參照?qǐng)D4所示的數(shù)據(jù)傳輸方法流程圖,其中步驟S201至S204可以參照實(shí)施例一中的具體步驟,以下詳細(xì)說(shuō)明與實(shí)施例一不同的步驟:
      [0069]S205,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第四次處于第一電平時(shí),所述應(yīng)用處理器通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸所述目標(biāo)文件。
      [0070]在進(jìn)行錯(cuò)誤重傳之前,需要由所述基帶處理器先對(duì)接收到目標(biāo)文件進(jìn)行校驗(yàn),得出校驗(yàn)結(jié)果信息,并將所述校驗(yàn)結(jié)果信息反饋至所述應(yīng)用處理器。因此,錯(cuò)誤重傳功能的實(shí)現(xiàn)需要建立步驟S203和步驟S204的基礎(chǔ)上,在所述校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下,才進(jìn)行錯(cuò)誤重傳。
      [0071]S206,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第四次處于第一電平時(shí),所述應(yīng)用處理器通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸所述目標(biāo)文件的長(zhǎng)度信息。
      [0072]S207,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第五次處于第一電平時(shí),所述應(yīng)用處理器通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸所述目標(biāo)文件。
      [0073]在進(jìn)行錯(cuò)誤重傳時(shí),可以?xún)H僅對(duì)所述目標(biāo)文件進(jìn)行重傳,即執(zhí)行步驟S205,也可以對(duì)所述目標(biāo)文件的長(zhǎng)度信息以及所述目標(biāo)文件都進(jìn)行重傳,即執(zhí)行步驟S206和步驟S207。
      [0074]在具體實(shí)施中,可以進(jìn)一步對(duì)重傳后的數(shù)據(jù)再次進(jìn)行校驗(yàn),并且在校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下再次進(jìn)行數(shù)據(jù)重傳,直至數(shù)據(jù)傳輸正確為止。
      [0075]在具體實(shí)施中,當(dāng)應(yīng)用處理器和基帶處理器未檢測(cè)到第一電平的時(shí)間超過(guò)預(yù)設(shè)閾值時(shí),重置整個(gè)流程。
      [0076]實(shí)施例三
      [0077]參照?qǐng)D1所示的數(shù)據(jù)傳輸系統(tǒng),包括:應(yīng)用處理器101和基帶處理器102,所述應(yīng)用處理器101和所述基帶處理器102分別通過(guò)SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)和數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)相連,其中:
      [0078]所述應(yīng)用處理器101,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第一次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器102發(fā)送目標(biāo)文件的長(zhǎng)度信息;當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第二次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器102發(fā)送所述目標(biāo)文件;
      [0079]所述基帶處理器102,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第一次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)接收所述應(yīng)用處理器101發(fā)送的所述目標(biāo)文件的長(zhǎng)度信息;當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第二次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)接收所述應(yīng)用處理器101發(fā)送的所述目標(biāo)文件。
      [0080]本實(shí)施例中,通過(guò)識(shí)別數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)的電平狀態(tài)以及處于所述電平狀態(tài)的時(shí)序,來(lái)控制應(yīng)用處理器101通過(guò)已有的SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向基帶處理器102傳輸數(shù)據(jù),從而僅僅需要增設(shè)一根數(shù)據(jù)線(xiàn),即可實(shí)現(xiàn)應(yīng)用處理器101與基帶處理器102的數(shù)據(jù)傳輸以及數(shù)據(jù)流控的功能,成本低、占用空間小、傳輸速率快。并且由于硬件的電平變化可以在微秒級(jí)別被檢測(cè)到,因此響應(yīng)速度更快。
      [0081]所述應(yīng)用處理器101和所述基帶處理器102還通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)相連,
      [0082]所述基帶處理器102,還用于對(duì)接收到的所述目標(biāo)文件進(jìn)行校驗(yàn),得出校驗(yàn)結(jié)果信息;當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第三次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器101發(fā)送所述校驗(yàn)結(jié)果信息;
      [0083]所述應(yīng)用處理器101,還用于當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第三次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)接收所述基帶處理器102發(fā)送的所述校驗(yàn)結(jié)果信息。
      [0084]進(jìn)一步地,所述基帶處理器102對(duì)接收到的所述目標(biāo)文件進(jìn)行校驗(yàn),得出校驗(yàn)結(jié)果信息,并通過(guò)所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)的電平變化,來(lái)指示所述基帶處理器102向所述應(yīng)用處理器101反饋校驗(yàn)結(jié)果信息,從而進(jìn)一步實(shí)現(xiàn)了接收狀態(tài)回復(fù)的功能。
      [0085]所述應(yīng)用處理器101,還用于在所述基帶處理器102通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器101發(fā)送所述校驗(yàn)結(jié)果信息之后,在所述校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第四次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器102發(fā)送所述目標(biāo)文件的長(zhǎng)度信息;當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第五次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器102發(fā)送所述目標(biāo)文件;
      [0086]所述基帶處理器102,還用于在通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器101發(fā)送所述校驗(yàn)結(jié)果信息之后,在所述校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第四次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)接收所述應(yīng)用處理器101發(fā)送的所述目標(biāo)文件的長(zhǎng)度信息;當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第五次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)接收所述應(yīng)用處理器101發(fā)送的所述目標(biāo)文件。
      [0087]進(jìn)一步地,在所述校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下,通過(guò)所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)的電平變化,來(lái)指示所述應(yīng)用處理器101向所述基帶處理器102進(jìn)行錯(cuò)誤數(shù)據(jù)的重傳,從而進(jìn)一步實(shí)現(xiàn)了錯(cuò)誤重傳的功能。
      [0088]實(shí)施例四
      [0089]本實(shí)施例提供一種智能手機(jī),所述智能手機(jī)包括實(shí)施例三中所提供的數(shù)據(jù)傳輸系統(tǒng)。
      [0090]所述智能手機(jī)的應(yīng)用處理器直接通過(guò)下載數(shù)據(jù)包到自身的存儲(chǔ)系統(tǒng)中進(jìn)行在線(xiàn)升級(jí),而基帶處理器進(jìn)行在線(xiàn)升級(jí)時(shí),由應(yīng)用處理器先將數(shù)據(jù)包下載到應(yīng)用處理器控制的存儲(chǔ)系統(tǒng)中,再將上述數(shù)據(jù)包由應(yīng)用處理器控制的存儲(chǔ)系統(tǒng)中傳輸至基帶處理器控制的存儲(chǔ)系統(tǒng)中。
      [0091]本實(shí)施例中,通過(guò)識(shí)別數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)的電平狀態(tài)以及處于所述電平狀態(tài)的時(shí)序,來(lái)控制應(yīng)用處理器通過(guò)已有的SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向基帶處理器傳輸數(shù)據(jù),從而僅僅需要增設(shè)一根數(shù)據(jù)線(xiàn),即可實(shí)現(xiàn)應(yīng)用處理器與基帶處理器之間的數(shù)據(jù)傳輸以及數(shù)據(jù)流控的功能,成本低、占用空間小、傳輸速率快。并且由于硬件的電平變化可以在微秒級(jí)別檢測(cè)至IJ,因此響應(yīng)速度更快。
      [0092]本領(lǐng)域普通技術(shù)人員可以理解上述實(shí)施例的各種方法中的全部或部分步驟是可以通過(guò)程序來(lái)指令相關(guān)的硬件來(lái)完成,該程序可以存儲(chǔ)于一計(jì)算機(jī)可讀存儲(chǔ)介質(zhì)中,存儲(chǔ)介質(zhì)可以包括:ROM、RAM、磁盤(pán)或光盤(pán)等。
      [0093]雖然本發(fā)明披露如上,但本發(fā)明并非限定于此。任何本領(lǐng)域技術(shù)人員,在不脫離本發(fā)明的精神和范圍內(nèi),均可作各種更動(dòng)與修改,因此本發(fā)明的保護(hù)范圍應(yīng)當(dāng)以權(quán)利要求所限定的范圍為準(zhǔn)。
      【權(quán)利要求】
      1.一種數(shù)據(jù)傳輸方法,其特征在于,應(yīng)用處理器和基帶處理器通過(guò)數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)控制數(shù)據(jù)傳輸,包括: 當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第一次處于第一電平時(shí),所述應(yīng)用處理器通過(guò)串行外設(shè)接口 SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸目標(biāo)文件的長(zhǎng)度信息; 當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第二次處于第一電平時(shí),所述應(yīng)用處理器通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸所述目標(biāo)文件。
      2.如權(quán)利要求1所述的數(shù)據(jù)傳輸方法,其特征在于,在所述應(yīng)用處理器通過(guò)SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸所述目標(biāo)文件之后,還包括:所述基帶處理器對(duì)接收到的所述目標(biāo)文件進(jìn)行校驗(yàn),得出校驗(yàn)結(jié)果信息;當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第三次處于第一電平時(shí),所述基帶處理器通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器傳輸所述校驗(yàn)結(jié)果息。
      3.如權(quán)利要求2所述的數(shù)據(jù)傳輸方法,其特征在于,在所述基帶處理器通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器傳輸所述校驗(yàn)結(jié)果信息之后,在所述校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下,還包括: 當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第四次處于第一電平時(shí),所述應(yīng)用處理器通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸所述目標(biāo)文件。
      4.如權(quán)利要求2所述的數(shù)據(jù)傳輸方法,其特征在于,在所述基帶處理器通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器傳輸所述校驗(yàn)結(jié)果信息之后,在所述校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下,還包括: 當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第四次處于第一電平時(shí),所述應(yīng)用處理器通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸所述目標(biāo)文件的長(zhǎng)度信息; 當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第五次處于第一電平時(shí),所述應(yīng)用處理器通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器傳輸所述目標(biāo)文件。
      5.如權(quán)利要求1所述的數(shù)據(jù)傳輸方法,其特征在于,所述目標(biāo)文件為所述基帶處理器的芯片運(yùn)行程序升級(jí)文件。
      6.一種數(shù)據(jù)傳輸系統(tǒng),其特征在于,包括:應(yīng)用處理器和基帶處理器,所述應(yīng)用處理器和所述基帶處理器分別通過(guò)SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)和數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)相連,其中: 所述應(yīng)用處理器,用于當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第一次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器發(fā)送目標(biāo)文件的長(zhǎng)度信息;當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第二次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器發(fā)送所述目標(biāo)文件; 所述基帶處理器,用于當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第一次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)接收所述應(yīng)用處理器發(fā)送的所述目標(biāo)文件的長(zhǎng)度信息;當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第二次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)接收所述應(yīng)用處理器發(fā)送的所述目標(biāo)文件。
      7.如權(quán)利要求6所述的數(shù)據(jù)傳輸系統(tǒng),其特征在于,所述應(yīng)用處理器和所述基帶處理器還通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)相連, 所述基帶處理器,還用于對(duì)接收到的所述目標(biāo)文件進(jìn)行校驗(yàn),得出校驗(yàn)結(jié)果信息;當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第三次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器發(fā)送所述校驗(yàn)結(jié)果信息; 所述應(yīng)用處理器,還用于當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第三次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)接收所述基帶處理器發(fā)送的所述校驗(yàn)結(jié)果信息。
      8.如權(quán)利要求7所述的數(shù)據(jù)傳輸系統(tǒng),其特征在于, 所述應(yīng)用處理器,還用于在所述基帶處理器通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器發(fā)送所述校驗(yàn)結(jié)果信息之后,在所述校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第四次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器發(fā)送所述目標(biāo)文件; 所述基帶處理器,還用于在通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器發(fā)送所述校驗(yàn)結(jié)果信息之后,在所述校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第四次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)接收所述應(yīng)用處理器發(fā)送的所述目標(biāo)文件。
      9.如權(quán)利要求7所述的數(shù)據(jù)傳輸系統(tǒng),其特征在于, 所述應(yīng)用處理器,還用于在所述基帶處理器通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器發(fā)送所述校驗(yàn)結(jié)果信息之后,在所述校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第四次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器發(fā)送所述目標(biāo)文件的長(zhǎng)度信息;當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第五次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)向所述基帶處理器發(fā)送所述目標(biāo)文件; 所述基帶處理器,還用于在通過(guò)SPI的數(shù)據(jù)輸入數(shù)據(jù)線(xiàn)向所述應(yīng)用處理器發(fā)送所述校驗(yàn)結(jié)果信息之后,在所述校驗(yàn)結(jié)果信息為錯(cuò)誤的情況下,當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第四次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)接收所述應(yīng)用處理器發(fā)送的所述目標(biāo)文件的長(zhǎng)度信息;當(dāng)確定所述數(shù)據(jù)握手?jǐn)?shù)據(jù)線(xiàn)第五次處于第一電平時(shí),通過(guò)所述SPI的數(shù)據(jù)輸出數(shù)據(jù)線(xiàn)接收所述應(yīng)用處理器發(fā)送的所述目標(biāo)文件。
      10.如權(quán)利要求6所述的數(shù)據(jù)傳輸系統(tǒng),其特征在于,所述目標(biāo)文件為所述基帶處理器的芯片運(yùn)行程序升級(jí)文件。
      11.一種智能手機(jī),其特征在于,包括權(quán)利要求6至10中任一項(xiàng)所述的數(shù)據(jù)傳輸系統(tǒng)。
      【文檔編號(hào)】G06F13/20GK104253900SQ201310270477
      【公開(kāi)日】2014年12月31日 申請(qǐng)日期:2013年6月28日 優(yōu)先權(quán)日:2013年6月28日
      【發(fā)明者】楊攀 申請(qǐng)人:展訊通信(上海)有限公司
      網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
      • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1