專利名稱:快速傳輸n個(gè)互不相干指令的方案的制作方法
本發(fā)明涉及快速傳輸n個(gè)互不相干指令的方案,傳輸時(shí),在一臺發(fā)送設(shè)備上輸入指令,并且在此將其編碼,然后變成待傳輸?shù)男盘枺盘柦?jīng)串行傳輸,輸入一臺接收設(shè)備后解碼,并還原為并行的輸出指令。
同時(shí)產(chǎn)生的指令通過多路并列的導(dǎo)線傳輸。當(dāng)沒有指令或僅有一部分指令出現(xiàn)時(shí),導(dǎo)線上就會沒有負(fù)載、或者僅有一部分負(fù)載。對于同時(shí)出現(xiàn)的指令,有時(shí)也采用多頻選擇技術(shù)傳輸。采用這種技術(shù)時(shí),要將一條寬頻帶分割為若干并列的窄頻帶。采用多頻選擇技術(shù)時(shí),還要具備調(diào)制各種不同的載波頻率和選定某種適用的傳輸介質(zhì)的先決條件。除此之外,對于同時(shí)出現(xiàn)的指令,還可以采用時(shí)間區(qū)分電路的多路通信制技術(shù)進(jìn)行傳輸。在這種情況下,就要形成恒定長度的脈沖范圍。在這個(gè)脈沖范圍內(nèi),要為每個(gè)指令規(guī)定一段具體的信道時(shí)段。如果預(yù)料到指令的數(shù)目龐大時(shí),就需要為此配置相應(yīng)的多條信道時(shí)段。由于脈沖范圍過大,平均延遲時(shí)間會則增長。延遲時(shí)間是指從發(fā)送端出現(xiàn)指令之時(shí)起,至接收端接收到指令時(shí)的時(shí)間間隔。
本發(fā)明的任務(wù)是將單獨(dú)發(fā)生的、(此種情況較為罕見)或同時(shí)產(chǎn)生的某些互不相干的指令盡可能不產(chǎn)生延遲、并準(zhǔn)確可靠地通過某種傳輸系統(tǒng)傳輸。有時(shí)候也只傳輸一道指令。
本發(fā)明的優(yōu)點(diǎn)不僅在于實(shí)用技術(shù)高超,并且實(shí)施時(shí)所需的費(fèi)用也低廉。
這個(gè)任務(wù)是利用本發(fā)明這樣解決的當(dāng)出現(xiàn)一個(gè)指令時(shí),先形成一個(gè)指令特有的信號;當(dāng)同時(shí)出現(xiàn)至少是兩條指令時(shí),按照發(fā)送設(shè)備收到的先后順序,形成按規(guī)定順序排列的指令特有的信號循環(huán)序列。
本發(fā)明的另一部分結(jié)構(gòu),可以在沒有任何指令出現(xiàn)時(shí)也同樣形成一個(gè)待傳輸?shù)男盘枴?br>現(xiàn)根據(jù)詳細(xì)的實(shí)施例、參照附圖作進(jìn)一步的詳細(xì)說明,以便了解。
圖1實(shí)施本發(fā)明方案發(fā)送設(shè)備的結(jié)構(gòu)示例圖。
圖2實(shí)施本發(fā)明方案接收設(shè)備的結(jié)構(gòu)示例圖。
圖3本發(fā)明方案選用的指令的順序時(shí)間展開圖。
圖4本發(fā)明方案選用的另外一些指令的順序時(shí)間展開圖。
圖1所示是發(fā)送設(shè)備S,它是由n個(gè)(例如四個(gè))掃描時(shí)間為Ts的單穩(wěn)轉(zhuǎn)換級K1-K4組成的。四個(gè)轉(zhuǎn)換級K1-K4的每個(gè)輸入端1-4都可以發(fā)出指令。發(fā)出的指令按照本發(fā)明的方案由接收設(shè)備E(圖2)接收。
轉(zhuǎn)換級K1-K4受它的輸入端1-4的信號和來自邏輯電路元件的控制信號的控制。圖1中的邏輯電路元件是“與”元件,也可以如下所述采用“與非”元件。
轉(zhuǎn)換級K1-K4的輸出11-14輸向指令加權(quán)器(Befehlsbewerter)BW的同一編號的詢問輸入11-14。在指令加權(quán)器BW上設(shè)有輸出21-24以及n個(gè)輸出25-28。輸出21-24連接一個(gè)發(fā)送調(diào)制-解調(diào)器FS。指令加權(quán)器BW的輸出25-28分別向各自的邏輯電路元件輸入一個(gè)第1輸入。邏輯電路元件的第2輸入接在一個(gè)觸發(fā)脈沖源T上。邏輯電路元件的輸出端與單穩(wěn)轉(zhuǎn)換級K1-K4的控制輸入端相連接。所選用的觸發(fā)脈沖頻率,能夠使轉(zhuǎn)換級K1-K4的輸入1-4將指令傳輸?shù)睫D(zhuǎn)換級K1-K4的輸出11-14時(shí)不會產(chǎn)生不容許的延遲。圖3和圖4所示,僅只是按脈沖順序的分格T繪出的示意圖。根據(jù)使用的情況不同,可以選擇合適的觸發(fā)頻率范圍(例如,將其選在10千赫到1兆赫之間)。
如上所述,在輸入端1-4輸入待傳輸?shù)闹噶睢H∪我粫r(shí)態(tài)T進(jìn)行觀察,則會發(fā)現(xiàn)在輸入1-4上沒有指令出現(xiàn),就是恰好只有一個(gè),或同時(shí)至少有兩個(gè),最多時(shí)為n個(gè)(如上所述n=4)指令出現(xiàn)。
本發(fā)明的方案及線路布置特別適用于這樣的情況,即出現(xiàn)無指令信號的可能性大、只出現(xiàn)一個(gè)指令的可能性較小、而同時(shí)出現(xiàn)n個(gè)指令的可足性更小的情況。
指令加權(quán)器BW的工作方式如表1所示。以下將作進(jìn)一步的詳細(xì)敘述。工作方式的出發(fā)點(diǎn)是在開始工作時(shí),通過邏輯電路元件在所有的轉(zhuǎn)換級K1-K4上都輸入來自觸發(fā)脈沖源T的觸發(fā)脈沖,而邏輯電路元件又通過第2輸入從指令加權(quán)器BW的輸出25-28導(dǎo)入復(fù)合信號“1111”。在轉(zhuǎn)換級K1-K4的輸出端,或者在指令加權(quán)器BW的詢問輸入端11-14則出現(xiàn)復(fù)合信號“0000”。如表1第1行所列及圖3第11-14和21-24行所示,在指令加權(quán)器BW的輸出21-24上也同樣導(dǎo)入復(fù)合信號“0000”。指令加權(quán)業(yè)BW的輸出25-28上則發(fā)送“1”的信號(表1,第1行)。
表1
如圖3所示,在時(shí)刻t=2時(shí),在輸入1及4上同時(shí)都出現(xiàn)一個(gè)指令。由于這兩個(gè)指令的出現(xiàn),又受到觸發(fā)脈沖的作用,使轉(zhuǎn)換級K1及K4處于不穩(wěn)定狀態(tài)。于是在輸入11-14上出現(xiàn)復(fù)合信號1001,如表1第10行所示,而在指令加權(quán)器的輸出21-24上,則出現(xiàn)復(fù)合信號“1000”。于是在輸入1上出現(xiàn)的指令被直接導(dǎo)通,而在輸入4上出現(xiàn)的指令則通過指令加權(quán)器BW暫被抑制。在這個(gè)指令加權(quán)器的輸出25-28上則產(chǎn)生復(fù)合信號“0111”。
如圖1所示,指令加權(quán)器BW的輸出25與接在轉(zhuǎn)換級K1上邏輯電路元件相連接;輸出26與接在轉(zhuǎn)換級K2上的邏輯電路元件相連接;輸出27與接在轉(zhuǎn)換級K3上的邏輯電路元件相連接;輸出28與接在轉(zhuǎn)換級K4上的邏輯電路元件相連接。當(dāng)輸入1及4上各同時(shí)出現(xiàn)一個(gè)指令時(shí),在輸出25-28上產(chǎn)生的復(fù)合信號“0111”的作用在于使轉(zhuǎn)換級K1上不產(chǎn)生觸發(fā)脈沖,而轉(zhuǎn)換級K2-K4上則產(chǎn)生不變的觸發(fā)脈沖。
觸發(fā)脈沖作用在轉(zhuǎn)換級上,從而使轉(zhuǎn)換級的輸入端上收到一個(gè)指令,使它進(jìn)入工作狀態(tài)。在發(fā)送端的轉(zhuǎn)換級上收到的觸發(fā)脈沖在圖3中的第12-14行中標(biāo)出。
在現(xiàn)有情況下,如表1所列,指令加權(quán)器BW的結(jié)構(gòu)使在詢問輸入11…14上的信號“1”組成不同的級別,這些信號在輸入1…4上被指令觸發(fā)。最高級是詢問輸入11,第二最高級是詢問輸入12,第3最高級是詢問輸入14,而第4最高級(即最低的一級)是詢問輸入14。
當(dāng)時(shí)刻t=2.5時(shí),在輸入3上又出現(xiàn)一個(gè)指令。轉(zhuǎn)換級K3將這個(gè)指令直接輸入指令加權(quán)器BW的詢問輸入13。轉(zhuǎn)換級K2-K4仍然輸入觸發(fā)脈沖,從而使轉(zhuǎn)換級K3及K4繼續(xù)處于工作狀態(tài)。
待到時(shí)刻t=3時(shí),轉(zhuǎn)換級K1處于靜止?fàn)顟B(tài),此時(shí)只有指令3及4還接通。
在詢問輸入11-14上的復(fù)合信號“0011”使輸出21-24上產(chǎn)生復(fù)合信號“0010”。先前在輸入3上出現(xiàn)的指令現(xiàn)在在指令加權(quán)器BW的輸出端被接通,這時(shí),輸入端4上的指令被接通到指令加權(quán)器BW的詢問輸入端14上去,而不是它的輸出端24。在輸出25-28上產(chǎn)生復(fù)合信號“0001”,這個(gè)復(fù)合信號只觸發(fā)轉(zhuǎn)換級K4。
轉(zhuǎn)換級K3在經(jīng)過一個(gè)時(shí)刻Ts后進(jìn)入時(shí)刻t=4時(shí)恢復(fù)到靜止?fàn)顟B(tài),結(jié)果使指令加權(quán)器BW的輸出24上的指令4被釋放,由此,K4的觸發(fā)脈沖同樣被斷開。
在上述的步驟進(jìn)行的過程中,由于在輸入4上出現(xiàn)的指令被加在指令加權(quán)器BW的輸出24上,在輸出25-28上出現(xiàn)復(fù)合信號“0000”,在尚未達(dá)到t=5之前,這個(gè)復(fù)合信號封鎖所有的轉(zhuǎn)換級K1-K4的觸發(fā)脈沖。當(dāng)時(shí)刻t=5時(shí),K4恢復(fù)靜止?fàn)顟B(tài),結(jié)果使指令加權(quán)器的詢問輸入11-14產(chǎn)生復(fù)合信號“0000”,使指令加權(quán)器BW的輸出25-28產(chǎn)生復(fù)合信號“1111”(參見表1第9行及第1行),當(dāng)輸出25-28產(chǎn)生復(fù)合信號為“1111”時(shí),通過邏輯電路元件,向所有的轉(zhuǎn)換級K1-K4輸入觸發(fā)脈沖。
由圖3第21-24行可見,由三個(gè)不同的互不相干的指令獨(dú)有信號21、23及24,在時(shí)刻t=2至t=5的過程中形成了一個(gè)循環(huán)。這些信號是由三種不同的、在這個(gè)時(shí)間內(nèi)在輸入1、3及4上出現(xiàn)的指令觸發(fā)的。
在由t=2至t=5的期間,會產(chǎn)生三種不同的指令。在發(fā)送設(shè)備S上會形成由三種不同的指令獨(dú)有信號組成的信號循環(huán)。如圖3所展示的那樣在t=5至t=9的期間在輸入1、2、3及4上產(chǎn)生四種不同的指令,并構(gòu)成由四種不同的、指令特有信號21、22、23及24組成的一組信號循環(huán)。它的順序是由于指令加權(quán)器BW及其邏輯電路元件共同的作用形成的。此處的邏輯元件是“與”元件。
在t=9至t=11期間,由彼此不同且互相順序連接的指令獨(dú)有信號組成的下一個(gè)循環(huán)中只包括兩個(gè)指令獨(dú)有信號21及22雖然在循環(huán)周期開始t=9時(shí)在1-4的每個(gè)輸入端上都有指令。當(dāng)t=9時(shí),按照上述方式,輸入1處的指令導(dǎo)通至輸出21。當(dāng)t=10時(shí),輸入2上的指令被導(dǎo)通至輸出22,直到時(shí)刻t=11時(shí)為止。在此期間,在同一輸入處只有一個(gè)指令。因此,在以上所述的第三個(gè)循環(huán)中,只有兩個(gè)直接緊鄰的指令獨(dú)有信號21及22;從t=11之時(shí)起,只剩下一個(gè)指令,也就是在輸入2處的指令,被導(dǎo)通至指令加權(quán)器的輸出22。
各種不同的循環(huán)時(shí)間見圖3中的第24行所示。如前所述,循環(huán)時(shí)間Tz1、Tz2及Tz3分別為四個(gè)、三個(gè)或兩個(gè)時(shí)間單位;而在t=11到t=13的期間只有兩個(gè)循環(huán),其循環(huán)時(shí)間Tz4和Tz5只有一個(gè)時(shí)間單位。
在指令加權(quán)器BW的輸出21-24上產(chǎn)生的復(fù)合信號被輸至發(fā)送調(diào)制-解調(diào)器FS,發(fā)送調(diào)制-解調(diào)器FS的工作方式可以按表2的示例。當(dāng)在輸入1-4處沒有收到指令時(shí),在指令加權(quán)器BW的輸出21-24上如以上所述產(chǎn)生復(fù)合信號“0000”。在此情況下,在頻率調(diào)制-解調(diào)器FS上產(chǎn)生一個(gè)靜止頻率F0、一個(gè)頻率復(fù)合信號,或者不產(chǎn)生任何信號。
頻率F1-F4表示待傳輸?shù)闹噶睢.?dāng)已經(jīng)形成一個(gè)靜止頻率F0時(shí),在任一時(shí)刻都會在輸介質(zhì)上加上一個(gè)頻率F0-F4。
圖1中所示的發(fā)送設(shè)備S除了可以裝設(shè)“與”元件以外還可以安裝“與非”邏輯元件。當(dāng)指令加數(shù)器BW為穩(wěn)態(tài)且在采用“與”邏輯元件時(shí),在一個(gè)循環(huán)過程中會產(chǎn)生高級別的指令,從而可以中斷現(xiàn)有的循環(huán),直接導(dǎo)通新的待發(fā)指令,以后的循環(huán)過程與以上所述的方案相同。
圖4中第1-4行所示與圖3所示在輸入1-4中產(chǎn)生的指令順序相同。由t=2至t=19這段時(shí)間內(nèi),在輸出21-24上產(chǎn)生與圖3所示相同的復(fù)合信號,這是因?yàn)樵谛纬裳h(huán)時(shí)沒有產(chǎn)生一個(gè)高于尚待處理的指令等級的高級指令。
當(dāng)時(shí)刻t=19時(shí),在輸入2、3及4上出現(xiàn)指令,其解決方案與圖3所示者相同,輸入2上的指令被導(dǎo)通至指令加權(quán)器BW的輸出22上。當(dāng)時(shí)刻t=19.5時(shí),在輸入1上產(chǎn)生一個(gè)新指令。來自指令加權(quán)器BW的輸出25的“0”信號在接在轉(zhuǎn)換級K1上的“與非”邏輯元件的輸出端成為“1”信號,從而能夠直接將輸入1上在時(shí)刻t=19.5時(shí)產(chǎn)生的指令導(dǎo)通。
此時(shí),按照圖3的途徑仍處于導(dǎo)通狀態(tài)的指令2被中斷,直到時(shí)刻t=20.5時(shí)才在指令加權(quán)器BW的輸出22上導(dǎo)通。在t=19時(shí)開始的信號循環(huán)于t=19.5時(shí)中斷。由t=19.5起,至t=23.5止,形成一個(gè)新的循環(huán)。這個(gè)循環(huán)包括顯示出輸入端1、2、3及4上的指令特征的信號;由t=23.5起,至t=28為止的循環(huán)也同樣包括四個(gè)信號,這四個(gè)信號表明了輸入端1、2、3及4上的指令的特征。按圖3的途徑,從t=19至t=22的一個(gè)循環(huán)中有三個(gè)信號,這三個(gè)信號顯示出在輸入端2、3及4上指令的特征。由t=22至t=26的另一個(gè)循環(huán)包括4個(gè)信號,這四個(gè)信號顯示出指令1、2、3及4的特征。
按照本發(fā)明形成的處理指令的順序,一方面取決于選擇不同的邏輯電路元件(例如“與”元件或“與非”元件)、另一方面是取決于相應(yīng)結(jié)構(gòu)的指令加權(quán)器BW實(shí)現(xiàn)的。
圖2所示,是接收設(shè)備E的一個(gè)實(shí)施例,接收設(shè)備E包括一個(gè)接收調(diào)制-解調(diào)器FE,有時(shí)還有一個(gè)代碼檢驗(yàn)器,以及n個(gè)轉(zhuǎn)換級K1′-K4′,其掃描時(shí)間為Te。Te受控于一個(gè)觸發(fā)脈沖源T′。當(dāng)傳輸線路出現(xiàn)故障,從而使輸入的信號31-34的脈沖上升沿過于平坦時(shí),接收端的轉(zhuǎn)換級即被觸發(fā),從而可以保證觸發(fā)器于此時(shí)觸發(fā)。頻率順序F0-F4(或F1-F4)即被輸往接收調(diào)制-解調(diào)器FE。解調(diào)器上有時(shí)還連接一個(gè)代碼檢驗(yàn)器。
可能在接收調(diào)制-解調(diào)器FE上連接的代碼檢驗(yàn)器用于檢驗(yàn)信號31-34是否是允許的代碼組合。如果發(fā)現(xiàn)代碼組合不能接收,則發(fā)出一個(gè)故障信號。
接收調(diào)制-解調(diào)器FE的工作原理如表3所列,靜止頻率F0使輸出31-34上產(chǎn)生“0000”組合信號,頻率F1產(chǎn)生“1000”組合信號,以此類推。在Ts期間,在接收調(diào)制-解調(diào)器的輸出端31-34上輸向轉(zhuǎn)換級K1′至K4′的每一個(gè)“1”信號都會使轉(zhuǎn)換級換接在工作位置,(這些轉(zhuǎn)換級是在Te期間被觸發(fā)的),以便在出現(xiàn)經(jīng)過一段時(shí)間Te仍然沒有從接收調(diào)制-解調(diào)器FE來的新信號31-34觸發(fā)的情況時(shí),能重新回到靜止?fàn)顟B(tài)。
由于采用一個(gè)靜止頻率F0,就可以很容易地在接收端檢查本方案是否按原定程序進(jìn)行。在這種情況下,就可以發(fā)現(xiàn)是否發(fā)生了有任何頻率F0、F1-F4缺位造成的故障。
轉(zhuǎn)換時(shí)間Te要根據(jù)信號最大循環(huán)時(shí)間選取,而信號最大循環(huán)時(shí)間并不取決于接收轉(zhuǎn)換級K1-K4的n的數(shù)目和轉(zhuǎn)換時(shí)間Ts。從指令加權(quán)器BW或接收調(diào)制-解調(diào)器發(fā)出的每一個(gè)信號,都包含有一段時(shí)間間隔。這段時(shí)間間隔相當(dāng)于掃描時(shí)間Ts。當(dāng)有n個(gè)互不相干的指令時(shí),信號的最大循環(huán)時(shí)間為nTs。
選定轉(zhuǎn)換時(shí)間Te時(shí),應(yīng)使其大于最大中斷時(shí)間(n-1)Ts。這樣才可以使發(fā)送端經(jīng)過最大循環(huán)時(shí)間重復(fù)同樣的指令,能夠使接收端不致于發(fā)生時(shí)間中斷。在選定發(fā)送端轉(zhuǎn)換級K1-K4轉(zhuǎn)換時(shí)間時(shí),要使其大于在接收端E上足以能夠處理一個(gè)傳輸信號所用的時(shí)間。
由圖3第1-4行及1′-4″行可見,如果有限的傳輸時(shí)間忽略不計(jì),延遲時(shí)間Tv顯然小于(n-1)Ts。Tv是在裝有“與”邏輯元件的發(fā)送設(shè)備S的輸入1-4上出現(xiàn)一個(gè)指令的時(shí)間與在接收設(shè)備E的相應(yīng)輸出1′-4′上使指令還原的時(shí)間之間的時(shí)間間隔。因此,例如當(dāng)在輸入1上首次出現(xiàn)指令的時(shí)間與在輸出1′上還原指令的時(shí)間間隔為0個(gè)時(shí)間單位,則延遲時(shí)間Tv2為一個(gè)時(shí)間單位,延遲時(shí)間Tv3為1/2個(gè)時(shí)間單位,而延遲時(shí)間Tv4為兩個(gè)時(shí)間單位。
由圖4第1-4行及1′-4′行可見,如果有限的傳輸時(shí)間忽略不計(jì),延遲時(shí)間Tv顯然小于最大循環(huán)時(shí)間nTs。Tv是裝有“與非”邏輯元件的發(fā)送設(shè)備S輸入1-4上出現(xiàn)的一個(gè)指令的時(shí)間與接收設(shè)備E的相應(yīng)輸出1′-4′的還原指令時(shí)間之間的時(shí)間間隔。因此,例如當(dāng)在時(shí)刻t=19.5在輸入2及1上產(chǎn)生的指令的延遲時(shí)間都只有零個(gè)時(shí)間單位(參閱圖4,第2,2′及第1,1′行)。而當(dāng)在時(shí)刻t=19在輸出3及4上產(chǎn)生的指令,如上所述由于輸入1在時(shí)刻t=19.5時(shí)出現(xiàn)了一個(gè)較高級的指令,結(jié)果使延遲時(shí)間Tv5為2.5個(gè)時(shí)間單位,而Tv6為3.5個(gè)時(shí)間單位。
有關(guān)縮寫符號一覽表S 發(fā)送設(shè)備n 發(fā)送設(shè)備的輸入項(xiàng)數(shù)K1-K4發(fā)送端的轉(zhuǎn)換級T 發(fā)送端的觸發(fā)脈沖源BW 指令加權(quán)器FS 發(fā)送調(diào)制-解調(diào)器F0,F(xiàn)1-F4頻率E 接收設(shè)備FE 接收調(diào)制-解調(diào)器K1′-K4′ 接收端的轉(zhuǎn)換級T接收端的觸發(fā)脈沖源Ts 轉(zhuǎn)換級K1-K4的掃描時(shí)間Te 轉(zhuǎn)換級K1′-K4′的掃描時(shí)間Tz 循環(huán)時(shí)間Tv 延遲時(shí)間
權(quán)利要求
1.快速傳輸n個(gè)互不相干的指令的方案,傳輸時(shí),在一臺發(fā)送設(shè)備上輸入指令,并且在此將指令編碼,然后變成待傳輸?shù)男盘?,信號?jīng)過串行傳輸后,在一臺接收設(shè)備內(nèi)解碼,轉(zhuǎn)變成為并行的待收指令,其特征在于當(dāng)出現(xiàn)一個(gè)指令時(shí),形成一個(gè)指令獨(dú)有信號,當(dāng)同時(shí)出現(xiàn)至少兩個(gè)指令時(shí),則按在接收設(shè)備S上接收的先后順序形成指令特有信號的序列。
2.按照權(quán)利要求
1所述的方案,其特征在于當(dāng)未出現(xiàn)指令時(shí),也同樣形成一個(gè)待傳輸?shù)男盘枴?br>3.實(shí)施權(quán)利要求
1或2的方案所用的電路,其特行在于在設(shè)有n個(gè)指令輸入(1-4)的發(fā)送設(shè)備上設(shè)有n個(gè)單穩(wěn)轉(zhuǎn)換級(K1-K4),其掃描時(shí)間為Ts,轉(zhuǎn)換級由邏輯電路元件控制;在發(fā)送設(shè)備(S)上,設(shè)有指令加權(quán)器(BW),用來進(jìn)行指令編碼及并、串聯(lián)變換,在指令加權(quán)器上設(shè)有n個(gè)詢問輸入(11-14)和輸出(21-24),用來操縱發(fā)送調(diào)制-解調(diào)器(FS),還設(shè)有n個(gè)輸出(21-24),用來操縱邏輯電路元件;指令加權(quán)器(BW)的輸出(25-28)分別接在邏輯電路元件的第一輸入上,邏輯電路元件的第二輸入接在脈沖觸發(fā)源(T)上;接收設(shè)備(F)上設(shè)有接收調(diào)制-解調(diào)器(FE),調(diào)制-解調(diào)器上設(shè)有一個(gè)輸入和n個(gè)輸出(31-34),用來作信號的串、并聯(lián)變換,還設(shè)有n個(gè)單穩(wěn)轉(zhuǎn)換級(K1′-K4′),其掃描時(shí)間Te>Ts(n-1),轉(zhuǎn)換級的輸入接在接收調(diào)制-解調(diào)器(FE)的輸出(31-34)上,轉(zhuǎn)換級受觸發(fā)源(T1)的控制,并且從它的n個(gè)輸出端(1′-4′)輸出還原的指令。
4.按照權(quán)利要求
3所述的電路,其特征在于在選定發(fā)送端轉(zhuǎn)換級(K1-K4)的掃描時(shí)間間隔時(shí),要使其大于足以在接收設(shè)備(E)上處理傳輸過來的信號所需的時(shí)間。
5.按照權(quán)利要求
3或4所述的電路,其特征在于邏輯電路元件采用“與非”元件。
6.按照權(quán)利要求
3或4所述的電路,其特征在于邏輯電路元件采用“與”元件。
專利摘要
將最多為n個(gè)互不相干的指令輸入一臺發(fā)送設(shè)備(S),并在此進(jìn)行編碼,將其轉(zhuǎn)變?yōu)榇齻鬏數(shù)男盘?。在未出現(xiàn)指令時(shí),也形成一個(gè)待傳輸?shù)男盘?。?dāng)出現(xiàn)一個(gè)指令時(shí),形成一個(gè)指令獨(dú)有的信號;當(dāng)同時(shí)出現(xiàn)至少兩個(gè)指令時(shí),就會按照發(fā)送設(shè)備所收到的先后順序,形成按照規(guī)定順序排列的指令獨(dú)有信號循環(huán)序列。經(jīng)過串聯(lián)傳輸,在一臺接收設(shè)備(E)上將該信號解碼,并將其還原為并聯(lián)的輸出指令。
文檔編號G08C15/00GK86105173SQ86105173
公開日1987年3月4日 申請日期1986年8月22日
發(fā)明者歐文·舒姆 申請人:西門子公司導(dǎo)出引文BiBTeX, EndNote, RefMan