專利名稱:雙模式數(shù)據(jù)運(yùn)載器及用于這一具有簡(jiǎn)化的數(shù)據(jù)傳送裝置的數(shù)據(jù)運(yùn)載器的電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及能在接點(diǎn)連接模式及在無接點(diǎn)模式中工作并包括下面指定的裝置的數(shù)據(jù)運(yùn)載器(data carrier),該指定的裝置包括接點(diǎn)連接接口裝置,通過它能在接點(diǎn)連接模式中接收數(shù)據(jù)及它包含用于提供在接點(diǎn)連接模式中接收的數(shù)據(jù)的接點(diǎn)連接數(shù)據(jù)輸出裝置;以及無接點(diǎn)接口裝置,通過它能在無接點(diǎn)模式中接收數(shù)據(jù)及它包含用于提供在無接點(diǎn)模式中接收的數(shù)據(jù)的無接點(diǎn)數(shù)據(jù)輸出裝置;以及數(shù)據(jù)處理裝置,它包含用于接收在接點(diǎn)連接模式及無接點(diǎn)模式中接收的數(shù)據(jù)的數(shù)據(jù)輸入裝置,及能用它處理在接點(diǎn)連接模式與無接點(diǎn)模式中接收的數(shù)據(jù);以及數(shù)據(jù)傳送裝置,它包含第一數(shù)據(jù)輸入裝置與第二數(shù)據(jù)輸入裝置以及數(shù)據(jù)輸出裝置,其中該第一數(shù)據(jù)輸入裝置連接在接點(diǎn)連接接口裝置的接點(diǎn)連接數(shù)據(jù)輸出裝置上,及其中該第二數(shù)據(jù)輸入裝置連接在無接點(diǎn)接口裝置的無接點(diǎn)數(shù)據(jù)輸出裝置上,及其中該數(shù)據(jù)輸出裝置連接在數(shù)據(jù)處理裝置的數(shù)據(jù)輸入裝置上,及它被構(gòu)造成傳送在接點(diǎn)連接模式中接收及作用在它們的第一數(shù)據(jù)輸入裝置上的數(shù)據(jù),及傳送在無接點(diǎn)模式中接收及通過它們的數(shù)據(jù)輸出裝置作用在數(shù)據(jù)處理裝置上的數(shù)據(jù),及禁止從它們的數(shù)據(jù)輸入裝置之一傳送接收的數(shù)據(jù)到另一個(gè)數(shù)據(jù)輸入裝置。
本發(fā)明還涉及用于數(shù)據(jù)運(yùn)載器的電路,該電路能在接點(diǎn)連接模式及無接點(diǎn)模式中工作,并包含下面指定的裝置,這些指定的裝置包括接點(diǎn)連接接口裝置,通過它能在接點(diǎn)連接模式中接收數(shù)據(jù),并包含用于提供在接點(diǎn)連接模式中接收的數(shù)據(jù)的接點(diǎn)連接數(shù)據(jù)輸出裝置;以及無接點(diǎn)接口裝置,通過它能在無接點(diǎn)模式中接收數(shù)據(jù),并包含用于提供在無接點(diǎn)模式中接收的數(shù)據(jù)的無接點(diǎn)數(shù)據(jù)輸出裝置;以及數(shù)據(jù)處理裝置,它包含用于接收在接點(diǎn)連接模式及無接點(diǎn)模式中接收的數(shù)據(jù)的數(shù)據(jù)輸入裝置,及能用它來處理在接點(diǎn)連接模式及無接點(diǎn)模式中接收的數(shù)據(jù);以及數(shù)據(jù)傳送裝置,它包含第一數(shù)據(jù)輸入裝置及第二數(shù)據(jù)輸入裝置以及數(shù)據(jù)輸出裝置,其中該第一數(shù)據(jù)輸入裝置連接在接點(diǎn)連接接口裝置的接點(diǎn)連接數(shù)據(jù)輸出裝置上,及其中該第二數(shù)據(jù)輸入裝置連接在無接點(diǎn)接口裝置的無接點(diǎn)數(shù)據(jù)輸出裝置上,及其中該數(shù)據(jù)輸出裝置連接在數(shù)據(jù)處理裝置的數(shù)據(jù)輸入裝置上,并且它被構(gòu)造成傳送在接點(diǎn)連接模式中接收及作用在它們的第一數(shù)據(jù)輸入裝置上的數(shù)據(jù),及傳送在無接點(diǎn)模式中接收及通過它們的數(shù)據(jù)輸出裝置作用在數(shù)據(jù)處理裝置上的數(shù)據(jù),及禁止將接收的數(shù)據(jù)從它們的數(shù)據(jù)輸入裝置之一傳送到另一數(shù)據(jù)輸入裝置。
在第一段中定義的類型的這一數(shù)據(jù)運(yùn)載器及在第二段中定義的類型的這一電路是已知的,例如從文件US 5,206,495A。
在已知的數(shù)據(jù)運(yùn)載器及已知的電路中,該數(shù)據(jù)傳送裝置具有有可能用其來在接點(diǎn)連接接口裝置與無接點(diǎn)接口裝置之間轉(zhuǎn)換的構(gòu)造。所述文件公開了該數(shù)據(jù)傳送裝置是用所謂多路復(fù)用器構(gòu)成的。如所述文件中欄3,行7至10及欄4,行3至5中所述,這種數(shù)據(jù)傳送裝置能將接點(diǎn)連接接口裝置或無接點(diǎn)接口裝置提供的數(shù)據(jù)傳送給數(shù)據(jù)處理裝置。最好采用多路復(fù)用器形式的這種已知的數(shù)據(jù)傳送裝置具有比較復(fù)雜的電路設(shè)計(jì),因?yàn)檫@種多路復(fù)用器正?;蛲ǔ0ㄖ辽賰蓚€(gè)“與”門,一個(gè)“非”門及一個(gè)“或”門。此外,在這種數(shù)據(jù)傳送裝置作為轉(zhuǎn)換開關(guān)構(gòu)成的情況中,這種數(shù)據(jù)傳送裝置有必要具有配置成接收用于控制轉(zhuǎn)換的控制信號(hào)或控制信息的控制輸入端、用于生成這一控制信號(hào)或控制信息所需的獨(dú)立控制信號(hào)生成裝置或控制信息生成裝置。從而考慮了一切情況,用于從文件US 5,206,495A所知的這種數(shù)據(jù)運(yùn)載器或用于這種數(shù)據(jù)運(yùn)載器的電路的構(gòu)造需要比較高的電路復(fù)雜性,即使在以集成電路技術(shù)實(shí)現(xiàn)的情況中也認(rèn)為是相當(dāng)不適用的。
本發(fā)明的目的為避免上述事實(shí)及以簡(jiǎn)單方式提供改進(jìn)的數(shù)據(jù)運(yùn)載器及用于數(shù)據(jù)運(yùn)載器的改進(jìn)的電路,它們具有最少裝置的支持及最少費(fèi)用。
按照本發(fā)明,為了達(dá)到上述目的,在第一段中所定義的類型的數(shù)據(jù)運(yùn)載器中,將數(shù)據(jù)傳送裝置構(gòu)成為執(zhí)行邏輯“或”功能,并根據(jù)這一構(gòu)造,使數(shù)據(jù)傳送裝置適合于將在它們的第一數(shù)據(jù)輸入裝置及第二數(shù)據(jù)輸入裝置上同時(shí)接收的數(shù)據(jù)同時(shí)傳送到它們的數(shù)據(jù)輸出裝置上并從而到數(shù)據(jù)處理裝置上。數(shù)據(jù)運(yùn)載器的這一構(gòu)造具有數(shù)據(jù)傳送裝置能以非常簡(jiǎn)單因此低成本電路實(shí)現(xiàn)的極大優(yōu)點(diǎn)。此外,這種構(gòu)造進(jìn)一步具有不需要而能省掉用于數(shù)據(jù)傳送裝置的獨(dú)立控制特征的極大優(yōu)點(diǎn),為了實(shí)現(xiàn)盡可能簡(jiǎn)單的電路,這也是非常有利的。有了按照本發(fā)明的構(gòu)造,可能出現(xiàn)實(shí)際上非常少見的情況-這時(shí)同時(shí)激活接點(diǎn)連接模式與無接點(diǎn)模式,這是實(shí)際上極少出現(xiàn)的-即出現(xiàn)通過接點(diǎn)連接接口裝置及通過無接點(diǎn)接口裝置接收的數(shù)據(jù),它們構(gòu)成不能使用的數(shù)據(jù)混合物。然而,實(shí)際上這并不存在實(shí)際問題,因?yàn)槿绻霈F(xiàn)這種不能使用的數(shù)據(jù)混合物,數(shù)據(jù)處理裝置能檢測(cè)出這種不能使用的數(shù)據(jù)混合物的存在而能禁止進(jìn)一步處理這一數(shù)據(jù)混合物。
在按照具有在獨(dú)立權(quán)利要求1中所定義的特征的本發(fā)明的數(shù)據(jù)運(yùn)載器中,數(shù)據(jù)傳送裝置基本上能用兩個(gè)二極管構(gòu)成,這兩個(gè)二極管例如將它們的正極連接在數(shù)據(jù)傳送裝置的數(shù)據(jù)輸出裝置上及將它們的負(fù)極互相連接并連接在數(shù)據(jù)傳送裝置的數(shù)據(jù)輸入裝置上。然而,在按照具有獨(dú)立權(quán)利要求1中所定義的特征的本發(fā)明的數(shù)據(jù)運(yùn)載器中,如果此外還采用了從屬權(quán)利要求2中所定義的措施,則已證實(shí)為特別有利。由于在“或”門的情況中在數(shù)據(jù)傳送裝置的數(shù)據(jù)輸出裝置上總是可獲得全電平的結(jié)果,與二極管相比這一“或”門具有無電壓損失發(fā)生的優(yōu)點(diǎn)。
在按照具有在獨(dú)立權(quán)利要求1中所定義的特征的本發(fā)明的數(shù)據(jù)運(yùn)載器中,如果此外采用了從屬權(quán)利要求3中所定義的措施,進(jìn)一步證實(shí)是有利的。鑒于特別簡(jiǎn)單的電路設(shè)計(jì),這是非常有利的。應(yīng)指出從屬權(quán)利要求3中所定義的措施也能有利地應(yīng)用在按照具有從屬權(quán)利要求2中所定義的特征的本發(fā)明的數(shù)據(jù)運(yùn)載器上。
對(duì)于按照具有獨(dú)立權(quán)利要求1中所定義的特征的本發(fā)明的數(shù)據(jù)運(yùn)載器,如果此外還采用了從屬權(quán)利要求4中所定義的特征,也已證實(shí)是有利的。鑒于無二義性定義的開關(guān)狀態(tài)及由此得出的無故障操作,這是有利的。應(yīng)指出從屬權(quán)利要求4中所定義的措施也能有利地應(yīng)用在按照具有從屬權(quán)利要求2與3中所定義的特征的本發(fā)明的數(shù)據(jù)運(yùn)載器上。
在按照具有獨(dú)立權(quán)利要求1中所定義的特征的本發(fā)明的數(shù)據(jù)運(yùn)載器上,如果此外還采用了從屬權(quán)利要求5中所定義的措施,已進(jìn)一步證實(shí)為有利的。鑒于按照本發(fā)明的數(shù)據(jù)運(yùn)載器的可靠與無故障的性能,這是有利的。應(yīng)指出從屬權(quán)利要求5中所定義的措施也能有利地應(yīng)用在按照具有從屬權(quán)利要求2、3與4中所定義的特征的本發(fā)明的數(shù)據(jù)運(yùn)載器上。
在按照具有獨(dú)立權(quán)利要求1中所定義的特征的本發(fā)明的數(shù)據(jù)運(yùn)載器中,如果此外還采用了從屬權(quán)利要求6中所定義的措施,已證實(shí)為特別有利的。實(shí)踐中,已證實(shí)這一實(shí)施例特別有效與有利,因?yàn)闀r(shí)鐘信號(hào)允許非常清楚與無二義性地檢測(cè)在按照本發(fā)明的數(shù)據(jù)運(yùn)載器中已激活接點(diǎn)連接模式還是無接點(diǎn)模式。
按照本發(fā)明,為了達(dá)到上述目的,第二段中所定義的類型的電路的特征在于該數(shù)據(jù)傳送裝置構(gòu)成為執(zhí)行邏輯“或”功能,并且根據(jù)這一構(gòu)造,數(shù)據(jù)傳送裝置適合于將在它們的第一數(shù)據(jù)輸入裝置與第二數(shù)據(jù)輸入裝置上同時(shí)接收的數(shù)據(jù)同時(shí)傳送到它們的數(shù)據(jù)輸出裝置及從而到數(shù)據(jù)處理裝置上。以這一方式,對(duì)于按照本發(fā)明的電路能獲得的優(yōu)點(diǎn)對(duì)應(yīng)于此前所描述的按照具有獨(dú)立權(quán)利要求1所定義的特征的本發(fā)明的數(shù)據(jù)運(yùn)載器的優(yōu)點(diǎn)。
按照本發(fā)明的電路的變型,該變型具有從屬權(quán)利要求8與12中所定義的特征,它們產(chǎn)生的優(yōu)點(diǎn)對(duì)應(yīng)于按照本發(fā)明的數(shù)據(jù)運(yùn)載器的有利變型的上面所描述的優(yōu)點(diǎn),這些變型具有定義在從屬權(quán)利要求2至6中的從屬權(quán)利要求中所定義的特征。
從下面以示例方式描述并參照本實(shí)施例闡明的實(shí)施例中,本發(fā)明的上述方面及其它方面將是顯而易見的。
下面參照?qǐng)D中所示并以示例方式給出的兩個(gè)實(shí)施例描述本發(fā)明,但本發(fā)明不限于此。
圖1為示出按照本發(fā)明的第一實(shí)施例的數(shù)據(jù)運(yùn)載器及用于該數(shù)據(jù)運(yùn)載器的電路的相關(guān)部分的方框圖形式的圖形表示。
圖2示出按照本發(fā)明的第二實(shí)施例的數(shù)據(jù)運(yùn)載器及用于該數(shù)據(jù)運(yùn)載器的電路的這里用兩個(gè)二極管構(gòu)成的數(shù)據(jù)傳送裝置。
圖3以圖形表示示出按照本發(fā)明的第三實(shí)施例的數(shù)據(jù)運(yùn)載器及用于該數(shù)據(jù)運(yùn)載器的電路,但比圖1中更詳細(xì),現(xiàn)在該數(shù)據(jù)傳送裝置是用“或”門實(shí)現(xiàn)的。
圖1為示出按照本發(fā)明的第一實(shí)施例的數(shù)據(jù)運(yùn)載器1及用于數(shù)據(jù)運(yùn)載器1的電路2的一部分的方框圖形式的圖形表示。在本例中,數(shù)據(jù)運(yùn)載器1為所謂的組合卡(combi-card)。電路2采用集成電路形式。
該數(shù)據(jù)運(yùn)載器1及其電路2能在所謂接點(diǎn)連接模式及所謂無接點(diǎn)模式中工作。為此目的,數(shù)據(jù)運(yùn)載器1包含接點(diǎn)連接接口裝置3及無接點(diǎn)接口裝置4。
接點(diǎn)連接接口裝置3包含總共由8個(gè)接點(diǎn)6、7、8、9、10、11、12與13構(gòu)成的接點(diǎn)陣列5,通過這8個(gè)接點(diǎn),數(shù)據(jù)運(yùn)載器1在其接點(diǎn)連接模式中時(shí)能以接點(diǎn)連接方式與適用于這一目的的對(duì)應(yīng)地構(gòu)成的寫/讀設(shè)備協(xié)作。接點(diǎn)連接接口裝置3還包含如圖1中示意性地所示通過線路15連接在接點(diǎn)陣列5的接點(diǎn)上的接點(diǎn)連接信號(hào)部件14。當(dāng)接點(diǎn)連接模式活躍時(shí)有可能通過接點(diǎn)連接接口裝置3接收數(shù)據(jù),該數(shù)據(jù)能在接點(diǎn)連接信號(hào)部件14中進(jìn)行處理并能從接點(diǎn)連接信號(hào)部件14傳輸?shù)浇狱c(diǎn)連接接口裝置3的接點(diǎn)連接數(shù)據(jù)輸出裝置16,該輸出裝置的作用是在接點(diǎn)連接模式活躍時(shí)輸出所接收的數(shù)據(jù)。在本例中,接點(diǎn)連接數(shù)據(jù)輸出裝置16是由信號(hào)數(shù)據(jù)輸出接點(diǎn)構(gòu)成的,通過它有可能用接點(diǎn)連接信號(hào)部件14傳送以串行形式提供的數(shù)據(jù)。然而,作為替代,可將接點(diǎn)連接信號(hào)部件14構(gòu)成為用該部件以并行形式提供該數(shù)據(jù)的方式處理從接點(diǎn)陣列5接收的數(shù)據(jù),在這一情況中接點(diǎn)連接接口裝置的接點(diǎn)連接數(shù)據(jù)輸出裝置包括多個(gè)數(shù)據(jù)輸出接點(diǎn)。
接點(diǎn)連接接口裝置3還包含用于在數(shù)據(jù)運(yùn)載器1在接點(diǎn)連接模式中活躍時(shí)接收提供的數(shù)據(jù)的接點(diǎn)連接數(shù)據(jù)輸入裝置17。在本例中,這些接點(diǎn)連接數(shù)據(jù)輸入裝置17還包括能通過其以串行方式將數(shù)據(jù)傳送給接點(diǎn)連接接口裝置3的接點(diǎn)連接信號(hào)部件14的單個(gè)數(shù)據(jù)輸入接點(diǎn)。
無接點(diǎn)接口裝置4包含傳輸線圈18,通過它能以感應(yīng),即無接點(diǎn),方式從適用于這一目的的對(duì)應(yīng)地構(gòu)成的寫/讀設(shè)備接收數(shù)據(jù),并通過它能在相反方向上以感應(yīng)即無接點(diǎn)方式將數(shù)據(jù)運(yùn)載器1提供的數(shù)據(jù)傳送給發(fā)射/接收設(shè)備。無接點(diǎn)接口裝置4還包含連接在傳輸線圈18上的無接點(diǎn)信號(hào)部件19。利用無接點(diǎn)信號(hào)部件19能再生傳輸線圈18接收的數(shù)據(jù)并能將傳輸線圈18要傳輸?shù)臄?shù)據(jù)準(zhǔn)備好供傳輸。從而有可能在無接點(diǎn)模式中通過無接點(diǎn)接口裝置4接收數(shù)據(jù),并在用無接點(diǎn)信號(hào)部件19處理與再生它們之后將它們傳送到無接點(diǎn)接口裝置4的無接點(diǎn)數(shù)據(jù)輸出裝置20,后者用于在無接點(diǎn)模式活躍時(shí)輸出所接收的數(shù)據(jù),在本例中,無接點(diǎn)數(shù)據(jù)輸出裝置20只包括一個(gè)信號(hào)數(shù)據(jù)輸出接點(diǎn)。應(yīng)指出,類似于接點(diǎn)連接數(shù)據(jù)輸出裝置16,無接點(diǎn)數(shù)據(jù)輸出裝置在需要時(shí)也可包括多個(gè)數(shù)據(jù)輸出接點(diǎn)。
無接點(diǎn)接口裝置4還包括在無接點(diǎn)模式活躍時(shí)用于接收提供的數(shù)據(jù)的無接點(diǎn)數(shù)據(jù)輸入裝置21。在本例中,無接點(diǎn)接口裝置4的無接點(diǎn)數(shù)據(jù)輸入裝置21也只包括單個(gè)數(shù)據(jù)輸入接點(diǎn)。
數(shù)據(jù)運(yùn)載器1及其電路2還包含數(shù)據(jù)處理裝置22。數(shù)據(jù)處理裝置22用于處理在接點(diǎn)連接模式活躍時(shí)及無接點(diǎn)模式活躍時(shí)接收的數(shù)據(jù)及用于處理在接點(diǎn)連接模式活躍時(shí)及無接點(diǎn)模式活躍時(shí)要提供,即要傳輸?shù)臄?shù)據(jù)。數(shù)據(jù)處理裝置22包含用于接收在接點(diǎn)連接模式及無接點(diǎn)模式中所接收的數(shù)據(jù)的數(shù)據(jù)輸入裝置23。在本例中,數(shù)據(jù)輸入裝置23只包括單個(gè)數(shù)據(jù)輸入接點(diǎn)。數(shù)據(jù)處理裝置22還擁有用于輸出在接點(diǎn)連接模式及無接點(diǎn)模式中提供的數(shù)據(jù)的數(shù)據(jù)輸出裝置24。在本例中數(shù)據(jù)輸出裝置24也只包括單個(gè)數(shù)據(jù)輸出接點(diǎn)。
數(shù)據(jù)處理裝置22通過總線25連接在存儲(chǔ)裝置26上。存儲(chǔ)裝置26是由所謂EEPROM構(gòu)成的。然而,作為替代也可用所謂RAM構(gòu)成存儲(chǔ)裝置26,然而在該情況中RAM應(yīng)不間斷地接受電源電壓。存儲(chǔ)裝置26能存儲(chǔ)數(shù)據(jù)運(yùn)載器1接收的及數(shù)據(jù)處理裝置22處理的數(shù)據(jù)。此外,數(shù)據(jù)處理裝置22可通過總線25從存儲(chǔ)裝置26中讀出存儲(chǔ)在存儲(chǔ)裝置26中的數(shù)據(jù),以便在接點(diǎn)連接模式活躍時(shí)通過接點(diǎn)連接接口裝置3傳送給讀/寫設(shè)備,及在無接點(diǎn)模式活躍時(shí)通過無接點(diǎn)接口裝置4傳送給發(fā)射/接收設(shè)備。
數(shù)據(jù)運(yùn)載器1及其電路2還包含數(shù)據(jù)傳送裝置27。數(shù)據(jù)傳送裝置27包括第一數(shù)據(jù)輸入裝置28、第二數(shù)據(jù)輸入裝置29及數(shù)據(jù)輸出裝置30。第一數(shù)據(jù)輸入裝置28連接在接點(diǎn)連接接口裝置3的接點(diǎn)連接數(shù)據(jù)輸出裝置16上。第二數(shù)據(jù)輸入裝置29連接在無接點(diǎn)接口裝置4的無接點(diǎn)數(shù)據(jù)輸出裝置20上。數(shù)據(jù)輸出裝置30連接在數(shù)據(jù)處理裝置22的數(shù)據(jù)輸入裝置23上。數(shù)據(jù)傳送裝置27能夠?qū)⒃诮狱c(diǎn)連接模式中接收并作用在第一數(shù)據(jù)輸入裝置28上的數(shù)據(jù)及在無接點(diǎn)模式中接收并作用在第二數(shù)據(jù)輸入裝置29上的數(shù)據(jù)通過數(shù)據(jù)輸出裝置30傳送給數(shù)據(jù)處理裝置22。數(shù)據(jù)傳送裝置27的構(gòu)造保證在數(shù)據(jù)傳送裝置27中禁止從數(shù)據(jù)輸入裝置28傳送接收的數(shù)據(jù)或者傳送所接收的數(shù)據(jù)到其它數(shù)據(jù)輸入裝置29或28。
在圖1中所示的數(shù)據(jù)運(yùn)載器1中,數(shù)據(jù)傳送裝置27是有利地按照邏輯“或”功能構(gòu)成的。數(shù)據(jù)傳送裝置27的這一構(gòu)造允許數(shù)據(jù)傳送裝置27將這些數(shù)據(jù)傳送裝置的第一數(shù)據(jù)輸入裝置28與第二數(shù)據(jù)輸入裝置29同時(shí)接收的數(shù)據(jù)同時(shí)傳送給數(shù)據(jù)輸出裝置30并從而給數(shù)據(jù)處理裝置22。
數(shù)據(jù)運(yùn)載器1及其電路2具有數(shù)據(jù)傳送裝置27能作為非常簡(jiǎn)單并從而低成本的電路實(shí)現(xiàn)的極大優(yōu)點(diǎn)。這一構(gòu)造還具有不需要用于數(shù)據(jù)傳送裝置27的獨(dú)立控制裝置的極大優(yōu)點(diǎn),這對(duì)于簡(jiǎn)單的電路設(shè)計(jì)也非常有利。
圖2只示出按照本發(fā)明的第二實(shí)施例的數(shù)據(jù)運(yùn)載器的數(shù)據(jù)傳送裝置27及這一數(shù)據(jù)運(yùn)載器的電路。從圖2中顯而易見,數(shù)據(jù)傳送裝置27包括第一二極管98及第二二極管99。第一二極管98配置在第一數(shù)據(jù)輸入裝置28與數(shù)據(jù)輸出裝置30之間,第一二極管98將其正極電連接在第一數(shù)據(jù)輸入裝置28及其負(fù)極連接在數(shù)據(jù)輸出裝置30上。第二二極管99配置在第二數(shù)據(jù)輸入裝置29與數(shù)據(jù)輸出裝置30之間,第二二極管99將其正極電連接在第二數(shù)據(jù)輸入裝置29上及其負(fù)極連接在數(shù)據(jù)輸出裝置30上。
應(yīng)指出在按照本發(fā)明的第二實(shí)施例的數(shù)據(jù)運(yùn)載器及按照本發(fā)明的第二實(shí)施例的電路中,在兩個(gè)二極管98與99后面,應(yīng)采取步驟允許放電出現(xiàn)在電路部件中的寄生電容-它在兩個(gè)二極管98與99后面并最終由后面的數(shù)據(jù)處理裝置22輸入電路部件構(gòu)成-它能通過兩個(gè)二極管98與99充電。為了放電這些寄生電容,可跨越數(shù)據(jù)傳送裝置27的數(shù)據(jù)輸出裝置30設(shè)置也稱作下拉電阻器的獨(dú)立接地電阻器,該電阻器可具有例如在10kΩ與100kΩ范圍內(nèi)的電阻值。
圖3示出按照本發(fā)明的第三實(shí)施例的又一數(shù)據(jù)運(yùn)載器1及該數(shù)據(jù)運(yùn)載器1的電路2。關(guān)于圖3的數(shù)據(jù)運(yùn)載器1,除了參考圖1的數(shù)據(jù)運(yùn)載器1的說明之外,要提出以下內(nèi)容。
從圖3中可見,接點(diǎn)陣列5的接點(diǎn)9用于施加電源電位VCC在數(shù)據(jù)運(yùn)載器1上。接點(diǎn)13用于施加地電位。接點(diǎn)7用于施加接點(diǎn)連接時(shí)鐘信號(hào)KB-CLK,在本例中它具有大約5.0MHz的頻率。接點(diǎn)陣列5的接點(diǎn)11構(gòu)成可通過其以串行形式傳送數(shù)據(jù)的數(shù)據(jù)輸入/輸出接口(I/O)。
圖3的數(shù)據(jù)運(yùn)載器1中的接點(diǎn)連接信號(hào)部件14包含信號(hào)調(diào)節(jié)電路31及第一時(shí)鐘信號(hào)處理電路32。
信號(hào)調(diào)節(jié)電路31的一側(cè)通過雙向線路33連接在接點(diǎn)陣列5的接點(diǎn)11上,其另一側(cè)通過單向線路34連接在接點(diǎn)連接數(shù)據(jù)輸出裝置16上及通過另一單向線路35連接在接點(diǎn)連接數(shù)據(jù)輸入裝置17上。利用信號(hào)調(diào)節(jié)電路11能處理通過接點(diǎn)陣列5的接點(diǎn)11接收的數(shù)據(jù)信號(hào)及通過雙向線路33作用在它上面的數(shù)據(jù)信號(hào),以便將經(jīng)過處理的數(shù)據(jù)信號(hào)作用在接點(diǎn)連接數(shù)據(jù)輸出裝置16上,并能調(diào)節(jié)作用在接點(diǎn)連接數(shù)據(jù)輸入裝置17上的數(shù)據(jù)信號(hào)以便將其通過雙向線路33作用在接點(diǎn)陣列的接點(diǎn)11上。
第一時(shí)鐘信號(hào)處理電路32用于處理作用在第一時(shí)鐘信號(hào)處理電路32的輸入端36上的接點(diǎn)連接時(shí)鐘信號(hào)KB-CLK。利用時(shí)鐘信號(hào)處理電路32再生作用在其上的接點(diǎn)連接時(shí)鐘信號(hào)KB-CLK并將其作為再生的第一時(shí)鐘信號(hào)CLK1作用在第一時(shí)鐘信號(hào)處理電路32的第一輸出端37上。第一時(shí)鐘信號(hào)CLK1也具有5.0MHz的頻率。第一時(shí)鐘信號(hào)處理電路32從作用在它上面的接點(diǎn)連接時(shí)鐘信號(hào)KB-CLK進(jìn)一步導(dǎo)出第二時(shí)鐘信號(hào)CLK2,該第二時(shí)鐘信號(hào)具有9.6KHz的頻率并提供給第一時(shí)鐘信號(hào)處理電路32的第二輸出端38。
對(duì)于圖3的數(shù)據(jù)運(yùn)載器1,應(yīng)指出該無接點(diǎn)信號(hào)部件19包含模擬信號(hào)部件39與解碼級(jí)40、編碼級(jí)41及兩個(gè)時(shí)鐘信號(hào)處理電路42。
以本質(zhì)上已知的方式,模擬信號(hào)部件39包含電源電位生成級(jí)43、時(shí)鐘信號(hào)再生級(jí)44、解調(diào)器級(jí)45及調(diào)制器級(jí)46。所述四級(jí)43、44、45與46各以未示出的方式連接在傳輸線圈18上。
利用電源電位生成級(jí)43,能從用傳輸線圈18接收的信號(hào)中導(dǎo)出電源電位VDD。利用電源電位VDD能供電給在無接點(diǎn)模式中所需要的數(shù)據(jù)運(yùn)載器1的電路2的所有電路級(jí),例如對(duì)所示的解碼級(jí)40,可通過電源電位輸入端47作用電源電位VDD。
應(yīng)指出,能通過接點(diǎn)陣列5的接點(diǎn)9作用在數(shù)據(jù)運(yùn)載器1上的電源電位VCC用于供電給在接點(diǎn)連接模式中所需的數(shù)據(jù)運(yùn)載器1的所有電路部件。結(jié)果,可將電源電位VCC作用在執(zhí)行接點(diǎn)連接模式所需的所有電路部件上,如用示例方式所示,對(duì)于信號(hào)調(diào)節(jié)電路31,電源電位VCC能通過電源電位輸入端48作用在其上。
利用時(shí)鐘信號(hào)再生級(jí)44,可從用傳輸線圈18接收的信號(hào)中導(dǎo)出包含在其中的無接點(diǎn)時(shí)鐘信號(hào)KL-CLK,在本例中該時(shí)鐘信號(hào)具有13.56MHz的頻率。在本例中,時(shí)鐘信號(hào)再生級(jí)44從接收的無接點(diǎn)時(shí)鐘信號(hào)KL-CLK中導(dǎo)出第三時(shí)鐘信號(hào)CLK3,可將該第三時(shí)鐘信號(hào)作用在時(shí)鐘信號(hào)處理電路42的輸入端49上。第二時(shí)鐘信號(hào)處理電路42將第三時(shí)鐘信號(hào)CLK3基本上無任何改變及以3.39MHz的頻率傳送給第一輸出端50。第二時(shí)鐘信號(hào)處理電路42從作用在它上面的第三時(shí)鐘信號(hào)CLK3中導(dǎo)出兩個(gè)進(jìn)一步的時(shí)鐘信號(hào),即具有800KHz的頻率的第四時(shí)鐘信號(hào)CLK4與具有106KHz頻率的第五時(shí)鐘信號(hào)CLK5。第二時(shí)鐘信號(hào)處理電路42將第四時(shí)鐘信號(hào)CLK4提供給第二輸出端51并將第五時(shí)鐘信號(hào)CLK5提供給第三輸出端52。
模擬信號(hào)部件39的解調(diào)器級(jí)45用于解調(diào)用傳輸線圈18接收的數(shù)據(jù)信號(hào)??赏ㄟ^單向線路53將解調(diào)器級(jí)45所提供的經(jīng)過解調(diào)的數(shù)據(jù)信號(hào)作用在解碼級(jí)40的輸入端54上。此外,可將第五時(shí)鐘信號(hào)CLK5作用在解碼級(jí)40的另一輸入端55上。利用適當(dāng)?shù)慕獯a過程,解碼級(jí)40能將數(shù)據(jù)信號(hào)-它包含諸如Miller碼等給定線路碼的數(shù)據(jù)-解碼成簡(jiǎn)單的數(shù)據(jù)格式,即一表示邏輯零或邏輯一的位的序列??赏ㄟ^解碼級(jí)40的輸出端56將解碼的數(shù)據(jù)作用在無接點(diǎn)數(shù)據(jù)輸出裝置20上。對(duì)于解碼級(jí)40應(yīng)指出,這一級(jí)只在檢測(cè)到有意義的編碼數(shù)據(jù)作用在輸入端54上時(shí)才提供數(shù)據(jù)。
無接點(diǎn)信號(hào)部件19包含類似于解碼級(jí)40的編碼級(jí)41,它具有連接在無接點(diǎn)數(shù)據(jù)輸入裝置21上的輸入端27,通過該輸入端能將數(shù)據(jù)作用在編碼級(jí)41上。此外,可通過另一輸入端97將第四時(shí)鐘信號(hào)CLK4作用在編碼級(jí)41上。要輸出的數(shù)據(jù)可用編碼級(jí)41編碼。編碼數(shù)據(jù)是從編碼級(jí)41傳送到輸出端58上并通過單向線路59作用在模擬信號(hào)部件39的調(diào)制器級(jí)46上的。隨后,調(diào)制器級(jí)46實(shí)行允許傳送到發(fā)射/接收設(shè)備的調(diào)制過程。調(diào)制過程可以是諸如所謂負(fù)載調(diào)制。
圖3的數(shù)據(jù)運(yùn)載器1及其電路2包含時(shí)鐘信號(hào)檢測(cè)裝置60,用它檢測(cè)在接點(diǎn)連接模式中出現(xiàn)的接點(diǎn)連接時(shí)鐘信號(hào)KB-CLK的存在及在無接點(diǎn)模式中出現(xiàn)的無接點(diǎn)時(shí)鐘信號(hào)KL-CLK的存在。為此目的,通過線路61將接點(diǎn)連接時(shí)鐘信號(hào)KB-CLK從接點(diǎn)陣列5的接點(diǎn)7作用在時(shí)鐘信號(hào)檢測(cè)裝置60的第一輸入端62上。此外,通過另一線路63將對(duì)應(yīng)于無接點(diǎn)時(shí)鐘信號(hào)KL-CLK的第三時(shí)鐘信號(hào)CLK3作用在時(shí)鐘信號(hào)檢測(cè)裝置60的第二輸入端64上。
時(shí)鐘信號(hào)檢測(cè)裝置60使之有可能檢測(cè)是否在各自的輸入端62或64上出現(xiàn)時(shí)鐘信號(hào)KB-CLK或CLK3,并且還檢測(cè)是否同時(shí)在兩個(gè)輸入端62與64上出現(xiàn)時(shí)鐘信號(hào)KB-CLK與CLK3,即已激活了接點(diǎn)連接模式及無接點(diǎn)模式兩者,因?yàn)橹挥性谏鲜銮闆r中兩個(gè)時(shí)鐘信號(hào)KB-CLK與CLK3才出現(xiàn)在時(shí)鐘信號(hào)檢測(cè)裝置60的兩個(gè)輸入端62與64上。從而,時(shí)鐘信號(hào)檢測(cè)裝置60構(gòu)成有可能用它來檢測(cè)已激活接點(diǎn)連接模式與無接點(diǎn)模式兩者的附加檢測(cè)裝置。
當(dāng)時(shí)鐘信號(hào)檢測(cè)裝置60在它們的輸入端62上檢測(cè)到接點(diǎn)連接時(shí)鐘信號(hào)KB-CLK的存在時(shí),時(shí)鐘信號(hào)檢測(cè)裝置60在第一輸出端65上生成接點(diǎn)連接控制信息KBSI。當(dāng)時(shí)鐘信號(hào)檢測(cè)裝置60在它們的第二輸入端64上檢測(cè)到第三時(shí)鐘信號(hào)CLK3的存在時(shí),時(shí)鐘信號(hào)檢測(cè)裝置在它們的第一輸出端65上生成無接點(diǎn)控制信息KLSI。當(dāng)時(shí)鐘信號(hào)檢測(cè)裝置60在它們的兩個(gè)輸入端62與64上檢測(cè)到兩個(gè)時(shí)鐘信號(hào)KB-CLK與KB-CLK3的同時(shí)存在時(shí),時(shí)鐘信號(hào)檢測(cè)裝置60也在它們的輸出端65上生成接點(diǎn)連接控制信息KBSI,這意味著在這一情況中接點(diǎn)連接模式具有所謂的主功能,而時(shí)鐘信號(hào)檢測(cè)裝置60在第二輸出端66上生成禁止信息BI。
時(shí)鐘信號(hào)開關(guān)設(shè)備68的控制輸入端67連接在時(shí)鐘信號(hào)檢測(cè)裝置60的第一輸出端65上。時(shí)鐘信號(hào)開關(guān)設(shè)備68具有第一時(shí)鐘信號(hào)輸入端69、第二時(shí)鐘信號(hào)輸入端70及時(shí)鐘信號(hào)輸出端71。第一時(shí)鐘信號(hào)輸入端69連接在第一時(shí)鐘信號(hào)處理電路32的輸出端38上,作為其結(jié)果,可將具有9.6KHz頻率的第二時(shí)鐘信號(hào)CLK2作用在第一時(shí)鐘信號(hào)輸入端69上,該頻率對(duì)應(yīng)于接點(diǎn)連接模式中的數(shù)據(jù)傳輸率。第二時(shí)鐘信號(hào)輸入端70連接在第二時(shí)鐘信號(hào)處理電路42的第三輸出端52上,作為其結(jié)果,可將第五時(shí)鐘信號(hào)CLK5作用在第二時(shí)鐘信號(hào)輸入端70上,第五時(shí)鐘信號(hào)具有106KHz的頻率,它對(duì)應(yīng)于無接點(diǎn)模式中的數(shù)據(jù)傳輸率。
當(dāng)接點(diǎn)連接控制信息KBSI作用在時(shí)鐘信號(hào)開關(guān)設(shè)備68上時(shí),時(shí)鐘信號(hào)開關(guān)設(shè)備68提供從第一時(shí)鐘信號(hào)輸入端69到時(shí)鐘信號(hào)輸出端71的連接。當(dāng)無接點(diǎn)控制信息KLSI作用在時(shí)鐘信號(hào)開關(guān)設(shè)備68上時(shí),時(shí)鐘信號(hào)開關(guān)設(shè)備68提供從第二時(shí)鐘信號(hào)輸入端70到時(shí)鐘信號(hào)輸出端71的連接。從而,在時(shí)鐘信號(hào)輸出端71上總是可得到瞬時(shí)活躍模式中所需的時(shí)鐘信號(hào)。
對(duì)于接點(diǎn)連接接口裝置3的接點(diǎn)連接信號(hào)部件14中的信號(hào)調(diào)節(jié)電路31,還應(yīng)指出,信號(hào)調(diào)節(jié)電路31保證如果在其電源電位輸入端48上無電源電位VCC出現(xiàn),便將對(duì)應(yīng)于邏輯零的電位作用在單向線路34上,作為其結(jié)果,將接點(diǎn)連接接口裝置3的接點(diǎn)連接數(shù)據(jù)輸出裝置16設(shè)定為對(duì)應(yīng)于邏輯零的狀態(tài)。從而,信號(hào)調(diào)節(jié)電路31構(gòu)成在沒有電源電位VCC,即接點(diǎn)連接模式處于不活躍時(shí)保證將接點(diǎn)連接接口裝置3的接點(diǎn)連接數(shù)據(jù)輸出裝置16設(shè)定為對(duì)應(yīng)于邏輯零的狀態(tài)的裝置。
此外,關(guān)于無接點(diǎn)信號(hào)部件19中的解碼級(jí)40,應(yīng)指出,如果沒有電源電位VDD作用在其電源電位輸入端47上,解碼級(jí)40在其輸出端56上生成對(duì)應(yīng)于邏輯零的電位,作為其結(jié)果,其輸出裝置連接在輸出端56上的無接點(diǎn)接口裝置4的無接點(diǎn)數(shù)據(jù)輸出裝置20也設(shè)定為對(duì)應(yīng)于邏輯零的狀態(tài)。從而,解碼級(jí)40進(jìn)一步構(gòu)成在沒有電源電位VDD,即在無接點(diǎn)模式不活躍時(shí)保證也將無接點(diǎn)接口裝置4的無接點(diǎn)數(shù)據(jù)輸出裝置20設(shè)定為對(duì)應(yīng)于邏輯零的狀態(tài)的裝置。
圖3的數(shù)據(jù)運(yùn)載器1及數(shù)據(jù)運(yùn)載器1的電路2還包括數(shù)據(jù)傳送裝置27。數(shù)據(jù)傳送裝置27是用“或”門72以特別簡(jiǎn)單與有利的方式構(gòu)成的。這時(shí),數(shù)據(jù)傳送裝置27的數(shù)據(jù)輸入裝置28及數(shù)據(jù)輸入裝置29對(duì)應(yīng)于“或”門72的兩個(gè)輸入端而數(shù)據(jù)傳送裝置27的數(shù)據(jù)輸出裝置30對(duì)應(yīng)于“或”門72的輸出端。用作數(shù)據(jù)傳送裝置27的這一“或”門72的特別優(yōu)點(diǎn)是在其輸入端與輸出端之間基本上不存在電壓損失,作為其結(jié)果,在其輸出端上永遠(yuǎn)可獲得全電壓振幅。當(dāng)接點(diǎn)連接模式不活躍時(shí),數(shù)據(jù)傳送裝置27的第一數(shù)據(jù)輸入裝置28是在對(duì)應(yīng)于邏輯零的電位上。當(dāng)無接點(diǎn)模式不活躍時(shí),數(shù)據(jù)傳送裝置27的第二數(shù)據(jù)輸入裝置29是在對(duì)應(yīng)于邏輯零的電位上。
由于它構(gòu)成為執(zhí)行邏輯“或”功能,“或”門72能以下述方式將在第一數(shù)據(jù)輸入裝置28上接收的數(shù)據(jù)及在第二數(shù)據(jù)輸入裝置29上接收的數(shù)據(jù)傳送給數(shù)據(jù)輸出裝置30,即如果分別出現(xiàn)上述數(shù)據(jù),則分別傳送所述數(shù)據(jù),及如果同時(shí)出現(xiàn)所述數(shù)據(jù)則同時(shí)將它們傳送給數(shù)據(jù)輸出裝置30并從而到數(shù)據(jù)處理裝置22。
在本例中,數(shù)據(jù)處理裝置22包括具有數(shù)據(jù)輸入端74、時(shí)鐘信號(hào)輸入端75及數(shù)據(jù)輸出端76的所謂同步觸發(fā)器73。數(shù)據(jù)輸入端74連接在數(shù)據(jù)處理裝置22的數(shù)據(jù)輸入裝置23上。時(shí)鐘信號(hào)輸入端75通過時(shí)鐘信號(hào)線77連接在時(shí)鐘信號(hào)開關(guān)設(shè)備68的時(shí)鐘信號(hào)輸出端71上,作為其結(jié)果,同步觸發(fā)器73總是通過時(shí)鐘信號(hào)輸入端75接收活躍模式中所需的時(shí)鐘信號(hào)CLK2或CLK5。同步觸發(fā)器73用于相對(duì)于各自的時(shí)鐘信號(hào)CLK2或CLK5同步作用在數(shù)據(jù)輸入端74上的數(shù)據(jù)。從同步觸發(fā)器73的輸出端76將同步的數(shù)據(jù)作用在數(shù)據(jù)調(diào)節(jié)裝置79的輸入端78上,這是以串行方式實(shí)行的。數(shù)據(jù)調(diào)節(jié)裝置79基本上包括通用同步發(fā)射/接收單元,它除了其它功能以外尤其起動(dòng)串行方式與并行方式之間的數(shù)據(jù)轉(zhuǎn)換,并且它包含能檢測(cè)數(shù)據(jù)傳輸錯(cuò)誤的檢錯(cuò)裝置,及還包含允許將數(shù)據(jù)嵌入所要求的數(shù)據(jù)中的裝置。在本例中,數(shù)據(jù)調(diào)節(jié)裝置79是以硬件形式實(shí)現(xiàn)的。然而它們也能以軟件形式實(shí)現(xiàn)。
除了數(shù)據(jù)輸入端78,數(shù)據(jù)調(diào)節(jié)裝置79還具有連接在數(shù)據(jù)處理裝置22的數(shù)據(jù)輸出裝置24上的數(shù)據(jù)輸出端80。此外,數(shù)據(jù)調(diào)節(jié)裝置79具有能通過它作用第一時(shí)鐘信號(hào)(CLK1)的第一時(shí)鐘信號(hào)輸入端81,能取決于激活的模式通過它作用第三時(shí)鐘信號(hào)CLK3的第二時(shí)鐘信號(hào)輸入端82及能取決于激活的模式通過它作用通過時(shí)鐘信號(hào)線77來自時(shí)鐘信號(hào)開關(guān)設(shè)備68的時(shí)鐘信號(hào)輸出端的第二時(shí)鐘信號(hào)CLK2或第五時(shí)鐘信號(hào)CLK5之一的第三時(shí)鐘信號(hào)輸入端83。
數(shù)據(jù)調(diào)節(jié)裝置79包含由多個(gè)寄存器構(gòu)成的寄存器裝置84。
數(shù)據(jù)處理裝置22還包含微處理器85。微處理器85通過總線86連接在寄存器裝置84上,使微處理器85能讀出與讀入寄存器裝置。
微處理器85還具有第一時(shí)鐘信號(hào)輸入端87及第二時(shí)鐘信號(hào)輸入端88。第一時(shí)鐘信號(hào)CLK1能通過第一時(shí)鐘信號(hào)輸入端87作用在微處理器85上。第三時(shí)鐘信號(hào)CLK3能通過第二時(shí)鐘信號(hào)輸入端88作用在微處理器85上。
微處理器85通過構(gòu)成總線25的一部分的總線89連接在存儲(chǔ)裝置26上。在微處理器85的協(xié)助下數(shù)據(jù)能通過總線89加載到存儲(chǔ)裝置26中,即數(shù)據(jù)運(yùn)載器1以接點(diǎn)連接模式或無接點(diǎn)模式接收的數(shù)據(jù)。
存儲(chǔ)裝置26通過也構(gòu)成總線25的一部分的另一總線90連接在數(shù)據(jù)調(diào)節(jié)裝置79上。利用這另一總線90在受微處理器85控制的數(shù)據(jù)調(diào)節(jié)裝置79的協(xié)助下能從存儲(chǔ)裝置26中讀取數(shù)據(jù),讀出數(shù)據(jù)之后由數(shù)據(jù)運(yùn)載器1在接點(diǎn)連接模式或無接點(diǎn)模式中輸出它們。
當(dāng)在接點(diǎn)連接模式中時(shí),數(shù)據(jù)運(yùn)載器1通過接點(diǎn)陣列5的接點(diǎn)11接收數(shù)據(jù)并通過雙向線路33、信號(hào)調(diào)節(jié)電路31、單向線路34及接點(diǎn)連接數(shù)據(jù)輸出裝置16將這樣接收的數(shù)據(jù)作用在數(shù)據(jù)傳送裝置27的第一數(shù)據(jù)輸入裝置28上。數(shù)據(jù)傳送裝置27將作用的數(shù)據(jù)傳送到它們的數(shù)據(jù)輸出裝置30并從而到數(shù)據(jù)處理裝置22,后者保證在同步觸發(fā)器73、數(shù)據(jù)調(diào)節(jié)裝置79及微處理器85的協(xié)助下將接收的數(shù)據(jù)存儲(chǔ)在存儲(chǔ)裝置26中。
類似地,將在數(shù)據(jù)運(yùn)載器1的無接點(diǎn)模式中接收的數(shù)據(jù)-即用傳輸線圈18在無接點(diǎn)方式中接收并用解碼級(jí)40解碼的-通過所述級(jí)的輸出端56從解碼級(jí)40作用在數(shù)據(jù)傳送裝置27的第二數(shù)據(jù)輸入裝置29上。在本例中,數(shù)據(jù)傳送裝置27還保證無故障地將作用的數(shù)據(jù)傳送到數(shù)據(jù)輸出裝置30并從而到數(shù)據(jù)處理裝置22,后者以類似的方式保證將接收的數(shù)據(jù)加載到存儲(chǔ)裝置26中。
當(dāng)在圖3的數(shù)據(jù)運(yùn)載器1中接點(diǎn)連接模式與無接點(diǎn)模式都激活并將接收的數(shù)據(jù)作用在數(shù)據(jù)傳送裝置27的第一數(shù)據(jù)輸入裝置28及第二數(shù)據(jù)輸入裝置29兩者上時(shí),數(shù)據(jù)傳送裝置27將同時(shí)接收的數(shù)據(jù)同時(shí)傳送給數(shù)據(jù)輸出裝置30,作為其結(jié)果,將基本上構(gòu)成無意義及無用的數(shù)據(jù)混合物的同時(shí)傳送的數(shù)據(jù)引導(dǎo)到數(shù)據(jù)處理裝置22并最終到數(shù)據(jù)調(diào)節(jié)裝置79。在本例中,時(shí)鐘信號(hào)檢測(cè)裝置60檢測(cè)到分別在其輸入端62與64上同時(shí)出現(xiàn)時(shí)鐘信號(hào)KB-CLK及時(shí)鐘信號(hào)CLK3,作為結(jié)果,時(shí)鐘信號(hào)檢測(cè)裝置在其第二輸出端66上生成禁止信息BI。禁止信息BI通過線路91作用在數(shù)據(jù)調(diào)節(jié)裝置79的控制輸入端92上。在數(shù)據(jù)調(diào)節(jié)裝置79中禁止信息BI禁止處理作用在數(shù)據(jù)處理裝置22上及從而通過數(shù)據(jù)輸入裝置23到數(shù)據(jù)調(diào)節(jié)裝置79上的數(shù)據(jù),即在本例中無意義與無用的數(shù)據(jù)混合物。這意味著在檢測(cè)到接點(diǎn)連接模式與無接點(diǎn)模式都已激活時(shí),時(shí)鐘信號(hào)檢測(cè)裝置60能導(dǎo)致禁止處理數(shù)據(jù)處理裝置22通過其數(shù)據(jù)輸入裝置23作用的數(shù)據(jù)。
應(yīng)指出數(shù)據(jù)處理裝置22的數(shù)據(jù)輸出裝置24與接點(diǎn)連接接口裝置3的接點(diǎn)連接數(shù)據(jù)輸入裝置17與無接點(diǎn)接口裝置4的無接點(diǎn)數(shù)據(jù)輸入裝置21是互相電連接的。對(duì)于簡(jiǎn)單的電路設(shè)計(jì)這特別有利。然而,用圖1中所示的數(shù)據(jù)運(yùn)載器1也能獲得這一優(yōu)點(diǎn)。
在激活接點(diǎn)連接模式時(shí)及在激活無接點(diǎn)模式時(shí)都能在微處理器85控制下的數(shù)據(jù)調(diào)節(jié)裝置79的協(xié)助下從存儲(chǔ)裝置26中讀取存儲(chǔ)在存儲(chǔ)裝置26中并要由數(shù)據(jù)運(yùn)載器1輸出的數(shù)據(jù)。該數(shù)據(jù)能通過數(shù)據(jù)調(diào)節(jié)裝置79的數(shù)據(jù)輸出端80及數(shù)據(jù)處理裝置22的數(shù)據(jù)輸出裝置24作用在接點(diǎn)連接接口裝置3的數(shù)據(jù)輸入裝置17及無接點(diǎn)接口裝置4的數(shù)據(jù)輸入裝置21上。從而,如果數(shù)據(jù)載體1輸出數(shù)據(jù),輸出的數(shù)據(jù)是由接點(diǎn)陣列5的接點(diǎn)11及傳輸線圈18兩者作用的,這完全沒有任何缺點(diǎn)。
本發(fā)明不限于此前用示例方式描述的實(shí)施例。應(yīng)指出,構(gòu)成為執(zhí)行邏輯“或”功能的數(shù)據(jù)傳送裝置也能用本質(zhì)上更復(fù)雜的電路設(shè)計(jì)的電路實(shí)現(xiàn)。
權(quán)利要求
1.一種數(shù)據(jù)運(yùn)載器(1),它能在接點(diǎn)連接模式及無接點(diǎn)模式中工作,及它包含下面指定的裝置,即接點(diǎn)連接接口裝置(3),通過它能在接點(diǎn)連接模式中接收數(shù)據(jù),及它包含用于提供在接點(diǎn)連接模式中接收的數(shù)據(jù)的接點(diǎn)連接數(shù)據(jù)輸出裝置(16),以及無接點(diǎn)接口裝置(4),通過它能在無接點(diǎn)模式中接收數(shù)據(jù),及它包含用于提供在無接點(diǎn)模式中接收的數(shù)據(jù)的無接點(diǎn)數(shù)據(jù)輸出裝置(20),以及數(shù)據(jù)處理裝置(22),它包含用于接收在接點(diǎn)連接模式中接收的及在無接點(diǎn)模式中接收的數(shù)據(jù)的數(shù)據(jù)輸入裝置(23),及能用該數(shù)據(jù)處理裝置來處理在接點(diǎn)連接模式中接收的及在無接點(diǎn)模式中接收的數(shù)據(jù),以及數(shù)據(jù)傳送裝置(27)它包含第一數(shù)據(jù)輸入裝置(28)與第二數(shù)據(jù)輸入裝置(29)以及數(shù)據(jù)輸出裝置(30),其中第一數(shù)據(jù)輸入裝置(28)連接在接點(diǎn)連接接口裝置(3)的接點(diǎn)連接數(shù)據(jù)輸出裝置(16)上,及其中第二數(shù)據(jù)輸入裝置(29)連接在無接點(diǎn)接口裝置(4)的無接點(diǎn)數(shù)據(jù)輸出裝置(20)上,及其中數(shù)據(jù)輸出裝置(30)連接在數(shù)據(jù)處理裝置(22)的數(shù)據(jù)輸入裝置(23)上;以及它構(gòu)成為傳送在接點(diǎn)連接模式中接收并作用在其第一數(shù)據(jù)輸入裝置(28)上的數(shù)據(jù),及傳送在無接點(diǎn)模式中接收并通過它們的數(shù)據(jù)輸出裝置(30)作用在數(shù)據(jù)處理裝置(22)上的數(shù)據(jù),及禁止將從它們的數(shù)據(jù)輸入裝置之一(28或29)接收的數(shù)據(jù)傳送到另一個(gè)數(shù)據(jù)輸入裝置(29或28),其特征在于數(shù)據(jù)傳送裝置(27)是構(gòu)造成執(zhí)行邏輯“或”功能,及根據(jù)這一構(gòu)造,數(shù)據(jù)傳送裝置(27)適合于將在它們的第一數(shù)據(jù)輸入裝置(28)與它們的第二數(shù)據(jù)輸入裝置(29)上同時(shí)接收的數(shù)據(jù)同時(shí)傳送到它們的數(shù)據(jù)輸出裝置(30)并從而到數(shù)據(jù)處理裝置(22)。
2.權(quán)利要求1中所要求的數(shù)據(jù)運(yùn)載器(1),其特征在于該數(shù)據(jù)傳送裝置(27)是用“或”門(72)構(gòu)成的。
3.權(quán)利要求1中所要求的數(shù)據(jù)運(yùn)載器(1),其特征在于數(shù)據(jù)處理裝置(22)包含用于輸出要在接點(diǎn)連接模式及無接點(diǎn)模式中輸出的數(shù)據(jù)的數(shù)據(jù)輸出裝置(24),以及接點(diǎn)連接接口裝置(3)包含用于接收要在接點(diǎn)連接模式中輸出的數(shù)據(jù)的接點(diǎn)連接數(shù)據(jù)輸入裝置(17);以及無接點(diǎn)接口裝置(4)包含用于接收要在無接點(diǎn)模式中輸出的無接點(diǎn)數(shù)據(jù)輸入裝置(21),以及數(shù)據(jù)處理裝置(22)的數(shù)據(jù)輸出裝置(24)及接點(diǎn)連接接口裝置(3)的接點(diǎn)連接數(shù)據(jù)輸入裝置(17)及無接點(diǎn)接口裝置(4)的無接點(diǎn)數(shù)據(jù)輸入裝置(21)是互相電連接的。
4.權(quán)利要求1中所要求的數(shù)據(jù)運(yùn)載器(1),其特征在于已設(shè)置了裝置(31),它在接點(diǎn)連接模式不活躍時(shí)導(dǎo)致將接點(diǎn)連接接口裝置(3)的接點(diǎn)連接數(shù)據(jù)輸出裝置(16)設(shè)定為對(duì)應(yīng)于邏輯零的狀態(tài),以及已設(shè)置了另一裝置(40),它在無接點(diǎn)模式下不活躍時(shí)導(dǎo)致將無接點(diǎn)接口裝置(4)的無接點(diǎn)數(shù)據(jù)輸出裝置(20)類似地設(shè)定為對(duì)應(yīng)于邏輯零的狀態(tài)。
5.權(quán)利要求1中所要求的數(shù)據(jù)運(yùn)載器(1),其特征在于已設(shè)置了檢測(cè)裝置(60),它能檢測(cè)已激活了接點(diǎn)連接模式及無接點(diǎn)模式兩者,及它在檢測(cè)到接點(diǎn)連接模式與無接點(diǎn)模式兩者都已激活時(shí),能導(dǎo)致禁止數(shù)據(jù)處理裝置(22)處理通過它們的數(shù)據(jù)輸入裝置(23)作用在所述數(shù)據(jù)處理裝置上的數(shù)據(jù)。
6.權(quán)利要求5中所要求的數(shù)據(jù)運(yùn)載器(1),其特征在于,檢測(cè)裝置(60)是用時(shí)鐘信號(hào)檢測(cè)裝置構(gòu)成的,它能檢測(cè)在接點(diǎn)連接模式激活時(shí)出現(xiàn)的接點(diǎn)連接時(shí)鐘信號(hào)(KB-CLK)的存在及在無接點(diǎn)模式激活時(shí)出現(xiàn)的無接點(diǎn)時(shí)鐘信號(hào)(CLK3)的存在。
7.一種用于數(shù)據(jù)運(yùn)載器(1)的電路(2),該電路能在接點(diǎn)連接模式及無接點(diǎn)模式中工作,及它包含下面指定的裝置,即接點(diǎn)連接接口裝置(3),能通過它在接點(diǎn)連接模式中接收數(shù)據(jù),及它包含用于提供在接點(diǎn)連接模式中接收的數(shù)據(jù)的接點(diǎn)連接數(shù)據(jù)輸出裝置(16),以及無接點(diǎn)接口裝置(4),能通過它在無接點(diǎn)模式中接收數(shù)據(jù),及它含用于提供在無接點(diǎn)模式中接收的數(shù)據(jù)的無接點(diǎn)數(shù)據(jù)輸出裝置(20),以及數(shù)據(jù)處理裝置(22),它包含用于接收在接點(diǎn)連接模式中接收及在無接點(diǎn)模式中接收的數(shù)據(jù)的數(shù)據(jù)輸入裝置(23),及能用該數(shù)據(jù)處理裝置來處理在接點(diǎn)連接模式中接收及在無接點(diǎn)模式中接收的數(shù)據(jù),以及數(shù)據(jù)傳送裝置(27),它包含第一數(shù)據(jù)輸入裝置(28)與第二數(shù)據(jù)輸入裝置(29)以及數(shù)據(jù)輸出裝置(30),其中第一數(shù)據(jù)輸入裝置(28)連接在接點(diǎn)連接接口裝置(3)的接點(diǎn)連接數(shù)據(jù)輸出裝置(16)上,及其中第二數(shù)據(jù)輸入裝置(29)連接在無接點(diǎn)接口裝置(4)的無接點(diǎn)數(shù)據(jù)輸出裝置(20)上,及其中數(shù)據(jù)輸出裝置(30)連接在數(shù)據(jù)處理裝置(22)的數(shù)據(jù)輸入裝置(23)上,以及它構(gòu)造成傳送在接點(diǎn)連接模式中接收并作用在其第一數(shù)據(jù)輸入裝置(28)上的數(shù)據(jù),及傳送在無接點(diǎn)模式中接收并通過它們的數(shù)據(jù)輸出裝置(30)作用在數(shù)據(jù)處理裝置(22)上的數(shù)據(jù),及禁止將所接收的數(shù)據(jù)從它們的數(shù)據(jù)輸入裝置之一(28或29)傳送到另一個(gè)數(shù)據(jù)輸入裝置(29或28),其特征在于數(shù)據(jù)傳送裝置(27)構(gòu)造成執(zhí)行邏輯“或”功能,以及根據(jù)這一構(gòu)造,數(shù)據(jù)傳送裝置(27)適合于將在它們的第一數(shù)據(jù)輸入裝置(28)及它們的第二數(shù)據(jù)輸入裝置(29)上同時(shí)接收的數(shù)據(jù)同時(shí)傳送到它們的數(shù)據(jù)輸出裝置(30)并從而到數(shù)據(jù)處理裝置(22)。
8.權(quán)利要求7中所要求的電路(2),其特征在于數(shù)據(jù)傳送裝置(27)是用“或”門(72)構(gòu)成的。
9.權(quán)利要求7中所要求的電路(2),其特征在于數(shù)據(jù)處理裝置(22)包含用于輸出要在接點(diǎn)連接模式及無接點(diǎn)模式中輸出的數(shù)據(jù)的數(shù)據(jù)輸出裝置(24),以及接點(diǎn)連接接口裝置(3)包含用于接收要在接點(diǎn)連接模式中輸出的數(shù)據(jù)的接點(diǎn)連接數(shù)據(jù)輸入裝置(17),以及無接點(diǎn)接口裝置(4)包含用于接收要在無接點(diǎn)模式中輸出的數(shù)據(jù)的無接點(diǎn)數(shù)據(jù)輸入裝置(21),以及數(shù)據(jù)處理裝置(22)的數(shù)據(jù)輸出裝置(24)及接點(diǎn)連接接口裝置(3)的接點(diǎn)連接數(shù)據(jù)輸入裝置(17)及無接點(diǎn)接口裝置(4)的無接點(diǎn)數(shù)據(jù)輸入裝置(21)是互相電連接的。
10.權(quán)利要求7中所要求的電路(2),其特征在于已設(shè)置了裝置(31),它在接點(diǎn)連接模式不活躍時(shí)導(dǎo)致將接點(diǎn)連接接口裝置(3)的接點(diǎn)連接數(shù)據(jù)輸出裝置(16)設(shè)定為對(duì)應(yīng)于邏輯零的狀態(tài),以及已設(shè)置了另一裝置(40),它在無接點(diǎn)模式不活躍時(shí)導(dǎo)致將無接點(diǎn)接口裝置(4)的無接點(diǎn)數(shù)據(jù)輸出裝置(20)類似地設(shè)定為對(duì)應(yīng)于邏輯零的狀態(tài)。
11.權(quán)利要求7中所要求的電路(2),其特征在于,已設(shè)置了檢測(cè)裝置(60),它能檢測(cè)已激活了接點(diǎn)連接模式及無接點(diǎn)模式兩者,及它在檢測(cè)到已激活了接點(diǎn)連接模式及無接點(diǎn)模式兩者之一事實(shí)時(shí)能導(dǎo)致禁止數(shù)據(jù)處理裝置(22)處理通過它們的數(shù)據(jù)輸入裝置(23)作用在所述數(shù)據(jù)處理裝置上的數(shù)據(jù)。
12.權(quán)利要求11中所要求的電路(2),其特征在于檢測(cè)裝置(60)是用時(shí)鐘信號(hào)檢測(cè)裝置構(gòu)成的,它能檢測(cè)在激活接點(diǎn)連接模式時(shí)出現(xiàn)的接點(diǎn)連接時(shí)鐘信號(hào)(KB-CLK)的存在及在激活無接點(diǎn)模式時(shí)出現(xiàn)的無接點(diǎn)時(shí)鐘信號(hào)(CLK3)的存在。
全文摘要
一種能在接點(diǎn)連接模式及無接點(diǎn)模式中工作的數(shù)據(jù)運(yùn)載器(1)及用于這一數(shù)據(jù)運(yùn)載器(1)的電路(2)具有接點(diǎn)連接接口裝置(3)、無接點(diǎn)接口裝置(4)、數(shù)據(jù)處理裝置(22)及數(shù)據(jù)傳送裝置(27),用數(shù)據(jù)傳送裝置能將接點(diǎn)連接模式激活時(shí)及無接點(diǎn)模式激活時(shí)接收的數(shù)據(jù)從各自的接口裝置(3,4)傳送到數(shù)據(jù)處理裝置(22),數(shù)據(jù)傳送裝置(27)構(gòu)造成執(zhí)行邏輯“或”功能,及根據(jù)這一構(gòu)造,當(dāng)接點(diǎn)連接接口裝置(3)及無接點(diǎn)接口裝置(4)同時(shí)接收數(shù)據(jù)時(shí),將所述同時(shí)接收的數(shù)據(jù)傳送到數(shù)據(jù)處理裝置(22)。
文檔編號(hào)G06K19/07GK1242850SQ98801561
公開日2000年1月26日 申請(qǐng)日期1998年9月11日 優(yōu)先權(quán)日1997年10月22日
發(fā)明者D·J·貝爾格, B·恰爾, K·西克特 申請(qǐng)人:皇家菲利浦電子有限公司