一種數(shù)據(jù)安全保護系統(tǒng)的制作方法
【技術領域】
[0001]本發(fā)明屬于云計算技術領域,尤其涉及一種數(shù)據(jù)安全保護系統(tǒng)。
【背景技術】
[0002]隨著云技術的不斷發(fā)展,云存儲作為一種廉價的存儲方式,為用戶提供了一種實用的數(shù)據(jù)存儲解決方案,以滿足用戶不斷增長的存儲需求。無論是個人用戶還是企業(yè)用戶,數(shù)據(jù)所有者都不可避免的會對云存儲的數(shù)據(jù)安全和隱私抱有顧慮。尤其針對企業(yè)而言,存儲于云存儲設備中的各種數(shù)據(jù)需要能夠保證絕對的安全,一旦某些重要數(shù)據(jù)發(fā)生泄漏,對企業(yè)將造成難以估計的損失。然而,對于提供云存儲服務的供應商而言,其可能會訪問到云存儲設備中的各種數(shù)據(jù),這將極大的增加用戶對云存儲數(shù)據(jù)安全性的顧慮。目前,傳統(tǒng)的數(shù)據(jù)保護系統(tǒng),存在可靠性差的問題。
【發(fā)明內容】
[0003]本發(fā)明提供一種數(shù)據(jù)安全保護系統(tǒng),以解決上述【背景技術】中傳統(tǒng)的數(shù)據(jù)保護系統(tǒng),存在可靠性差的問題。
[0004]本發(fā)明所解決的技術問題采用以下技術方案來實現(xiàn):本發(fā)明提供一種數(shù)據(jù)安全保護系統(tǒng),其特征在于:包括數(shù)據(jù)處理模塊、存儲模塊、數(shù)據(jù)保護模塊,所述數(shù)據(jù)處理模塊包括芯片U1、三極管Q1、電阻R1、電阻R2、開關SI,所述芯片Ul的引腳10接開關SI的一端,其引腳17接三極管Ql的基極,其引腳18接三極管Ql的集電極,所述開關SI的另一端節(jié)電阻Rl的一端、電阻R2的一端,所述電阻Rl的另一端接電壓+12V,所述電阻R2的另一端接地,所述三極管Ql的發(fā)射極接地,所述存儲模塊包括芯片U3、接口 J1,所述芯片U3的引腳I接芯片Ul的引腳37,其引腳2接芯片Ul的引腳36,其引腳3接芯片Ul的引腳35,其引腳4接芯片Ul的引腳34,其引腳5接芯片Ul的引腳33,其引腳6接芯片Ul的引腳32,其引腳7接芯片Ul的引腳31,其引腳8接芯片Ul的引腳30,其引腳18接芯片Ul的引腳21,其引腳19接芯片Ul的引腳22,其引腳20接其引腳21且都接地,其引腳22接接口 Jl的引腳1,其引腳23接接口 Jl的引腳2,其引腳24接接口 Jl的引腳3,其引腳25接接口 Jl的引腳4,其引腳26接接口 Jl的引腳5,其引腳27接接口 Jl的引腳6,其引腳28接接口 Jl的引腳7,其引腳29接接口 Jl的引腳8,所述數(shù)據(jù)保護模塊包括光電耦合U2、電阻R17、電容Cll、電容C10、電阻R5、三極管Q5、發(fā)光二極管D3,所述光電耦合U2的引腳I接電容Cl I的一端、三極管Q5的基極且都接電壓+5V,其引腳2接電容Cll的一端、發(fā)光二極管D3的陽極、電阻R5的一端、電容Cll的另一端且都接芯片Ul的引腳28,其引腳3接電阻R17的一端、二極管D4的陽極、電容ClO的一端,其引腳4接電容ClO的另一端且接地,所述三極管Q5的發(fā)射極接電阻R17的另一端、二極管D4的陰極且都接電壓+12V,所述電阻R5的另一端接發(fā)光二極管D3的陰極且都接地。
[0005]所述芯片Ul選用MCU芯片。
[0006]所述芯片U2選用CY7C1049B-15型號的芯片。
[0007]本發(fā)明的有益效果為:
I本專利的存儲模塊,采用異構存儲的方式,能夠將不同廠家的存儲器統(tǒng)一管理,實現(xiàn)無縫隙兼容,并實現(xiàn)同步或者異步存儲鏡像,最大限度的保護存儲設備,提高系統(tǒng)的可靠性。
[0008]2本專利采用模塊化的體系架構,使得這些功能模塊具備相互獨立相互依賴性,依賴性體現(xiàn)在各個功能模塊是或多或少具有相關性。
[0009]3本專利數(shù)據(jù)保護模塊中的光電耦合部分的設計,用來隔離高頻電路與低頻電路高頻電路產生的高頻信號會干擾低頻電路,對數(shù)據(jù)進行保護,進而提高系統(tǒng)的穩(wěn)定性。
[0010]4本專利的電路結構簡單,各元器件少、制造成本低,具有穩(wěn)定性好、可靠性高、抗干擾性強等特點。
【附圖說明】
[0011]圖1是本發(fā)明的數(shù)據(jù)處理模塊和存儲模塊的電路原理圖;
圖2是本發(fā)明的數(shù)據(jù)保護模塊的電路原理圖。
【具體實施方式】
[0012]以下結合附圖對本發(fā)明做進一步描述:
實施例:
本實施例包括:數(shù)據(jù)處理模塊(圖1)、存儲模塊(圖1)、數(shù)據(jù)保護模塊(圖2)。
[0013]圖1中,數(shù)據(jù)處理模塊包括芯片Ul、三極管Ql、電阻R1、電阻R2、開關SI,芯片Ul的引腳10接開關SI的一端,其引腳17接三極管Ql的基極,其引腳18接三極管Ql的集電極,開關SI的另一端節(jié)電阻Rl的一端、電阻R2的一端,電阻Rl的另一端接電壓+12V,電阻R2的另一端接地,三極管Ql的發(fā)射極接地。
[0014]圖1中,存儲模塊包括芯片U3、接口 J1,芯片U3的引腳I接芯片Ul的引腳37,其引腳2接芯片Ul的引腳36,其引腳3接芯片Ul的引腳35,其引腳4接芯片Ul的引腳34,其引腳5接芯片Ul的引腳33,其引腳6接芯片Ul的引腳32,其引腳7接芯片Ul的引腳31,其引腳8接芯片Ul的引腳30,其引腳18接芯片Ul的引腳21,其引腳19接芯片Ul的引腳22,其引腳20接其引腳21且都接地,其引腳22接接口 JI的引腳I,其引腳23接接口Jl的引腳2,其引腳24接接口 Jl的引腳3,其引腳25接接口 Jl的引腳4,其引腳26接接口 Jl的引腳5,其引腳27接接口 Jl的引腳6,其引腳28接接口 Jl的引腳7,其引腳29接接口 Jl的引腳8。
[0015]圖2中,數(shù)據(jù)保護模塊包括光電耦合U2、電阻R17、電容Cl 1、電容C10、電阻R5、三極管Q5、發(fā)光二極管D3,所述光電稱合U2的引腳I接電容Cll的一端、三極管Q5的基極且都接電壓+5V,其引腳2接電容Cll的一端、發(fā)光二極管D3的陽極、電阻R5的一端、電容Cll的另一端且都接芯片Ul的引腳28,其引腳3接電阻R17的一端、二極管D4的陽極、電容ClO的一端,其引腳4接電容ClO的另一端且接地,三極管Q5的發(fā)射極接電阻R17的另一端、二極管D4的陰極且都接電壓+12V,電阻R5的另一端接發(fā)光二極管D3的陰極且都接地。
[0016]利用本發(fā)明的技術方案,或本領域的技術人員在本發(fā)明技術方案的啟發(fā)下,設計出類似的技術方案,而達到上述技術效果的,均是落入本發(fā)明的保護范圍。
【主權項】
1.一種數(shù)據(jù)安全保護系統(tǒng),其特征在于:包括數(shù)據(jù)處理模塊、存儲模塊、數(shù)據(jù)保護模塊,所述數(shù)據(jù)處理模塊包括芯片Ul、三極管Q1、電阻R1、電阻R2、開關SI,所述芯片Ul的引腳10接開關SI的一端,其引腳17接三極管Ql的基極,其引腳18接三極管Ql的集電極,所述開關SI的另一端節(jié)電阻Rl的一端、電阻R2的一端,所述電阻Rl的另一端接電壓+12V,所述電阻R2的另一端接地,所述三極管Ql的發(fā)射極接地,所述存儲模塊包括芯片U3、接口J1,所述芯片U3的引腳I接芯片Ul的引腳37,其引腳2接芯片Ul的引腳36,其引腳3接芯片Ul的引腳35,其引腳4接芯片Ul的引腳34,其引腳5接芯片Ul的引腳33,其引腳6接芯片Ul的引腳32,其引腳7接芯片Ul的引腳31,其引腳8接芯片Ul的引腳30,其引腳18接芯片Ul的引腳21,其引腳19接芯片Ul的引腳22,其引腳20接其引腳21且都接地,其引腳22接接口 Jl的引腳1,其引腳23接接口 Jl的引腳2,其引腳24接接口 Jl的引腳3,其引腳25接接口 Jl的引腳4,其引腳26接接口 Jl的引腳5,其引腳27接接口 Jl的引腳6,其引腳28接接口 Jl的引腳7,其引腳29接接口 Jl的引腳8,所述數(shù)據(jù)保護模塊包括光電耦合U2、電阻R17、電容C11、電容C10、電阻R5、三極管Q5、發(fā)光二極管D3,所述光電耦合U2的引腳I接電容Cll的一端、三極管Q5的基極且都接電壓+5V,其引腳2接電容Cll的一端、發(fā)光二極管D3的陽極、電阻R5的一端、電容Cll的另一端且都接芯片Ul的引腳28,其引腳3接電阻R17的一端、二極管D4的陽極、電容ClO的一端,其引腳4接電容ClO的另一端且接地,所述三極管Q5的發(fā)射極接電阻R17的另一端、二極管D4的陰極且都接電壓+12V,所述電阻R5的另一端接發(fā)光二極管D3的陰極且都接地。2.根據(jù)權利要求1所述的一種數(shù)據(jù)安全保護系統(tǒng),其特征在于:所述芯片Ul選用MCU-H-* I I心斤。3.根據(jù)權利要求1所述的一種數(shù)據(jù)安全保護系統(tǒng),其特征在于:所述芯片U2選用CY7C1049B-15型號的芯片。
【專利摘要】本發(fā)明屬于云計算技術領域,尤其涉及一種數(shù)據(jù)安全保護系統(tǒng),包括數(shù)據(jù)處理模塊、存儲模塊、數(shù)據(jù)保護模塊,所述數(shù)據(jù)處理模塊包括芯片U1、三極管Q1、電阻R1、電阻R2、開關S1,所述芯片U1的引腳10接開關S1的一端,所述存儲模塊包括芯片U3、接口J1,所述芯片U3的引腳1接芯片U1的引腳37,所述數(shù)據(jù)保護模塊包括光電耦合U2、電阻R17、電容C11、電容C10、電阻R5、三極管Q5、發(fā)光二極管D3,所述光電耦合U2的引腳1接電容C11的一端。
【IPC分類】G06F21/78
【公開號】CN105631365
【申請?zhí)枴緾N201410708160
【發(fā)明人】王志全
【申請人】天津阜遠昊泰科技有限公司
【公開日】2016年6月1日
【申請日】2014年11月28日