集成電路的繞線方法與相關(guān)集成電路的制作方法
【專利摘要】本發(fā)明提供一種集成電路的繞線方法與相關(guān)集成電路,該集成電路的繞線方法包含:根據(jù)該集成電路的一系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)的繞線架構(gòu),決定一信號源與對應(yīng)的一接收端之間的一信號路徑;根據(jù)該信號路徑,決定獨(dú)立于該系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)的一獨(dú)立電源供應(yīng)網(wǎng)絡(luò)的繞線架構(gòu);以及根據(jù)該信號路徑與該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)的繞線架構(gòu),進(jìn)行繞線。其中,該系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)與該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)分別連接至不同的電壓源。
【專利說明】
集成電路的繞線方法與相關(guān)集成電路
技術(shù)領(lǐng)域
[0001]本發(fā)明關(guān)于集成電路的繞線,是指一種繞線方法與相關(guān)集成電路,可提升集成電路內(nèi)部特定信號的噪聲免疫能力。
【背景技術(shù)】
[0002]擺放與繞線(Place and Route)是集成電路設(shè)計(jì)中的一個(gè)階段,這階段牽涉到集成電路內(nèi)部各種有源電路元件以及邏輯柵的擺放(placement),以及沿著已經(jīng)擺放好的電路元件加入導(dǎo)線,進(jìn)行元件間的導(dǎo)線連接,也就是繞線(routing)。由于繞線必須滿足集成電路所采用的工藝的限制與特定規(guī)則,因此擺放與繞線相當(dāng)復(fù)雜度且繁瑣,一般都通過自動(dòng)擺放與繞線(Automatic Placement and Routing, APR)軟件來實(shí)現(xiàn)。
[0003]隨著半導(dǎo)體工藝的進(jìn)步,集成電路內(nèi)部的電路元件數(shù)量與密度日與漸增,這讓APR軟件的負(fù)擔(dān)越來越大。特別是,部分電路元件為了避免受到其他元件的干擾,保證自身的效能表現(xiàn),可能存在特殊的繞線需求,例如說,周遭必須凈空,不能有其他導(dǎo)線經(jīng)過,或者是不能有導(dǎo)線穿過其上方或下方。
[0004]另外,因信號源所產(chǎn)生的信號需要被特別保護(hù),例如時(shí)脈信號,由于時(shí)脈信號中的抖動(dòng)(jitter)與噪聲往往會(huì)嚴(yán)重影響到高速運(yùn)作的有源電路元件的性能,因此需要被特別保護(hù)。再者,電源供應(yīng)網(wǎng)絡(luò)所供應(yīng)的電源完整性(Power integrity)往往隨著負(fù)載輕重有所不同。當(dāng)處在重負(fù)載狀態(tài)下,系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)所供應(yīng)的電壓可能會(huì)有所浮動(dòng),從而影響緩沖器的運(yùn)作。由此可知,APR軟件可能無法滿足所有特殊繞線需求,造成自動(dòng)繞線程序失敗。因此,傳統(tǒng)的繞線方式存在亟需被改善的缺陷。
【發(fā)明內(nèi)容】
[0005]為了解決傳統(tǒng)繞線方法面臨的問題,本發(fā)明提供一種用于APR軟件的繞線原則與方法,主要借由在集成電路中額外設(shè)置獨(dú)立于系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)的獨(dú)立電源供應(yīng)網(wǎng)絡(luò),從而保護(hù)特定電路之間的信號傳輸免于受到噪聲的干擾。
[0006]本發(fā)明的一實(shí)施例提供一種集成電路的繞線方法,該方法包含:根據(jù)該集成電路的一系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)的繞線架構(gòu),決定一信號源與對應(yīng)的一接收端之間的一信號路徑;根據(jù)該信號路徑,決定獨(dú)立于該系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)的一獨(dú)立電源供應(yīng)網(wǎng)絡(luò)的繞線架構(gòu);以及根據(jù)該信號路徑與該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)的繞線架構(gòu),進(jìn)行繞線;其中,該系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)與該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)分別連接至不同的電壓源。
[0007]本發(fā)明的另一實(shí)施例提供一種集成電路,該集成電路包含:一系統(tǒng)電源供應(yīng)網(wǎng)絡(luò),一信號源,一接收端以及一獨(dú)立電源供應(yīng)網(wǎng)絡(luò)。其中該接收端與該信號源之間具有一信號路徑,且該信號路徑基于該系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)的布局所決定。該獨(dú)該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)的布局基于該信號路徑所決定,且該系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)與該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)分別連接至不同的電壓源。
【附圖說明】
[0008]圖1為根據(jù)本發(fā)明的繞線方法進(jìn)行繞線的一集成電路的布局示意圖。
[0009]圖2為根據(jù)本發(fā)明的繞線方法的一實(shí)施例的流程圖。
[0010]圖3為本發(fā)明集成電路的一實(shí)施例的剖面示意圖。
[0011]【附圖標(biāo)記說明】
[0012]100、200 集成電路
[0013]110、210 信號源
[0014]120、220 接收端
[0015]130、230 信號路徑
[0016]140、240 系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)
[0017]241、242 系統(tǒng)電源線
[0018]250、255 獨(dú)立電源供應(yīng)網(wǎng)絡(luò)
[0019]251?253 轉(zhuǎn)折點(diǎn)
[0020]260_1 ?260_6 緩沖器
[0021]270P 型基板
[0022]280深 N 阱區(qū)
[0023]291、292 金氧半場效晶體管
[0024]310 ?330 步驟
【具體實(shí)施方式】
[0025]請同時(shí)參考圖1與圖2。其中,圖2繪示本發(fā)明的一實(shí)施例的繞線流程,以及圖1繪示根據(jù)圖2所示的繞線流程進(jìn)行繞線的一集成電路的布局示意圖。首先,在步驟310中,根據(jù)集成電路的系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)的繞線架構(gòu),決定一信號源與對應(yīng)的一接收端之間的一信號路徑。以圖1所示的集成電路200為例,集成電路200的上方區(qū)域通過APR軟件的規(guī)劃,擺放了信號源210,以及在右側(cè)區(qū)域擺放對應(yīng)的接收端220。集成電路200中大部分的電路元件由系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)240進(jìn)行供電。其中,系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)240包含垂直與水平的系統(tǒng)電源線241與242。垂直的系統(tǒng)電源線242有部分連接到系統(tǒng)電壓源VDD(未示出),有部分連接到接地電壓VSS (未示出)。同樣的,水平的系統(tǒng)電源線241也有部分連接到系統(tǒng)電壓電源VDD,以及部分連接到接地電壓源VSS?;诩呻娐?00內(nèi)部電路元件的擺放位置,APR軟件會(huì)在系統(tǒng)電源線241或242之間,視必要性建立穿孔(via),對這些電路元件進(jìn)行電源繞線。在步驟310中,在未被系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)240占據(jù)的區(qū)域中,規(guī)劃信號源210與接收端220之間的信號路徑。以圖1的范例來說,信號路徑230被建立,其中,信號路徑230包含了轉(zhuǎn)折點(diǎn)251,252以及253。這些轉(zhuǎn)折點(diǎn)的設(shè)置是為了避開集成電路200中其他的電路元件,而且只有在必要的情況下(避開附近區(qū)域的其他電路元件)才會(huì)特別設(shè)置轉(zhuǎn)折點(diǎn)。因此,在本發(fā)明不同實(shí)施例中,轉(zhuǎn)折點(diǎn)的數(shù)量與位置也有所不同。
[0026]在一實(shí)施例中,當(dāng)信號路徑230被建立以后,可視必要性在路徑上設(shè)置緩沖器260_1?260_4,設(shè)置緩沖器260_1?260_4的目的在于推動(dòng)傳輸于信號路徑230上的信號。同樣的,圖1中緩沖器的數(shù)量與設(shè)置位置也非本發(fā)明的限制。再者,由于信號路徑230實(shí)際上穿過了集成電路200的中央?yún)^(qū)域,在大部分的情形下,這個(gè)區(qū)域中可能還另外擺放了其他的電路元件,而這些電路元件可能會(huì)對緩沖器260_1?260_4造成干擾。因此,為了避免這個(gè)情形,本發(fā)明針對緩沖器260_1?260_4,另外在集成電路200的基板(圖中未示)中設(shè)置深阱區(qū)(de印well),以阻絕噪聲通過基板耦合至緩沖器。
[0027]請進(jìn)一步參考圖3,在本發(fā)明一實(shí)施例中,集成電路200的P型基板270中,針對每個(gè)緩沖器260_1?260_4中的一個(gè)或多個(gè),設(shè)置深阱區(qū)(deep well)。在圖3中,假定緩沖器 260_1 ?260_4 為 N 型金氧半場效晶體管(Metal-Oxide-Semiconductor Field-EffectTransistor, MOSFET) 292以及P型金氧半場效晶體管291組成的互補(bǔ)式金氧半場效晶體管(Complementary M0S, CMOS)。借由深N阱區(qū)280的設(shè)置,可以將N型金氧半場效晶體管292與P型基板270隔離,避免噪聲或其他電路元件(如集成電路中的其他MOS元件)的信號通過P型基板270耦合至N型金氧半場效晶體管292 (例如,借由P型基板270耦合至N型金氧半場效晶體管292的P阱區(qū))。另外,緩沖器260_1?260_4中的P型金氧半場效晶體管291與N型金氧半場效晶體管292可能由不同于系統(tǒng)電壓源VDD與接地電壓源VSS的獨(dú)立電壓源VDDl與接地電壓源VSSl進(jìn)行供電(理由于后述)。如此一來,將可進(jìn)一步的保證信號路徑230上的信號品質(zhì)。應(yīng)當(dāng)注意的是,盡管在圖3所示的實(shí)施例中,通過深N阱區(qū)280阻絕噪聲干擾,但是在本發(fā)明的其他實(shí)施例,可能因集成電路200所采用的不同工藝,利用深P阱區(qū)隔離N型基板與P型金氧半場效晶體管291,而這樣的變化亦屬于本發(fā)明的范疇。
[0028]請?jiān)俅位氐綀D2的流程。當(dāng)在步驟310中,信號路徑230被決定后,本發(fā)明方法接著進(jìn)行緩沖器260_1?260_4的電源繞線。為了解決前述系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)的負(fù)載狀況與供應(yīng)電壓的穩(wěn)定性有關(guān),可能會(huì)進(jìn)一步影響電路元件的運(yùn)作的問題。因此,本發(fā)明通過額外設(shè)置獨(dú)立于系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)240的獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250,保證信號路徑上的信號品質(zhì)。其中,系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)240與獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250將分別連接至不同的電壓源,并將不同的電壓源提供的電壓信號傳送給集成電路中的電路元件,例如系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)240提供系統(tǒng)電壓源VDD與接地電壓源VSS給所連接的電路元件,而獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250則提供獨(dú)立電壓源VDDl與接地電壓源VSSl給所連接的電路元件。這些不同的電壓源,基本上具有相同的電壓電位。獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250除了可用來對緩沖器260_1?260_4供電,甚至還可以進(jìn)一步對信號源210以及接收端220進(jìn)行供電。由于獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250所供應(yīng)的電源與系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)240所供應(yīng)的電源分別來自于不同的電壓源,因此使用獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250的電路不易受到系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)240的負(fù)載狀況的影響。其中,提供給獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250的獨(dú)立電壓源VDDl與接地電壓源VSSl有可能由信號源210或者是接收端220 (當(dāng)信號源210或者是接收端220已經(jīng)連接至特定電壓源)所提供,或者是由其他獨(dú)立于系統(tǒng)電壓源VDD與VSS的電壓源所提供。
[0029]在步驟320中,根據(jù)已決定的信號路徑,進(jìn)而決定獨(dú)立于系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)的獨(dú)立電源供應(yīng)網(wǎng)絡(luò)的繞線架構(gòu)。以圖1為例,獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250的繞線架構(gòu)基本上是根據(jù)信號路徑230而被決定的,在這個(gè)實(shí)施例中,獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250基本上對齊信號路徑230。不過應(yīng)當(dāng)注意的是,在本發(fā)明的其他實(shí)施例中,獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250可能只有部分對齊信號路徑230,而部分未對齊信號路徑230 (但不得與系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)240重疊)。
[0030]另外,由于獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250實(shí)際上跟系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)240設(shè)置在相同的金屬層,因此,獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250將隨著系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)240進(jìn)行換層。進(jìn)一步來說,獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250同樣由未重疊的水平與垂直的獨(dú)立電源線所組成。水平的獨(dú)立電源線與水平的系統(tǒng)電源線241位在同一層,而垂直的獨(dú)立電源線則與垂直的系統(tǒng)電源線242也位在同一層。但以集成電路200的結(jié)構(gòu)來說,不論是垂直的系統(tǒng)或獨(dú)立電源線,以及水平的系統(tǒng)或獨(dú)立電源線,都屬于集成電路200中較為上層的同一金屬層。因此,當(dāng)獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250的線路遇到系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)240的線路進(jìn)行水平與垂直層之間的切換時(shí),獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250也將隨之切換。另外,就外觀上來說,系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)240的系統(tǒng)電源線241在水平方向上有大致上接近的長度,且系統(tǒng)電源線242在垂直方式上也有大致上接近的長度,然而,獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250中的獨(dú)立電源線不論在水平方向上或垂直方向上的長度都不會(huì)超過系統(tǒng)電源線241或242的長度。
[0031]由于獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250基本上對齊信號路徑230,因此可以很輕易地完成對信號路徑230上的緩沖器260_1?260_4的供電。另外,由于信號路徑230基本上是在集成電路200的中央?yún)^(qū)域進(jìn)行布局,因此,通過適當(dāng)?shù)囊?guī)劃(例如,以信號源210與接收端220之間的最短路徑來進(jìn)行繞線),信號路徑230的總長度將不會(huì)超過信號源210與接收端220之間的水平距離W與垂直距離L的總和。這樣也確保本發(fā)明的繞線方式總是可以得到較短的信號傳輸路徑。
[0032]在以上步驟完成后,接著會(huì)進(jìn)入步驟330,此時(shí),APR軟件可根據(jù)先前所決定的獨(dú)立電源供應(yīng)網(wǎng)絡(luò)250的繞線架構(gòu),以及信號路徑230,進(jìn)行信號與電源的繞線。應(yīng)當(dāng)注意的是,以上所述的流程不僅可適用于一個(gè)信號源對一個(gè)接收端之間的信號傳輸,更可適用一個(gè)信號源對多個(gè)接收端之間的信號傳輸。在另一實(shí)施例中,以圖1所示的集成電路200為例,信號源210所產(chǎn)生的信號可能還會(huì)提供給接收端221,這時(shí)同樣可根據(jù)步驟310決定出信號路徑231與路徑上的轉(zhuǎn)折點(diǎn),并且擺放緩沖器260_5?260_6來推動(dòng)信號,并且根據(jù)步驟320來決定獨(dú)立電源供應(yīng)網(wǎng)絡(luò)255的繞線架構(gòu)。應(yīng)當(dāng)注意的是,在一對多的信號傳輸中,將規(guī)劃多組獨(dú)立電源供應(yīng)網(wǎng)絡(luò)(250、255)來分別保護(hù)不同信號路徑上的信號傳輸。
[0033]以上文中所提及的“一實(shí)施例”代表針對該實(shí)施例所描述的特定特征、結(jié)構(gòu)或者是特性是包含于本發(fā)明的至少一實(shí)施方式中。再者,文中不同段落中所出現(xiàn)的“一實(shí)施例”并非代表相同的實(shí)施例。因此,盡管以上對于不同實(shí)施例描述時(shí),分別提及了不同的結(jié)構(gòu)特征或是方法性的動(dòng)作,但應(yīng)當(dāng)注意的是,這些不同特征可通過適當(dāng)?shù)男薷亩瑫r(shí)實(shí)現(xiàn)于同一特定實(shí)施方式中。
[0034]請注意,本發(fā)明中的繞線流程與其中的步驟可基于純軟件架構(gòu)或純硬件架構(gòu),或者是兩者混合的架構(gòu)來實(shí)現(xiàn),例如:通過處理器來執(zhí)行對應(yīng)的軟件、通過純硬件電路,或者是通過兩者的組合。其中,處理器可為通用處理器(general-purpose processor),或者是如數(shù)字信號處理器(digital signal processor)之類的特定處理器。軟件可能儲存于電腦可讀取媒體(例如:光盤驅(qū)動(dòng)器(optical disk drive)、硬盤驅(qū)動(dòng)器(hard diskdrive)、快閃存儲器(flash memory)、各種隨機(jī)存取存儲器(random-access memory, RAM)、各種只讀存儲器(read-only memory, ROM)或者是任何可被處理器所辨別的儲存裝置)中,并且包含各種程序邏輯(programming logic)、指令,或者是用以實(shí)現(xiàn)本發(fā)明的必要資料。此外,在純硬件電路的架構(gòu)中,可能包含基于硬件邏輯(hard-wired logic),可程序化邏輯(如:現(xiàn)場可編程邏輯柵陣列(Field Programmable Gate Array, FPGA)或者是復(fù)雜可編程邏輯裝置(Complex Programmable Logic Device, CPLD)、或者特殊應(yīng)用集成電路(Applicat1n-specific integrated circuit, ASIC)所實(shí)現(xiàn)的特定電路。
[0035]總結(jié)來說,通過本發(fā)明特別適合用在集成電路中需要特別被保護(hù)的信號傳輸。像是時(shí)脈信號的傳輸,因?yàn)檫@會(huì)影響特定電路元件的運(yùn)作效能,甚至是集成電路的整體效能。另外,利用深阱區(qū)來隔離基板上的噪聲更可以讓使其他電路元件的擺放與繞線不需要特別迀就信號源與其接收端的繞線,因此也間接地提高了其他元件間繞線上的彈性,有效解決傳統(tǒng)繞線方式面臨到的問題。
[0036]以上所述僅為本發(fā)明的較佳實(shí)施例,凡依本發(fā)明權(quán)利要求所做的均等變化與修飾,皆應(yīng)屬本發(fā)明的涵蓋范圍。
【主權(quán)項(xiàng)】
1.一種集成電路的繞線方法,包含: 根據(jù)該集成電路的一系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)的繞線架構(gòu),決定一信號源與對應(yīng)的一接收端之間的一信號路徑; 根據(jù)該信號路徑,決定獨(dú)立于該系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)的一獨(dú)立電源供應(yīng)網(wǎng)絡(luò)的繞線架構(gòu);以及 根據(jù)該信號路徑與該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)的繞線架構(gòu),進(jìn)行繞線; 其中,該系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)與該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)分別連接至不同的電壓源。2.如權(quán)利要求1所述的方法,其特征在于,另包含: 沿該信號路徑設(shè)置至少一緩沖器來緩沖該信號源所產(chǎn)生的一信號。3.如權(quán)利要求2所述的方法,其特征在于,設(shè)置該至少一信號緩沖器的步驟包含: 于該集成電路的一基板內(nèi),設(shè)置對應(yīng)于該至少一緩沖器的一深阱區(qū)。4.如權(quán)利要求1所述的方法,其特征在于,該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)的一獨(dú)立電源線位于該系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)相同方向的相鄰二系統(tǒng)電源線之間的空隙。5.如權(quán)利要求1所述的方法,其特征在于,該信號路徑的至少一部分對齊于該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)的繞線架構(gòu)。6.如權(quán)利要求1所述的方法,其特征在于,該信號源用以產(chǎn)生一時(shí)脈信號。7.如權(quán)利要求1所述的方法,其特征在于,該系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)包含有多條系統(tǒng)電源線,該多條系統(tǒng)電源線中的一者在一參考方向上具有一第一長度,該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)的一獨(dú)立電源線在該參考方向上的一第二長度不超過該第一長度。8.如權(quán)利要求1所述的方法,其特征在于,該信號源與該接收端在一水平方向上相隔一第一距離,以及在一垂直方向上相隔一第二距離,且該信號路徑的一總長度大致上等于該第一距離與該第二距離的總和。9.如權(quán)利要求1所述的方法,其特征在于,該系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)與該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)由相同的金屬層所形成。10.一種集成電路,包含: 一系統(tǒng)電源供應(yīng)網(wǎng)絡(luò); 一信號源; 一接收端,與該信號源之間具有一信號路徑,且該信號路徑基于該系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)的布局所決定;以及 一獨(dú)立電源供應(yīng)網(wǎng)絡(luò),該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)的布局基于該信號路徑所決定; 其中,該系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)與該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)分別連接至不同的電壓源。11.如權(quán)利要求10所述的集成電路,其特征在于,另包含: 至少一緩沖器,沿著該信號路徑而設(shè)置,用以緩沖該信號源所產(chǎn)生的一信號。12.如權(quán)利要求11所述的集成電路,其特征在于,該集成電路包含有一基板,該基板內(nèi)包含對應(yīng)于該至少一緩沖器的一深阱區(qū)。13.如權(quán)利要求10所述的集成電路,其特征在于,該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)的一獨(dú)立電源線位于該系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)相同方向的相鄰二系統(tǒng)電源線之間。14.如權(quán)利要求10所述的集成電路,其特征在于,該信號路徑的至少一部分對齊于該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)的布局。15.如權(quán)利要求10所述的集成電路,其特征在于,該信號源用以產(chǎn)生一時(shí)脈信號。16.如權(quán)利要求10所述的集成電路,其特征在于,該系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)包含有多條系統(tǒng)電源線,該多條系統(tǒng)電源線中的一者在一參考方向上具有一第一長度,該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)的一獨(dú)立電源線在該參考方向上的一第二長度不超過該第一長度。17.如權(quán)利要求10所述的集成電路,其特征在于,該信號源與該接收端在一水平方向上相隔一第一距離,以及在一垂直方向上相隔一第二距離,且該信號路徑的一總長度大致上等于該第一距離與該第二距離的總和。18.如權(quán)利要求10所述的集成電路,其特征在于,該系統(tǒng)電源供應(yīng)網(wǎng)絡(luò)與該獨(dú)立電源供應(yīng)網(wǎng)絡(luò)由相同的金屬層所形成。
【文檔編號】G06F17/50GK106033481SQ201510113771
【公開日】2016年10月19日
【申請日】2015年3月16日
【發(fā)明人】陳良信, 程議賢
【申請人】揚(yáng)智科技股份有限公司