一種支持雙時(shí)鐘源輸入的冗余式時(shí)鐘電路的制作方法
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及時(shí)鐘電路領(lǐng)域,具體地說是一種支持雙時(shí)鐘源輸入的冗余式時(shí)鐘電路。
【背景技術(shù)】
[0002]目前通常的板卡設(shè)計(jì)上只會(huì)選擇單一的時(shí)鐘源,如果時(shí)鐘源出現(xiàn)故障,會(huì)導(dǎo)致電路板上所有器件無法正常工作,考慮到時(shí)鐘源的關(guān)鍵作用,目前的單時(shí)鐘源設(shè)計(jì)存在很大的安全漏洞。
【發(fā)明內(nèi)容】
[0003]為了解決現(xiàn)有的技術(shù)問題,本實(shí)用新型提供一種支持雙時(shí)鐘源輸入的冗余式時(shí)鐘電路,可以實(shí)現(xiàn)雙路時(shí)鐘源的同時(shí)輸入,并當(dāng)一路時(shí)鐘源出現(xiàn)故障后,可以第一時(shí)間自動(dòng)切換到第二路時(shí)鐘輸入,保證整個(gè)板上電路的穩(wěn)定工作。
[0004]本實(shí)用新型所采取的技術(shù)方案是:
[0005]一種支持雙時(shí)鐘源輸入的冗余式時(shí)鐘電路,包括并聯(lián)連接的兩個(gè)部分,每個(gè)部分主要由時(shí)鐘發(fā)生器、時(shí)鐘Buffer發(fā)生器和時(shí)鐘切換芯片3個(gè)部分組成;其中,時(shí)鐘切換芯片設(shè)置有兩塊并分別與時(shí)鐘Buffer發(fā)生器相連接,時(shí)鐘Buffer發(fā)生器再與時(shí)鐘發(fā)生器相連接。時(shí)鐘發(fā)生器主要做為電路板上的時(shí)鐘源,在通常的電路設(shè)計(jì)中,都會(huì)有I個(gè)基礎(chǔ)時(shí)鐘即時(shí)鐘發(fā)生器,電路板上的各個(gè)電子器件都需要有一個(gè)統(tǒng)一的基礎(chǔ)時(shí)鐘輸入,來可以實(shí)現(xiàn)所有電子器件的統(tǒng)一工作。
[0006]時(shí)鐘發(fā)生器才有CK420,CK420可以給最大4個(gè)處理器芯片提供時(shí)鐘源輸入,同時(shí)還可以分別提供14M、33M和100M等多個(gè)不同頻段的時(shí)鐘源。
[0007]由于目前的生產(chǎn)工藝限制發(fā)生器本身能提供的時(shí)鐘一般在10幾個(gè),而通常在電路板上會(huì)有上千個(gè)電子器件,因此在本實(shí)用新型上選擇時(shí)鐘Buffer發(fā)生器來對(duì)CK420進(jìn)行時(shí)鐘源的擴(kuò)展。時(shí)鐘Buffer發(fā)生器選擇DB1900,DB1900接收100M的時(shí)鐘輸入,可以擴(kuò)展19個(gè)100M的時(shí)鐘輸出,可以為電路板上的PCIe、網(wǎng)絡(luò)適配器和BMC管理芯片等主要器件提供時(shí)鐘輸入。
[0008]時(shí)鐘切換芯片采用IDT公司的8T94N286i,可支持雙路時(shí)鐘CK420的輸入并同時(shí)實(shí)現(xiàn)時(shí)鐘的無縫切換。
[0009]本實(shí)用新型的有益效果:
[0010]將目前電路系統(tǒng)的可靠性提升了 100%,特別適合對(duì)冗余度有特殊需求的負(fù)責(zé)電路板設(shè)計(jì),具有良好的推廣前景。
【附圖說明】
[0011]圖1為本實(shí)用新型的電路原理整體圖。
[0012]圖2是圖1的第一部分放大示意圖。
[0013]圖3是圖1的第二部分放大示意圖。
【具體實(shí)施方式】
[0014]下面結(jié)合附圖對(duì)本實(shí)用新型作以下詳細(xì)說明。
[0015]本實(shí)用新型提供一種支持雙時(shí)鐘源輸入的冗余式時(shí)鐘電路,整個(gè)設(shè)計(jì)如圖1所示,整個(gè)設(shè)計(jì)主要由時(shí)鐘發(fā)生器、時(shí)鐘Buffer發(fā)生器和時(shí)鐘切換芯片3個(gè)部分組成,時(shí)鐘發(fā)生器主要做為電路板上的時(shí)鐘源。
[0016]在本實(shí)用新型中時(shí)鐘發(fā)生器才有CK420,CK420可以給最大4個(gè)處理器芯片提供時(shí)鐘源輸入,同時(shí)還可以分別提供14M、33M和100M等多個(gè)不同頻段的時(shí)鐘源。由于目前的生產(chǎn)工藝限制發(fā)生器本身能提供的時(shí)鐘一般在10幾個(gè),而通常在電路板上會(huì)有上千個(gè)電子器件,因此在本實(shí)用新型上選擇時(shí)鐘Buffer發(fā)生器來對(duì)CK420進(jìn)行時(shí)鐘源的擴(kuò)展。時(shí)鐘Buffer發(fā)生器選擇DB1900,DB1900接收100M的時(shí)鐘輸入,可以擴(kuò)展19個(gè)100M的時(shí)鐘輸出,可以為電路板上的PCIe、網(wǎng)絡(luò)適配器和BMC管理芯片等主要器件提供時(shí)鐘輸入。時(shí)鐘切換芯片采用IDT公司的8T94N286i,可支持雙路時(shí)鐘CK420的輸入并同時(shí)實(shí)現(xiàn)時(shí)鐘的無縫切換。
[0017]除說明書所述的技術(shù)特征外,均為本專業(yè)人員的已知技術(shù)。
【主權(quán)項(xiàng)】
1.一種支持雙時(shí)鐘源輸入的冗余式時(shí)鐘電路,其特征在于,包括并聯(lián)連接的兩個(gè)部分,每個(gè)部分主要由時(shí)鐘發(fā)生器、時(shí)鐘Buffer發(fā)生器和時(shí)鐘切換芯片3個(gè)部分組成;其中,時(shí)鐘切換芯片設(shè)置有兩塊并分別與時(shí)鐘Buffer發(fā)生器相連接,時(shí)鐘Buffer發(fā)生器再與時(shí)鐘發(fā)生器相連接。
2.根據(jù)權(quán)利要求1所述的支持雙時(shí)鐘源輸入的冗余式時(shí)鐘電路,其特征在于所述時(shí)鐘發(fā)生器采用CK420。
3.根據(jù)權(quán)利要求1或2所述的支持雙時(shí)鐘源輸入的冗余式時(shí)鐘電路,其特征在于時(shí)鐘Buffer發(fā)生器選擇DB1900。
4.根據(jù)權(quán)利要求3所述的支持雙時(shí)鐘源輸入的冗余式時(shí)鐘電路,其特征在于時(shí)鐘切換芯片采用8T94N286i。
【專利摘要】本實(shí)用新型提供一種支持雙時(shí)鐘源輸入的冗余式時(shí)鐘電路,屬于時(shí)鐘電路領(lǐng)域,其結(jié)構(gòu)包括并聯(lián)連接的兩個(gè)部分,每個(gè)部分主要由時(shí)鐘發(fā)生器、時(shí)鐘Buffer發(fā)生器和時(shí)鐘切換芯片3個(gè)部分組成;其中,時(shí)鐘切換芯片設(shè)置有兩塊并分別與時(shí)鐘Buffer發(fā)生器相連接,時(shí)鐘Buffer發(fā)生器再與時(shí)鐘發(fā)生器相連接。將目前電路系統(tǒng)的可靠性提升了100%,特別適合對(duì)冗余度有特殊需求的負(fù)責(zé)電路板設(shè)計(jì)。
【IPC分類】G06F11-16
【公開號(hào)】CN204557457
【申請(qǐng)?zhí)枴緾N201520250181
【發(fā)明人】王磊
【申請(qǐng)人】浪潮電子信息產(chǎn)業(yè)股份有限公司
【公開日】2015年8月12日
【申請(qǐng)日】2015年4月23日