一種存儲(chǔ)介質(zhì)信息消除設(shè)備的制造方法
【技術(shù)領(lǐng)域】
[0001]本產(chǎn)品所屬領(lǐng)域?yàn)樾畔踩I(lǐng)域,涉及一種存儲(chǔ)介質(zhì)信息消除設(shè)備,特別是涉及支持多個(gè)SATA硬盤接口的信息消除設(shè)備,擦除方式專業(yè)化標(biāo)準(zhǔn)化,采用國(guó)家保密局BMB21-2007標(biāo)準(zhǔn)并確保清除后的涉密數(shù)據(jù)無(wú)法通過(guò)技術(shù)手段恢復(fù)。
【背景技術(shù)】
[0002]終端計(jì)算機(jī)的存儲(chǔ)介質(zhì)已成為泄密的重要隱患,是保密管理的重中之重。對(duì)存儲(chǔ)介質(zhì)的信息消除,目前國(guó)內(nèi)外采用的方式共有以下四種:物理?yè)p壞技術(shù)、熱消除技術(shù)、消磁技術(shù)、寫覆蓋技術(shù)。其中,寫覆蓋技術(shù)是新興的一種信息消除方式,此類產(chǎn)品存在以下問(wèn)題和缺點(diǎn):
[0003]1.支持的可同時(shí)擦除的設(shè)備數(shù)量少;
[0004]2.擦除速度慢,處理能力有限;
[0005]3.不能提供很好的人機(jī)交互方式;
[0006]4.需要輔助連接線連接設(shè)備,操作繁瑣。
【實(shí)用新型內(nèi)容】
[0007]基于此,有必要提供一種支持多個(gè)設(shè)備同時(shí)快速安全擦除信息、防止信息泄露并且符合國(guó)家保密局BMB21-2007標(biāo)準(zhǔn)的一種存儲(chǔ)介質(zhì)信息消除設(shè)備。
[0008](I) 一種存儲(chǔ)介質(zhì)信息消除設(shè)備,包括外殼、底板、面板、PC主板、兩塊FPGA主板、電源、液晶屏、支架。所述外殼和底板組成一個(gè)封閉的空間,所述PC主板通過(guò)螺釘安裝在底板上面,所述FPGA主板通過(guò)螺釘安裝在右側(cè)面板的內(nèi)側(cè),所述電源固定在左側(cè)面板的下方,被支架固定,所述液晶屏通過(guò)支架固定在頂端面板的中心處。所述機(jī)體為一體式結(jié)構(gòu)。
[0009]在其中一個(gè)實(shí)施例中,所述PC主板上安裝有中央處理器、南橋模塊、北橋模塊、內(nèi)存模塊、輸入輸出模塊、聲卡模塊、顯卡模塊、和時(shí)鐘模塊。
[0010]在其中一個(gè)實(shí)施例中,所述PC主板上設(shè)有擴(kuò)展槽。由此,可方便用戶升級(jí)配置。[0011 ] 在其中一個(gè)實(shí)施例中,所述PC主板上設(shè)有接口包括電源接口、USB接口、SATA接口、COM 口、數(shù)據(jù)視頻接口。由此,可以很好的展現(xiàn)一種存儲(chǔ)介質(zhì)信息消除設(shè)備的工作狀態(tài)。
[0012]在其中一個(gè)實(shí)施例中,所述兩塊FPGA主板上均設(shè)有接口包括電源接口、COM 口。由此,可以和PC主板進(jìn)行通信。
[0013]在其中一個(gè)實(shí)施例中,所述的兩塊FPGA主板每塊均有4個(gè)SATA接口,可以支持同時(shí)4個(gè)SATA接口高速擦除硬盤信息,由此,兩塊FPGA主板可同時(shí)支持8個(gè)SATA硬盤高速擦除,實(shí)現(xiàn)了不占用PC主板CPU即可快速擦除多塊SATA硬盤。
[0014]在其中一個(gè)實(shí)施例中,所述的PC主板的兩個(gè)COM 口分別和兩塊FPGA主板的COM口通過(guò)RS232連接線相連接。由此,PC機(jī)就可控制FPGA主板進(jìn)行擦除。
[0015](2)硬件結(jié)構(gòu):為了節(jié)省PC主板的CPU使用率,利用FPGA主板完成硬盤擦除的功能,為了實(shí)現(xiàn)對(duì)8塊SATA硬盤的高速擦除,采用兩塊FPGA主板,每塊FPGA主板可支持同時(shí)高速擦除4塊SATA硬盤,PC主板只負(fù)責(zé)擦除USB接口的存儲(chǔ)介質(zhì),提高了擦除速度,同時(shí)支持多個(gè)接口。
[0016]為了實(shí)現(xiàn)更好的人機(jī)互動(dòng)界面,需要選取一款觸摸屏產(chǎn)品。
【附圖說(shuō)明】
[0017]圖1為本實(shí)用新型一種實(shí)施方式的一種存儲(chǔ)介質(zhì)信息消除設(shè)備的構(gòu)成原理圖。
[0018]圖2為圖1所示的一種存儲(chǔ)介質(zhì)信息消除設(shè)備的一實(shí)施例的工作流程圖。
[0019]圖3為圖2所示的一種存儲(chǔ)介質(zhì)信息消除設(shè)備的立體圖。
【具體實(shí)施方式】
[0020]下面結(jié)合附圖和【具體實(shí)施方式】對(duì)本實(shí)用新型作進(jìn)一步詳細(xì)的說(shuō)明。
[0021]圖1示意性的顯示了本實(shí)用新型一種實(shí)施方式的一種存儲(chǔ)介質(zhì)信息消除設(shè)備的構(gòu)成原理圖。
[0022]如圖1所示,PC主板(I)的COMl 口(4)通過(guò)RS232連接線連接到I號(hào)FPGA主板(6)的COM3 口(5)進(jìn)行通信,PC主板⑴的COM2 口(17)通過(guò)RS232連接線連接到2號(hào)FPGA主板(15)的COM4 口(16),PC主板⑴發(fā)送指令給I號(hào)FPGA主板(6)和2號(hào)FPGA主板(15),并收到I號(hào)FPGA主板(6)和2號(hào)FPGA (15)主板返回的數(shù)據(jù),PC主板通過(guò)VGA連接線連接到液晶屏(3),進(jìn)行數(shù)據(jù)顯示。
[0023]在本實(shí)施例中,I號(hào)FPGA主板(6)有4個(gè)硬盤接P (7)、(8)、(9)、(10),2號(hào)FPGA主板(15)有4個(gè)硬盤接口(11)、(12)、(13)、(14),上述8個(gè)接口均采用SATA接口。
[0024]在本實(shí)施例中PC主板(I)有4個(gè)USB3.0 P的插槽(18)、(19)、(20)、(21)。
[0025]設(shè)備外殼右側(cè)面設(shè)有8個(gè)SATA硬盤插槽,插槽底部分別是FPGA主板I和FPGA主板2的SATA接口,將硬盤的SATA 口的芯片朝正上方,直接插入硬盤插槽,即連接到FPGA主板上。
[0026]一種存儲(chǔ)介質(zhì)信息消除設(shè)備的工作原理為:PC主板⑴的信息消除軟件通過(guò)液晶屏(3)顯示出來(lái),信息消除軟件能夠下達(dá)通過(guò)COMl 口(4)發(fā)送消除命令給I號(hào)FPGA主板
(6)、通過(guò)COM2 口(17)發(fā)送消除指令給2號(hào)FPGA主板(15),I號(hào)FPGA主板6和2號(hào)FPGA主板15接到指令后開始進(jìn)行SATA硬盤信息消除除工作,PC主板通過(guò)COMl 口(4)接收I號(hào)FPGA主板(6)返回的數(shù)據(jù),通過(guò)COM2 口(16)接收2號(hào)FPGA主板(15)返回的硬盤消除的相關(guān)信息,PC主板⑴再通過(guò)VGA 口⑵將數(shù)據(jù)顯示到液晶屏(3)上面;信息消除軟件能夠識(shí)別PC主板(I)上面的4個(gè)USB3.0接口 (18)、(19)、(20)、(21),并可利用PC主板(I)對(duì)接入到上述4個(gè)USB3.0接口的存儲(chǔ)介質(zhì)進(jìn)行信息消除工作。
[0027]圖2示意性的顯示了圖1中所述的一種存儲(chǔ)介質(zhì)信息消除設(shè)備的工作流程圖。
[0028]如圖2所示,在步驟101中,一種存儲(chǔ)介質(zhì)信息消除設(shè)備處于開機(jī)狀態(tài)。將需要擦除的硬盤插入到硬盤槽(25)之中。
[0029]在步驟102中,將需要擦除的U盤等USB接口的存儲(chǔ)介質(zhì)接到PC主板的USB3.0接口(18)、(19)、(20)、(21)中。
[0030]在步驟103中,打開PC主板上信息消除軟件軟件,檢測(cè)接入到一種存儲(chǔ)介質(zhì)信息消除設(shè)備的各個(gè)存儲(chǔ)介質(zhì)的容量和產(chǎn)品序列號(hào),結(jié)果顯示在軟件界面。
[0031]在步驟104中,通過(guò)觸摸屏(3-a)單擊軟件界面的“開始擦除”按鈕,擦出任務(wù)開始執(zhí)行。
[0032]在步驟105中,PC主板擦除接到其USB3.0接口的存儲(chǔ)介質(zhì),兩塊FPGA主板擦除插入到硬盤槽(25)中分別接到接到其對(duì)應(yīng)SATA接口的硬盤,
[0033]在步驟106中,F(xiàn)PGA主板實(shí)時(shí)地返回給PC主板硬盤的擦除信息,信息消除軟件通過(guò)液晶顯示屏(9)實(shí)時(shí)的顯示擦除狀態(tài),各個(gè)存儲(chǔ)介質(zhì)對(duì)應(yīng)的擦出速度、剩余容量、剩余時(shí)間。
[0034]圖3是圖1所述的一種存儲(chǔ)介質(zhì)信息消除設(shè)備的立體圖,外殼(22)的頂端面板上有液晶屏(3)、觸摸屏(3-a)、電源開關(guān)(24),外殼(22)右側(cè)有PC主板的USB3.0外置接P
(30),SATA硬盤槽(25),硬盤插槽支架(26)連接FPGA主板轉(zhuǎn)接出來(lái)的SATA接口(23),兩塊FPGA主板(6)、(15)通過(guò)支架(28)固定,PC主板I固定在外殼的底板上,電源(29)固定在外殼的左側(cè)。
【主權(quán)項(xiàng)】
1.一種存儲(chǔ)介質(zhì)信息消除設(shè)備,包括外殼(22)、一塊PC主板(I)、1號(hào)FPGA主板(6)、2號(hào)FPGA主板(15)、電源(29)、液晶屏(3)、中隔板、觸摸屏(3_a)、支架(28)、硬盤,所述PC主板⑴固定在外殼的底板,I號(hào)FPGA主板(6)和2號(hào)FPGA主板(15)利用支架(28)固定在PC主板(I)的正上方。2.根據(jù)權(quán)利要求1所述的一種存儲(chǔ)介質(zhì)信息消除設(shè)備,其特征在于,所述PC主板(I)上安裝有中央處理器、南橋模塊、北橋模塊、內(nèi)存模塊、輸入輸出模塊、聲卡模塊、顯卡模塊、和時(shí)鐘模塊。3.根據(jù)權(quán)利要求1所述的一種存儲(chǔ)介質(zhì)信息消除設(shè)備,其特征在于,所述PC主板(I)上設(shè)有擴(kuò)展槽。4.根據(jù)權(quán)利要求1所述的一種存儲(chǔ)介質(zhì)信息消除設(shè)備,其特征在于,所述PC主板(I)與觸摸屏(3-a)連接,更好的實(shí)現(xiàn)人機(jī)互動(dòng)。5.根據(jù)權(quán)利要求1所述的一種存儲(chǔ)介質(zhì)信息消除設(shè)備,其特征在于,所述PC主板(I)上設(shè)有接口包括電源接口、USB接口、SATA接口、COM 口、網(wǎng)絡(luò)接口、數(shù)據(jù)視頻接口和音頻接□O6.根據(jù)權(quán)利要求1所述的一種存儲(chǔ)介質(zhì)信息消除設(shè)備,其特征在于,所述的PC主板(I)的 COMl P (4)、C0M2 P (17)與 I 號(hào) FPGA 主板(6)的 COM3 P (5)、2 號(hào) FPGA 主板(15)的COM4 口(16)分別通過(guò)RS232連接線連接。7.根據(jù)權(quán)利要求1所述的一種存儲(chǔ)介質(zhì)信息消除設(shè)備,其特征在于,所述的I號(hào)FPGA主板(6)包含 4 個(gè) SATA 接口:SATAI P (7)、SATA2 P (8)、SATA3 P (9)、SATA4 P (10) ;2號(hào) FPGA 主板(15)包含 4 個(gè) SATA 接口:SATA5 P (11)、SATA6 P (12)、SATA7 P (13)、SATA8口(14)。8.根據(jù)權(quán)利要求7所述的一種存儲(chǔ)介質(zhì)信息消除設(shè)備,其特征在于,所述接口I號(hào)FPGA 主板的 4 個(gè) SATA 接 P: SATAI P (7)、SATA2 P (8)、SATA3 P (9)、SATA4 P (10)和 2號(hào) FPGA 主板的 4 個(gè) SATA 接口:SATA5 P (11)、SATA6 P (12)、SATA7 P (13)、SATA8 P (14)均與硬盤連接。9.根據(jù)權(quán)利要求1所述的一種存儲(chǔ)介質(zhì)信息消除設(shè)備,其特征在于,所述的PC主板(I)包括 4 個(gè) USB3.0 接口:USB1 P (18)、USB2 P (19)、USB3 P (20)、USB4 P (21)。10.根據(jù)權(quán)利要求9所述的一種存儲(chǔ)介質(zhì)信息消除設(shè)備,其特征在于,所述的PC主板(I)包括 4 個(gè) USB3.0 接口:USB1 口(18)、USB2 口(19)、USB3 口(20)、USB4 口(21)均與 U盤連接。
【專利摘要】本實(shí)用新型公開了一種存儲(chǔ)介質(zhì)信息消除設(shè)備,該存儲(chǔ)介質(zhì)信息消除設(shè)備包括具有信息消除功能的FPGA主板、具有顯示功能的PC主板、與FPGA主板連接的多個(gè)硬盤接口和與PC主板連接的USB接口。FPGA主板上面有和PC主板進(jìn)行信息傳輸?shù)耐ㄐ拍K、有完成硬盤信息消除的功能模塊,PC主板上面的信息消除軟件機(jī)能控制FPGA主板進(jìn)行硬盤的信息消除,又能夠?qū)B接在PC主板USB接口的設(shè)備進(jìn)行信息消除,該存儲(chǔ)介質(zhì)信息消除設(shè)備是一體化設(shè)計(jì),無(wú)需外接計(jì)算機(jī)即可實(shí)現(xiàn)對(duì)存儲(chǔ)介質(zhì)的信息消除,利用FPGA主板的進(jìn)行硬盤的擦除,降低PC主板的CPU使用率,實(shí)現(xiàn)不降低擦除速度同時(shí)擦除多塊硬盤和USB接口設(shè)備。
【IPC分類】G06F21/80
【公開號(hào)】CN204680027
【申請(qǐng)?zhí)枴緾N201520077916
【發(fā)明人】羅遠(yuǎn)哲, 劉瑞景, 張廣彪
【申請(qǐng)人】北京中超偉業(yè)信息安全技術(shù)有限公司
【公開日】2015年9月30日
【申請(qǐng)日】2015年2月4日