一種基于aurora協(xié)議的b3g測試工具的制作方法
【技術(shù)領(lǐng)域】
[0001 ] 本實用新型涉及一種B3G測試工具,具體涉及一種基于AURORA協(xié)議的B3G測試工具,屬于計算機(jī)智能控制技術(shù)領(lǐng)域。
【背景技術(shù)】
[0002]B3G項目需要開發(fā)專用的調(diào)試工具將各模塊計算產(chǎn)生的大量數(shù)據(jù)傳輸?shù)接嬎銠C(jī)上,再通過仿真鏈路來驗證模塊的設(shè)計,B3G測試平臺還提供了誤碼率測試的功能,H3G測試平臺的硬件是基于內(nèi)嵌PowerPC? 405硬核的FFGA進(jìn)行開發(fā),在PowerPC? 405的外圍總線上開發(fā)了串口控制器、B3G測試工具、雙倍數(shù)據(jù)流(DDR)內(nèi)存控制器、中斷控制器等外設(shè);整個系統(tǒng)還需要時鐘、輔助邏輯等模塊;為了方便H3G測試平臺的調(diào)試,將ChipScope?核也嵌入到了平臺中。因此,基于以上理論,提出一種基于AURORA協(xié)議的B3G測試工具。
【實用新型內(nèi)容】
[0003](一)要解決的技術(shù)問題
[0004]為解決上述問題,本實用新型提出了一種基于AURORA協(xié)議的B3G測試工具,系統(tǒng)靈活性好,且可靠性高。
[0005](二)技術(shù)方案
[0006]本實用新型的基于AURORA協(xié)議的B3G測試工具,包括計算機(jī)系統(tǒng),及與計算機(jī)系統(tǒng)電連接的異步存儲器,及與異步存儲器電連接的發(fā)送控制模塊和接收控制模塊,及與發(fā)送控制模塊電連接的發(fā)送速率寄存器,及與發(fā)送速率寄存器電連接的或門,及與接收控制模塊電連接的誤碼率寄存器,及與或門電連接的0ΡΒ總線。
[0007]進(jìn)一步地,所述計算機(jī)系統(tǒng)中設(shè)置有AURORA協(xié)議及AURORA協(xié)議的接口邏輯。
[0008]進(jìn)一步地,所述發(fā)送速率寄存器與誤碼率寄存器、中斷模塊及Aurora接收控制器電連接。
[0009]進(jìn)一步地,所述誤碼率寄存器與或門電連接。
[0010]進(jìn)一步地,所述0ΡΒ總線與中斷模塊電連接。
[0011](三)有益效果
[0012]與現(xiàn)有技術(shù)相比,本實用新型的基于AURORA協(xié)議的B3G測試工具,當(dāng)大量的測試數(shù)據(jù)到達(dá)時B3G測試工具自動獲取0ΡΒ總線,將數(shù)據(jù)寫入DDR內(nèi)存中,數(shù)據(jù)傳送結(jié)束后,再通過串口將數(shù)據(jù)傳送到計算機(jī)上;同理,在進(jìn)行誤碼率測試時B3G測試工具接收到的偽隨機(jī)序列與本地產(chǎn)生的偽隨機(jī)序列進(jìn)行比較,并將統(tǒng)計完的誤碼率通過串口顯示出來。
【附圖說明】
[0013]圖1是本實用新型的整體系統(tǒng)結(jié)構(gòu)示意圖。
【具體實施方式】
[0014]如圖1所示的一種基于AURORA協(xié)議的B3G測試工具,包括計算機(jī)系統(tǒng),及與計算機(jī)系統(tǒng)電連接的異步存儲器,及與異步存儲器電連接的發(fā)送控制模塊和接收控制模塊,及與發(fā)送控制模塊電連接的發(fā)送速率寄存器,及與發(fā)送速率寄存器電連接的或門,及與接收控制模塊電連接的誤碼率寄存器,及與或門電連接的0ΡΒ總線。
[0015]所述計算機(jī)系統(tǒng)中設(shè)置有AURORA協(xié)議及AURORA協(xié)議的接口邏輯。
[0016]所述發(fā)送速率寄存器與誤碼率寄存器、中斷模塊及Aurora接收控制器電連接。
[0017]所述誤碼率寄存器與或門電連接。
[0018]所述0ΡΒ總線與中斷模塊電連接。
[0019]本實用新型的基于AURORA協(xié)議的B3G測試工具的工作原理:當(dāng)大量的測試數(shù)據(jù)到達(dá)時B3G測試工具自動獲取0ΡΒ總線,將數(shù)據(jù)寫入DDR內(nèi)存中,數(shù)據(jù)傳送結(jié)束后,再通過串口將數(shù)據(jù)傳送到計算機(jī)上;同理,在進(jìn)行誤碼率測試時B3G測試工具接收到的偽隨機(jī)序列與本地產(chǎn)生的偽隨機(jī)序列進(jìn)行比較,并將統(tǒng)計完的誤碼率通過串口顯示出來。
[0020]上面所述的實施例僅僅是對本實用新型的優(yōu)選實施方式進(jìn)行描述,并非對本實用新型的構(gòu)思和范圍進(jìn)行限定。在不脫離本實用新型設(shè)計構(gòu)思的前提下,本領(lǐng)域普通人員對本實用新型的技術(shù)方案做出的各種變型和改進(jìn),均應(yīng)落入到本實用新型的保護(hù)范圍,本實用新型請求保護(hù)的技術(shù)內(nèi)容,已經(jīng)全部記載在權(quán)利要求書中。
【主權(quán)項】
1.一種基于AURORA協(xié)議的B3G測試工具,其特征在于:包括計算機(jī)系統(tǒng),及與計算機(jī)系統(tǒng)電連接的異步存儲器,及與異步存儲器電連接的發(fā)送控制模塊和接收控制模塊,及與發(fā)送控制模塊電連接的發(fā)送速率寄存器,及與發(fā)送速率寄存器電連接的或門,及與接收控制模塊電連接的誤碼率寄存器,及與或門電連接的0PB總線。2.根據(jù)權(quán)利要求1所述的基于AURORA協(xié)議的B3G測試工具,其特征在于:所述計算機(jī)系統(tǒng)中設(shè)置有AURORA協(xié)議及AURORA協(xié)議的接口邏輯。3.根據(jù)權(quán)利要求1所述的基于AURORA協(xié)議的B3G測試工具,其特征在于:所述發(fā)送速率寄存器與誤碼率寄存器、中斷模塊及Aurora接收控制器電連接。4.根據(jù)權(quán)利要求1所述的基于AURORA協(xié)議的B3G測試工具,其特征在于:所述誤碼率寄存器與或門電連接。5.根據(jù)權(quán)利要求1所述的基于AURORA協(xié)議的B3G測試工具,其特征在于:所述0PB總線與中斷模塊電連接。
【專利摘要】本實用新型公開了一種基于AURORA協(xié)議的B3G測試工具,包括計算機(jī)系統(tǒng),及與計算機(jī)系統(tǒng)電連接的異步存儲器,及與異步存儲器電連接的發(fā)送控制模塊和接收控制模塊,及與發(fā)送控制模塊電連接的發(fā)送速率寄存器,及與發(fā)送速率寄存器電連接的或門,及與接收控制模塊電連接的誤碼率寄存器,及與或門電連接的OPB總線。本實用新型的基于AURORA協(xié)議的B3G測試工具,當(dāng)大量的測試數(shù)據(jù)到達(dá)時B3G測試工具自動獲取OPB總線,將數(shù)據(jù)寫入DDR內(nèi)存中,數(shù)據(jù)傳送結(jié)束后,再通過串口將數(shù)據(jù)傳送到計算機(jī)上;同理,在進(jìn)行誤碼率測試時B3G測試工具接收到的偽隨機(jī)序列與本地產(chǎn)生的偽隨機(jī)序列進(jìn)行比較,并將統(tǒng)計完的誤碼率通過串口顯示出來。
【IPC分類】G06F11/36
【公開號】CN205003664
【申請?zhí)枴緾N201520694438
【發(fā)明人】馬炳剛
【申請人】黑龍江傲立輔龍科技開發(fā)有限公司
【公開日】2016年1月27日
【申請日】2015年9月9日