專利名稱:一種用于監(jiān)管貼有監(jiān)管碼產(chǎn)品的pos解碼器的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種用于監(jiān)管貼有監(jiān)管碼產(chǎn)品的P0S解碼器,具體地說(shuō) 是應(yīng)用于商場(chǎng)/超市POS系統(tǒng)或者經(jīng)銷商進(jìn)銷存系統(tǒng)。
背景技術(shù):
目前,國(guó)家質(zhì)檢總局、商務(wù)部和國(guó)家工商總局已發(fā)文要求,食品、家用電
器等9大類69種產(chǎn)品必須100%加貼電子監(jiān)管碼才能出廠和銷售。在己有技術(shù) 中,如圖1所示,商場(chǎng)/超市POS系統(tǒng)或者經(jīng)銷商進(jìn)銷存系統(tǒng)通常是采用掃描系 統(tǒng)中的掃描設(shè)備輸出端接入支持串口、 USB、 PS2等多種接口,再由支持串口、 USB、 PS2等多種接口接入經(jīng)銷商進(jìn)銷存/零售商P0S系統(tǒng)輸入端。而這種商場(chǎng)/ 超市POS系統(tǒng)或者經(jīng)銷商進(jìn)銷存系統(tǒng),目前還沒(méi)有解此監(jiān)管碼功能。如果全方 面升級(jí)所有的POS系統(tǒng)或者經(jīng)銷商進(jìn)銷存系統(tǒng),從時(shí)間、人力、物力及財(cái)力等 方面來(lái)說(shuō),資源浪費(fèi)都是巨大的。 發(fā)明內(nèi)容
本實(shí)用新型的目的在于克服上述不足之處,從而提供一種用于監(jiān)管貼有監(jiān) 管碼產(chǎn)品的POS解碼器,在不影響現(xiàn)有結(jié)算和企業(yè)信息化系統(tǒng)的前提下,通過(guò)
實(shí)時(shí)解碼并傳送監(jiān)管碼數(shù)據(jù)到監(jiān)管網(wǎng),幫助政府和企業(yè)實(shí)現(xiàn)產(chǎn)品追溯,幫助 流通領(lǐng)域企業(yè)實(shí)現(xiàn)索票索證并建立電子化購(gòu)銷臺(tái)賬,并能夠?qū)崿F(xiàn)政府在流通 領(lǐng)域的監(jiān)管要求,為實(shí)現(xiàn)產(chǎn)品的追溯和召回體系提供了保障。
本實(shí)用新型的主要解決方案是這樣實(shí)現(xiàn)的本實(shí)用新型包括上蓋、電路板、 下蓋,電路板設(shè)置在上蓋與下蓋之間,且在電路板上設(shè)置有解碼器控制電路,
上蓋與下蓋連接組成POS解碼器殼體(外殼)。
所述的解碼器控制電路采用USB外設(shè)輸入接口電路輸出端、PS2外設(shè)輸入 接口電路輸出端、RS232串行輸入接口電路輸出端分別通過(guò)導(dǎo)線接中心主控微 處理器輸入端;復(fù)位電路輸出端與時(shí)鐘電路輸出端分別通過(guò)導(dǎo)線接中心主控 微處理器輸入端;大容量數(shù)據(jù)存儲(chǔ)器與大容量數(shù)據(jù)緩沖器輸出端分別通過(guò)導(dǎo) 線接中心主控微處理器輸入端;中心主控微處理器輸出端通過(guò)導(dǎo)線分別與無(wú) 線網(wǎng)絡(luò)發(fā)送電路及有線網(wǎng)絡(luò)發(fā)送電路連接,無(wú)線網(wǎng)絡(luò)發(fā)送電路接天線;中心主控微處理器輸出端通過(guò)導(dǎo)線分別與USB外設(shè)輸出接口電路輸入端、PS2外設(shè)輸出接口電路輸入端、RS232串行輸出接口電路輸入端連接。
所述的中心主控微處理器即中央處理單元,負(fù)責(zé)采集USB外設(shè)輸入接口電路、PS2外設(shè)輸入接口電路、RS232串行輸入接口電路所發(fā)送過(guò)來(lái)數(shù)據(jù),進(jìn)行運(yùn)算、査表,得到監(jiān)管碼,并解密后,送入無(wú)線網(wǎng)絡(luò)發(fā)送電路或者有線網(wǎng)絡(luò)發(fā)送電路,送入監(jiān)管網(wǎng),同時(shí),將解碼后的數(shù)據(jù),通過(guò)送入U(xiǎn)SB外設(shè)輸出接口電路、PS2外設(shè)輸出接口電路、RS232串行輸出接口電路,進(jìn)入經(jīng)銷商進(jìn)銷存/零售商P0S系統(tǒng);
所述的USB外設(shè)輸入接口電路是支持現(xiàn)時(shí)通用從USB設(shè)備,并提供安全穩(wěn)定的5V電源,能夠自行識(shí)別,自動(dòng)加載驅(qū)動(dòng)程序來(lái)正確傳遞USB掃描設(shè)備傳輸過(guò)來(lái)的數(shù)據(jù);
所述的PS2外設(shè)輸入接口電路是支持現(xiàn)時(shí)通用從PS2設(shè)備,并提供安全穩(wěn)定的5V電源,能夠自行識(shí)別,自動(dòng)加載驅(qū)動(dòng)程序來(lái)正確傳遞PS2掃描設(shè)備傳輸過(guò)來(lái)的數(shù)據(jù);
所述的RS232串行輸入接口電路包括TX發(fā)送、RX接收數(shù)據(jù)信號(hào),以及RTS、CTS、 DSR、 DTR、 DCD和RI控制信號(hào),支持RTS/CTS、 DSR/DTR和X-0n/X-0ff握手,還可以通過(guò)編程支持各種數(shù)據(jù)格式和波特率,用來(lái)正確傳遞RS232串行掃描設(shè)備傳輸過(guò)來(lái)的數(shù)據(jù);
所述的USB外設(shè)輸出接口電路,用來(lái)連接并正確將解碼后的數(shù)據(jù)輸出給支持USB接口的經(jīng)銷商進(jìn)銷存/零售商POS系統(tǒng);
所述的PS2外設(shè)輸出接口電路用來(lái)連接并正確將解碼后的數(shù)據(jù)輸出給支持PS2接口的經(jīng)銷商進(jìn)銷存/零售商P0S系統(tǒng);
所述的RS232串行輸出接口電路用來(lái)連接并正確將解碼后的數(shù)據(jù)輸出給支持RS232串行接口的經(jīng)銷商進(jìn)銷存/零售商P0S系統(tǒng);
所述的無(wú)線網(wǎng)絡(luò)發(fā)送電路是提供端到端的、廣域的無(wú)線IP連接;將中心主控微處理器經(jīng)過(guò)加密后的數(shù)據(jù)通過(guò)無(wú)線發(fā)送至監(jiān)管網(wǎng),以供用戶實(shí)時(shí)查詢;
所述的有線網(wǎng)絡(luò)發(fā)送電路是將中心主控微處理器經(jīng)過(guò)加密后的數(shù)據(jù)通過(guò)有線以太網(wǎng)發(fā)送至監(jiān)管網(wǎng),以供用戶實(shí)時(shí)查詢;
所述的復(fù)位電路是保證處理器穩(wěn)定工作;
所述的時(shí)鐘電路是實(shí)時(shí)時(shí)鐘RTC電路,具有涓流充電、時(shí)鐘校準(zhǔn)功能,可
6提供秒、分鐘、小時(shí)、星期、日期、月、年等信息,日期在月末可按照月、年自動(dòng)調(diào)整,并帶有潤(rùn)年修正功能,這樣為解碼提供的準(zhǔn)確的時(shí)鐘信息;所述的大容量數(shù)據(jù)存儲(chǔ)器用來(lái)存儲(chǔ)供解碼用的映射表;
所述的大容量數(shù)據(jù)緩沖器分輸入緩沖器和輸出緩沖器兩種;輸入緩沖器的作用是將USB外設(shè)輸入接口電路、PS2外設(shè)輸入接口電路、RS232串行輸出接口電路送來(lái)的數(shù)據(jù)暫時(shí)存放,以便處理器將它取走;輸出緩沖器的作用是用來(lái)暫時(shí)存放中心主控微處理器送往USB外設(shè)輸出接口電路、PS2外設(shè)輸出接口電路、RS232串行輸出接口電路、無(wú)線網(wǎng)絡(luò)發(fā)送電路及有線網(wǎng)絡(luò)發(fā)送電路的數(shù)據(jù);有了數(shù)據(jù)緩沖器,就可以使高速工作的CPU與慢速工作的外設(shè)起協(xié)調(diào)和緩沖作用,實(shí)現(xiàn)數(shù)據(jù)傳送的同步。
本實(shí)用新型與已有技術(shù)相比具有以下優(yōu)點(diǎn)
本實(shí)用新型在不影響現(xiàn)有結(jié)算和企業(yè)信息化系統(tǒng)的前提下,通過(guò)實(shí)時(shí)解碼并傳送監(jiān)管碼數(shù)據(jù)到監(jiān)管網(wǎng),幫助政府和企業(yè)實(shí)現(xiàn)產(chǎn)品追溯,幫助流通領(lǐng)域企業(yè)實(shí)現(xiàn)索票索證并建立電子化購(gòu)銷臺(tái)賬,并能夠?qū)崿F(xiàn)政府在流通領(lǐng)域的監(jiān)管要求,為實(shí)現(xiàn)產(chǎn)品的追溯和召回體系提供了保障;行政執(zhí)法部門可以通過(guò)監(jiān)管網(wǎng)動(dòng)態(tài)監(jiān)控,建立了從原料進(jìn)廠、生產(chǎn)加工、出廠銷售到售后服務(wù)的全過(guò)程監(jiān)管鏈條;消費(fèi)者可以通過(guò)多種途徑方便快捷地查詢"監(jiān)管碼",得到真實(shí)的產(chǎn)品信息;能夠真正讓假冒偽劣產(chǎn)品出不了廠門、進(jìn)不了店門、過(guò)不了收銀門、鉆不進(jìn)消費(fèi)者的家門。
圖1為己有技術(shù)中經(jīng)銷商進(jìn)銷存系統(tǒng)方框原理流程圖。
圖2為本實(shí)用新型外形分解示意圖。
圖3為本實(shí)用新型電路結(jié)構(gòu)方框原理圖。
圖4為本實(shí)用新型復(fù)位電路元器件連接原理圖。
圖5為本實(shí)用新型使用狀態(tài)下方框原理簡(jiǎn)圖。
圖6為本實(shí)用新型使用狀態(tài)下工作過(guò)程方框原理圖。
具體實(shí)施方式
下面本實(shí)用新型將結(jié)合附圖中的實(shí)施例作進(jìn)一步描述
如圖2所示,本實(shí)用新型包括上蓋14、電路板15、下蓋16,電路板15設(shè)置在上蓋14與下蓋16之間,且在電路板15上設(shè)置有控制電路,上蓋14與下蓋16連接組成POS解碼器殼體(外殼)。下蓋蓋板17裝在下蓋16上。在POS解碼器殼體(外殼)上分別設(shè)有網(wǎng)絡(luò)接口 18、電話接口 19、鍵盤接口20、 USB接口21、電源輸入22、電源開關(guān)23、串行接口24、天線接口 25及控制開關(guān)26等。
如圖3所示,本實(shí)用新型為減少功耗,中心主控微處理器l選擇了君正公司的采用優(yōu)化的MIPS架構(gòu)的中心主控微處理器,它需要更低的工作電壓,同時(shí)又有很高的性能。它具有體積小、功耗低和高性能的特點(diǎn),它的1/0 口工作電壓是3.3V,內(nèi)核電壓1.8V。也就是說(shuō),此微處理器使用了多電壓供電模式,在接口上采用較高的電氣標(biāo)準(zhǔn),在內(nèi)核上使用較低的電壓。
本實(shí)用新型主要采用USB外設(shè)輸入接口電路2輸出端、PS2外設(shè)輸入接口電路3輸出端、RS232串行輸入接口電路4輸出端分別通過(guò)導(dǎo)線接中心主控微處理器l (MIPS)輸入端;復(fù)位電路10輸出端與時(shí)鐘電路11輸出端分別通過(guò)導(dǎo)線接中心主控微處理器l (MIPS)輸入端;大容量數(shù)據(jù)存儲(chǔ)器12與大容量數(shù)據(jù)緩沖器13輸出端分別通過(guò)導(dǎo)線接中心主控微處理器1 (MIPS)輸入端;中心主控微處理器l (MIPS)輸出端通過(guò)導(dǎo)線分別與無(wú)線網(wǎng)絡(luò)發(fā)送電路8及有線網(wǎng)絡(luò)發(fā)送電路9連接,無(wú)線網(wǎng)絡(luò)發(fā)送電路8接天線;中心主控微處理器l (MIPS)輸出端通過(guò)導(dǎo)線分別與USB外設(shè)輸出接口電路5輸入端、PS2外設(shè)輸出接口電路6輸入端、RS232串行輸出接口電路7輸入端連接。
所述的中心主控微處理器l即中央處理單元,是整個(gè)解碼器系統(tǒng)的核心,也是整個(gè)解碼器系統(tǒng)最高的執(zhí)行單位。它負(fù)責(zé)整個(gè)解碼器系統(tǒng)指令的執(zhí)行,數(shù)學(xué)與邏輯的運(yùn)算,數(shù)據(jù)的存儲(chǔ)與傳送,以及對(duì)內(nèi)對(duì)外輸入與輸出的控制。具體地說(shuō)是負(fù)責(zé)采集USB外設(shè)輸入接口電路2、 PS2外設(shè)輸入接口電路3、 RS232串行輸入接口電路4所發(fā)送過(guò)來(lái)數(shù)據(jù),進(jìn)行運(yùn)算、查表,得到監(jiān)管碼,并解密后,送入無(wú)線網(wǎng)絡(luò)發(fā)送電路8或者有線網(wǎng)絡(luò)發(fā)送電路9,送入監(jiān)管網(wǎng),同時(shí),將解碼后的數(shù)據(jù)(監(jiān)管碼),通過(guò)送入U(xiǎn)SB外設(shè)輸出接口電路5、 PS2外設(shè)輸出接口電路6、 RS232串行輸出接口電路7,經(jīng)過(guò)相應(yīng)的導(dǎo)線連接,數(shù)據(jù)進(jìn)入經(jīng)銷商進(jìn)銷存/零售商POS系統(tǒng)。
所述的USB外設(shè)輸入接口電路2是支持現(xiàn)時(shí)通用從USB設(shè)備,并提供安全穩(wěn)定的5V電源,能夠自行識(shí)別,自動(dòng)加載驅(qū)動(dòng)程序來(lái)正確傳遞USB掃描設(shè)備傳輸過(guò)來(lái)的數(shù)據(jù);所述的PS2外設(shè)輸入接口電路3是支持現(xiàn)時(shí)通用從PS2設(shè)備,并提供安全穩(wěn) 定的5V電源,能夠自行識(shí)別,自動(dòng)加載驅(qū)動(dòng)程序來(lái)正確傳遞PS2掃描設(shè)備傳輸 過(guò)來(lái)的數(shù)據(jù);
所述的RS232串行輸入接口電路4包括TX發(fā)送、RX接收數(shù)據(jù)信號(hào),以及RTS、 CTS、 DSR、 DTR、 DCD和RI控制信號(hào),支持RTS/CTS、 DSR/DTR和X-0n/X-0ff握 手,還可以通過(guò)編程支持各種數(shù)據(jù)格式和波特率,用來(lái)正確傳遞RS232串行掃 描設(shè)備傳輸過(guò)來(lái)的數(shù)據(jù);
所述的USB外設(shè)輸出接口電路5,用來(lái)連接并正確將解碼后的數(shù)據(jù)輸出給支 持USB接口的經(jīng)銷商進(jìn)銷存/零售商POS系統(tǒng);
所述的PS2外設(shè)輸出接口電路6用來(lái)連接并正確將解碼后的數(shù)據(jù)輸出給支 持PS2接口的經(jīng)銷商進(jìn)銷存/零售商POS系統(tǒng);
所述的RS232串行輸出接口電路7用來(lái)連接并正確將解碼后的數(shù)據(jù)輸出給 支持RS232串行接口的經(jīng)銷商進(jìn)銷存/零售商POS系統(tǒng);
所述的無(wú)線網(wǎng)絡(luò)發(fā)送電路8是提供端到端的、廣域的無(wú)線IP連接;將中心
主控微處理器經(jīng)過(guò)加密后的數(shù)據(jù)通過(guò)無(wú)線發(fā)送至監(jiān)管網(wǎng),以供用戶實(shí)時(shí)查詢;
最高帶寬為能達(dá)171.2kb/s,在信號(hào)較弱或有干擾的情況下,帶寬可調(diào)整為 85.6kb/s、 42.8kb/s和21.4kb/s,帶寬的自動(dòng)調(diào)整,有效的保障了網(wǎng)絡(luò)的穩(wěn) 定性和可靠性;
所述的有線網(wǎng)絡(luò)發(fā)送電路9是將中心主控微處理器經(jīng)過(guò)加密后的數(shù)據(jù)通過(guò) 有線以太網(wǎng)發(fā)送至監(jiān)管網(wǎng),以供用戶實(shí)時(shí)査詢;
所述的復(fù)位電路10(集成芯片)包括內(nèi)置自動(dòng)上電復(fù)位電路、看門狗電路、 低電壓檢測(cè)電路,從而保證處理器穩(wěn)定工作;
所述的時(shí)鐘電路ll是實(shí)時(shí)時(shí)鐘(RTC)電路,采用Dallas Semiconductor 提供的RTC芯片,具有涓流充電、時(shí)鐘校準(zhǔn)功能,可提供秒、分鐘、小時(shí)、星 期、日期、月、年等信息,日期在月末可按照月、年自動(dòng)調(diào)整,并帶有潤(rùn)年 修正功能,這樣為解碼提供的準(zhǔn)確的時(shí)鐘信息;
所述的大容量數(shù)據(jù)存儲(chǔ)器12容量可達(dá)128M,用來(lái)存儲(chǔ)供解碼用的映射表;
所述的大容量數(shù)據(jù)緩沖器13分輸入緩沖器和輸出緩沖器兩種;輸入緩沖器 的作用是將USB外設(shè)輸入接口電路2、 PS2外設(shè)輸入接口電路3、 RS232串行輸出 接口電路4送來(lái)的數(shù)據(jù)暫時(shí)存放,以便處理器將它取走;輸出緩沖器的作用是
9用來(lái)暫時(shí)存放中心主控微處理器1送往USB外設(shè)輸出接口電路5 、PS2外設(shè)輸出接口電路6、 RS232串行輸出接口電路7、無(wú)線網(wǎng)絡(luò)發(fā)送電路8及有線網(wǎng)絡(luò)發(fā)送電路9的數(shù)據(jù);有了數(shù)據(jù)緩沖器,就可以使高速工作的CPU與慢速工作的外設(shè)起協(xié)調(diào)和緩沖作用,實(shí)現(xiàn)數(shù)據(jù)傳送的同步。
如圖4所示,本實(shí)用新型復(fù)位電路10的元器件連接關(guān)系如下-所述復(fù)位電路10由兩個(gè)輸入(3.3V電、地), 一個(gè)輸出(RESET),其連接關(guān)系為,電阻R1的左端與電容C1的上端分別與3.3v電相連,電容C1的下端和電阻R4的上端、二極管D1的上端及電阻R3的左端連接,電阻R4的下端和二極管Dl的下端及三極管Ql的E (發(fā)射極)和地線連接,電阻R3的右端和三極管Ql的B端(基極)連接,三極管Ql的C端(集電極)與電阻R2的下端連接,電阻R2的上端和電阻R1的右端分別連接微處理器的復(fù)位引腳RESET。
本實(shí)用新型POS解碼器工作原理及過(guò)程
如圖5、圖6所示,首先將原系統(tǒng)中的掃描設(shè)備輸出端(支持串口、USB、PS2等多種接口)接入POS解碼器相應(yīng)的輸入端,在掃描前要配置好本解碼器的功能,設(shè)置方法為掃描特定的功能碼,設(shè)置完成后即可掃描商品條碼。經(jīng)過(guò)掃描設(shè)備掃描的商品條碼進(jìn)入大容量數(shù)據(jù)緩沖器13的輸入緩沖器,等待中心主控微處理器1來(lái)處理,當(dāng)處理時(shí)間片到來(lái)后,中心主控微處理器l將條碼數(shù)據(jù)附加上準(zhǔn)確的當(dāng)前實(shí)時(shí)時(shí)間(從時(shí)鐘電路11獲得)以及功能碼(預(yù)先設(shè)置好的),組成査詢協(xié)議幀,然后,依據(jù)査詢協(xié)議幀進(jìn)行分類,進(jìn)而按照不同類別從大容量數(shù)據(jù)存儲(chǔ)器12中選擇合適的映射表進(jìn)行査詢,等到監(jiān)管碼,隨即送入發(fā)送隊(duì)列(大容量數(shù)據(jù)緩沖器13的輸出緩沖器)。當(dāng)發(fā)送處理時(shí)間片到來(lái)后,按照先入先出規(guī)則,通過(guò)相應(yīng)的輸出接口電路(USB外設(shè)輸出接口電路5、 PS2外設(shè)輸出接口電路6、 RS232串行輸出接口電路7)將監(jiān)管碼原樣送入原系統(tǒng)中的經(jīng)銷商進(jìn)銷存/零售商POS系統(tǒng),同時(shí),將此監(jiān)管碼附加上解碼器的唯一編碼(預(yù)先設(shè)置好的),并利用先進(jìn)的加密技術(shù)加密后送入有線網(wǎng)絡(luò)發(fā)送電路9或者無(wú)線網(wǎng)絡(luò)發(fā)送電路8,通過(guò)有線或者無(wú)線方式,上傳到監(jiān)管網(wǎng)。
本實(shí)用新型的POS解碼器有益效果是,現(xiàn)有結(jié)算和企業(yè)信息化系統(tǒng)不需任何改變,就可以實(shí)現(xiàn)對(duì)所有貼有監(jiān)管碼產(chǎn)品的監(jiān)管。
權(quán)利要求1、一種用于監(jiān)管貼有監(jiān)管碼產(chǎn)品的POS解碼器,包括上蓋(14)、電路板(15)、下蓋(16),電路板(15)設(shè)置在上蓋(14)與下蓋(16)之間,且在電路板(15)上設(shè)置有解碼器控制電路,上蓋(14)與下蓋(16)連接組成解碼器殼體,其特征是所述的解碼器控制電路采用USB外設(shè)輸入接口電路(2)輸出端、PS2外設(shè)輸入接口電路(3)輸出端、RS232串行輸入接口電路(4)輸出端分別通過(guò)導(dǎo)線接中心主控微處理器(1)輸入端;復(fù)位電路(10)輸出端與時(shí)鐘電路(11)輸出端分別通過(guò)導(dǎo)線接中心主控微處理器(1)輸入端;大容量數(shù)據(jù)存儲(chǔ)器(12)與大容量數(shù)據(jù)緩沖器(13)輸出端分別通過(guò)導(dǎo)線接中心主控微處理器(1)輸入端;中心主控微處理器(1)輸出端通過(guò)導(dǎo)線分別與無(wú)線網(wǎng)絡(luò)發(fā)送電路(8)及有線網(wǎng)絡(luò)發(fā)送電路(9)連接,無(wú)線網(wǎng)絡(luò)發(fā)送電路(8)接天線;中心主控微處理器(1)輸出端通過(guò)導(dǎo)線分別與USB外設(shè)輸出接口電路(5)輸入端、PS2外設(shè)輸出接口電路(6)輸入端、RS232串行輸出接口電路(7)輸入端連接;所述的中心主控微處理器(1),負(fù)責(zé)采集USB外設(shè)輸入接口電路(2)、PS2外設(shè)輸入接口電路(3)、RS232串行輸入接口電路(4)所發(fā)送過(guò)來(lái)數(shù)據(jù),進(jìn)行運(yùn)算、查表,得到監(jiān)管碼,并解密后,送入無(wú)線網(wǎng)絡(luò)發(fā)送電路(8)或有線網(wǎng)絡(luò)發(fā)送電路(9),送入監(jiān)管網(wǎng),同時(shí),將解碼后的數(shù)據(jù),通過(guò)送入U(xiǎn)SB外設(shè)輸出接口電路(5)、PS2外設(shè)輸出接口電路(6)、RS232串行輸出接口電路(7),進(jìn)入經(jīng)銷商進(jìn)銷存/零售商POS系統(tǒng);所述的USB外設(shè)輸入接口電路(2)是支持現(xiàn)時(shí)通用從USB設(shè)備,并提供安全穩(wěn)定的電源,能夠自行識(shí)別,自動(dòng)加載驅(qū)動(dòng)程序來(lái)正確傳遞USB掃描設(shè)備傳輸過(guò)來(lái)的數(shù)據(jù);所述的PS2外設(shè)輸入接口電路(3)是支持現(xiàn)時(shí)通用從PS2設(shè)備,并提供安全穩(wěn)定的電源,能夠自行識(shí)別,自動(dòng)加載驅(qū)動(dòng)程序來(lái)正確傳遞PS2掃描設(shè)備傳輸過(guò)來(lái)的數(shù)據(jù);所述的RS232串行輸入接口電路(4)包括TX發(fā)送、RX接收數(shù)據(jù)信號(hào),以及RTS、CTS、DSR、DTR、DCD和RI控制信號(hào),支持RTS/CTS、DSR/DTR和X-On/X-Off握手,還可以通過(guò)編程支持各種數(shù)據(jù)格式和波特率,用來(lái)正確傳遞RS232串行掃描設(shè)備傳輸過(guò)來(lái)的數(shù)據(jù);所述的USB外設(shè)輸出接口電路(5),用來(lái)連接并正確將解碼后的數(shù)據(jù)輸出給支持USB接口的經(jīng)銷商進(jìn)銷存/零售商POS系統(tǒng);所述的PS2外設(shè)輸出接口電路(6)用來(lái)連接并正確將解碼后的數(shù)據(jù)輸出給支持PS2接口的經(jīng)銷商進(jìn)銷存/零售商POS系統(tǒng);所述的RS232串行輸出接口電路(7)用來(lái)連接并正確將解碼后的數(shù)據(jù)輸出給支持RS232串行接口的經(jīng)銷商進(jìn)銷存/零售商POS系統(tǒng);所述的無(wú)線網(wǎng)絡(luò)發(fā)送電路(8)是提供端到端的、廣域的無(wú)線IP連接;將中心主控微處理器經(jīng)過(guò)加密后的數(shù)據(jù)通過(guò)無(wú)線發(fā)送至監(jiān)管網(wǎng),以供用戶實(shí)時(shí)查詢;所述的有線網(wǎng)絡(luò)發(fā)送電路(9)是將中心主控微處理器(1)經(jīng)過(guò)加密后的數(shù)據(jù)通過(guò)有線以太網(wǎng)發(fā)送至監(jiān)管網(wǎng),以供用戶實(shí)時(shí)查詢;所述的復(fù)位電路(10)是保證處理器穩(wěn)定工作;所述的時(shí)鐘電路(11)是實(shí)時(shí)時(shí)鐘RTC電路,具有涓流充電、時(shí)鐘校準(zhǔn)功能,可提供秒、分鐘、小時(shí)、星期、日期、月、年等信息,日期在月末可按照月、年自動(dòng)調(diào)整,并帶有潤(rùn)年修正功能,這樣為解碼提供的準(zhǔn)確的時(shí)鐘信息;所述的大容量數(shù)據(jù)存儲(chǔ)器(12)用來(lái)存儲(chǔ)供解碼用的映射表;所述的大容量數(shù)據(jù)緩沖器(13)分輸入緩沖器和輸出緩沖器兩種;輸入緩沖器的作用是將USB外設(shè)輸入接口電路(2)、PS2外設(shè)輸入接口電路(3)、RS232串行輸出接口電路(4)送來(lái)的數(shù)據(jù)暫時(shí)存放,以便處理器將它取走;輸出緩沖器的作用是用來(lái)暫時(shí)存放中心主控微處理器(1)送往USB外設(shè)輸出接口電路(5)、PS2外設(shè)輸出接口電路(6)、RS232串行輸出接口電路(7)、無(wú)線網(wǎng)絡(luò)發(fā)送電路(8)及有線網(wǎng)絡(luò)發(fā)送電路(9)的數(shù)據(jù)。
2、根據(jù)權(quán)利要求1所述的一種用于監(jiān)管貼有監(jiān)管碼產(chǎn)品的P0S解碼器,其 特征在于所述的復(fù)位電路(10)的元器件連接關(guān)系如下采用電阻(Rl)的 左端與電容(Cl)的上端分別與電壓V相連,電容(Cl)的下端和電阻(R4) 的上端、二極管(Dl)的上端及電阻(R3)的左端連接,電阻(R4)的下端 和二極管(Dl)的下端及三極管(Ql)的發(fā)射極和地線連接,電阻(R3)的右端和三極管(Ql)的基極連接,三極管(Ql)的集電極與電阻(R2)的下 端連接,電阻(R2)的上端和電阻(Rl)的右端分別連接微處理器的復(fù)位引 腳(RESET)。
專利摘要本實(shí)用新型涉及一種用于監(jiān)管貼有監(jiān)管碼產(chǎn)品的POS解碼器,特征是所述的解碼器控制電路采用USB外設(shè)輸入接口電路、PS2外設(shè)輸入接口電路、RS232串行輸入接口電路分別接中心主控微處理器;復(fù)位電路與時(shí)鐘電路分別接中心主控微處理器;大容量數(shù)據(jù)存儲(chǔ)器與大容量數(shù)據(jù)緩沖器分別接中心主控微處理器;中心主控微處理器分別與無(wú)線網(wǎng)絡(luò)發(fā)送電路及有線網(wǎng)絡(luò)發(fā)送電路連接,無(wú)線網(wǎng)絡(luò)發(fā)送電路接天線。本實(shí)用新型在不影響現(xiàn)有結(jié)算和企業(yè)信息化系統(tǒng)的前提下,通過(guò)實(shí)時(shí)解碼并傳送監(jiān)管碼數(shù)據(jù)到監(jiān)管網(wǎng),幫助政府和企業(yè)實(shí)現(xiàn)產(chǎn)品追溯,幫助流通領(lǐng)域企業(yè)實(shí)現(xiàn)索票索證并建立電子化購(gòu)銷臺(tái)賬,并能夠?qū)崿F(xiàn)政府在流通領(lǐng)域的監(jiān)管要求,為實(shí)現(xiàn)產(chǎn)品的追溯和召回體系提供了保障。
文檔編號(hào)G07G1/14GK201262764SQ200820039609
公開日2009年6月24日 申請(qǐng)日期2008年9月1日 優(yōu)先權(quán)日2008年9月1日
發(fā)明者健 張, 文 李, 袁寶娣, 辛?xí)x 申請(qǐng)人:無(wú)錫市同威科技有限公司