專(zhuān)利名稱(chēng):最佳化讀/寫(xiě)頻道之總誤差乘法器的制作方法
背景技術(shù):
計(jì)算機(jī)硬盤(pán)機(jī),以如已知的固定碟機(jī)或是硬盤(pán)機(jī),事實(shí)上已經(jīng)成為計(jì)算機(jī)系統(tǒng)的儲(chǔ)存標(biāo)準(zhǔn)。其大量的增加的原因除了可獲性廣、能量損耗低、資料轉(zhuǎn)換率快以及大小尺寸縮小之外,還包含其成本低廉、儲(chǔ)存容量高以及可信賴(lài)度高。
碟機(jī)典型包含一個(gè)或多個(gè)以環(huán)境控制殼所包圍的旋轉(zhuǎn)磁盤(pán)。該硬驅(qū)動(dòng)可具有數(shù)個(gè)讀/寫(xiě)頭,其系與該磁盤(pán)接觸。該碟機(jī)更可包含用于讀取與存寫(xiě)資料以及用于接觸其它裝置之電器。與該讀/寫(xiě)頭連接之該電器系包含電路,以控制頭定位且產(chǎn)生或感應(yīng)該磁盤(pán)上的電磁場(chǎng)。該電器將接收自一宿主裝置,例如個(gè)人計(jì)算機(jī),之資料進(jìn)行編碼,且將該資料轉(zhuǎn)譯為磁編碼而存寫(xiě)至該磁盤(pán)上。當(dāng)資料被要求時(shí),該電器將該資料定位,感應(yīng)該磁編碼且將該編碼轉(zhuǎn)譯為二位數(shù)字信息。亦可使用錯(cuò)誤檢視與更正,以確保資料的正確儲(chǔ)存與恢復(fù)。
該讀/寫(xiě)頭將所編碼的資料進(jìn)行偵測(cè)與重編作為磁束的區(qū)域。該資料之編碼系藉由該磁盤(pán)之兩連續(xù)區(qū)域間逆轉(zhuǎn)流量之存在或不存在而進(jìn)行??山逵梢阎椒ǖ摹疙敺鍌蓽y(cè)」以讀取資料,其中當(dāng)一流逆轉(zhuǎn)通過(guò)該讀/寫(xiě)頭時(shí),即偵測(cè)該讀/寫(xiě)頭中的電壓頂峰。然而,增加儲(chǔ)存密度、需要所降低的頂峰強(qiáng)度、較佳的信號(hào)識(shí)別以及較高的磁盤(pán)轉(zhuǎn)速,系促使該頂峰更為接近。所以,頂峰偵測(cè)方法變得越加復(fù)雜。
已有改進(jìn)讀/寫(xiě)頭與說(shuō)明磁性編碼的方法。例如,已有設(shè)計(jì)的磁阻(“MR”)讀/寫(xiě)頭,其具有所增加的敏感度以及所增加的敏感度,以及所增加的信號(hào)識(shí)別。此外,如以建立的局部響應(yīng)最大相似(“PRML”)已知的技術(shù)。PRML碟機(jī)功能系基于殖入該碟機(jī)電器中的運(yùn)算法,以讀取由該磁束逆轉(zhuǎn)所產(chǎn)生的模擬波形。代替尋找頂峰值,以PRML為基礎(chǔ)的驅(qū)動(dòng),系將該模擬波形(該「局部響應(yīng)」)數(shù)字樣本化,且進(jìn)行更進(jìn)一步的信號(hào)處理技術(shù)以決定由該波形(「最大相似」)代表的最可能的位圖案。PRML可容忍該磁信號(hào)中更多的噪聲,以使用較低品質(zhì)的磁盤(pán)與讀/寫(xiě)頭,其亦增加制造產(chǎn)量與降低成本。藉由如儲(chǔ)存的成本/單元、資料轉(zhuǎn)換率、能量需求以及形成因子(物理尺寸)等因子,所典型區(qū)分的硬驅(qū)動(dòng),需要增強(qiáng)的驅(qū)動(dòng)組件,其可用以改善在優(yōu)化設(shè)定時(shí)間、儲(chǔ)存容量、運(yùn)作率、可信度與能量效率中的成本效應(yīng)。例如一區(qū)域,其包含PRML電器用以校準(zhǔn)與調(diào)整該P(yáng)RML讀/寫(xiě)頻道至該讀/寫(xiě)頭。以該該讀/寫(xiě)頭,校準(zhǔn)與調(diào)整該P(yáng)RML讀/寫(xiě)頻道之程序,當(dāng)該讀/寫(xiě)頭與該讀/寫(xiě)頻道結(jié)合時(shí),其通常系指如所執(zhí)行的「頻道邊限」。在頻道邊限的過(guò)程中,調(diào)整該讀/寫(xiě)頻道之不同的系數(shù),以產(chǎn)生該硬盤(pán)機(jī)與讀/寫(xiě)頻道組合之一最佳位錯(cuò)誤率。
在頻道邊限的過(guò)程中,透過(guò)一消耗矩陣,重復(fù)變化頻道系數(shù),以決定該硬盤(pán)機(jī)與讀/寫(xiě)頻道組合之一最佳位錯(cuò)誤率。在頻道邊限透過(guò)數(shù)個(gè)階段前進(jìn)之后,可在需要重要時(shí)間的位錯(cuò)誤率上,操作該硬盤(pán)機(jī)以偵測(cè)該位錯(cuò)誤。用以減少時(shí)間注入干擾或附加的白高斯噪音(AWGN)之方法,至該讀/寫(xiě)頭頻道結(jié)果。這些方法造成一套頻道系數(shù),其非最佳的低位錯(cuò)誤率操作。
因此,當(dāng)提供一低位錯(cuò)誤率時(shí),需要減少頻道邊限的時(shí)間與資源。
發(fā)明之概述本發(fā)明系揭露一種用以最佳化一局部響應(yīng),最大相似(PRML)讀/寫(xiě)頻道的位錯(cuò)誤率之方法與裝置。該磁編碼頻道可包含一頻道邊限電路,以進(jìn)行該方法中的頻道邊限。該頻道邊限電路可驅(qū)動(dòng)該讀/寫(xiě)頻道位錯(cuò)誤之位錯(cuò)誤率之一干擾信號(hào)。該干擾信號(hào)可藉由一可變的縮放因子而放大??烧{(diào)整該可變的縮放因子,以供該讀/寫(xiě)頻道所處理之信號(hào)的人為改進(jìn)與降解。該縮放干擾信號(hào)可與所選擇的測(cè)試數(shù)據(jù)類(lèi)型結(jié)合,且供于該讀/寫(xiě)頻道之一維特比偵測(cè)器電路。在一實(shí)施例中,該讀/寫(xiě)頻道系以局部響應(yīng),最大相似(PRML)為基礎(chǔ)的讀/寫(xiě)頻道。
該信道邊限電路之一實(shí)施例可包含一位類(lèi)型產(chǎn)生器電路,一第一加總電路,一縮放電路,以及一第二加總電路。該信道邊限電路之組件系提供可變的放大干擾信號(hào)至該讀/寫(xiě)頻道之一維特比偵測(cè)器電路。該干擾信號(hào)系以該讀/寫(xiě)頻道之總錯(cuò)誤相聯(lián)合。
該位類(lèi)型產(chǎn)生器可在一位類(lèi)型產(chǎn)生器輸出,產(chǎn)生具有一選擇類(lèi)型的數(shù)字信號(hào)。由該位類(lèi)型產(chǎn)生器所產(chǎn)生的典型選擇測(cè)試類(lèi)型,系為同位符合碼。該選擇類(lèi)型可為,例如由直線(xiàn)回饋位移緩存器(LFSR)所產(chǎn)生的偽隨機(jī)二位序列(PRBS)數(shù)據(jù)類(lèi)型。
該第一加總電路系包含一第一輸入,第二輸入與一輸出。該第一輸入系與該位類(lèi)型產(chǎn)生器輸出結(jié)合。該第一輸入系接收受處理的二位資料信號(hào)。該受處理的二位資料信號(hào),系與自一磁性資料儲(chǔ)存媒體與該讀/寫(xiě)頭所處理的資料聯(lián)合。該加總電路系用以產(chǎn)生一干擾信號(hào)。該干擾信號(hào)可被提供于該第一加總電路輸出。在一實(shí)施例中,該干擾信號(hào)系與該第一輸入所提供及在該第二輸入二位資料信號(hào)所處理之該數(shù)字信號(hào)相聯(lián)合。
該縮放(scaling)電路系包含一輸入,其經(jīng)由該第一加總電路輸出,可與該第一加總電路結(jié)合。該縮放電路系于該縮放電路輸出,產(chǎn)生一縮放干擾信號(hào)。該縮放電路更可以藉由一可變的縮放因子,放大該干擾信號(hào)。可調(diào)整該可變的縮放因子,以在該讀/寫(xiě)頻道所處理之信號(hào),提供改善或降解之所欲程度。
該第二加總電路系包含一第一輸入,一第二輸入,以及一輸出。該第一輸入系接收自該縮放電路輸出之該縮放干擾信號(hào)。該第二輸入可與該位類(lèi)型產(chǎn)生器輸出結(jié)合。該第二輸入系接收由該位類(lèi)型產(chǎn)生器所產(chǎn)生之該數(shù)字信號(hào)。該第二加總電路系結(jié)合該數(shù)字信號(hào)與該縮放干擾信號(hào)。在該第二加總電路輸出,提供該結(jié)合的信號(hào),其定義該頻道邊限電路之一輸出。
最佳化一讀/寫(xiě)頻道之一位-錯(cuò)誤率方法之實(shí)施例,系包含自一磁性資料儲(chǔ)存媒體,讀取一已知的測(cè)試數(shù)據(jù)類(lèi)型信號(hào);取得一干擾信號(hào),以響應(yīng)自該資料儲(chǔ)存媒體所讀取之資料;藉由一縮放因子以放大該干擾信號(hào);結(jié)合該縮放干擾信號(hào)與該測(cè)試數(shù)據(jù)類(lèi)型信號(hào);以及提供所結(jié)合的干擾信號(hào)與該測(cè)試數(shù)據(jù)類(lèi)型至該讀/寫(xiě)頻道。上述本發(fā)明之概數(shù)僅作為引言,并不會(huì)限制本發(fā)明之權(quán)利要求。本發(fā)明之其它優(yōu)點(diǎn)與目的如下所述,且部分可由敘述中顯而得知或可自本發(fā)明之施行中學(xué)得。本發(fā)明之目的與優(yōu)點(diǎn)可由權(quán)利要求中所指之結(jié)合而得。
圖標(biāo)之簡(jiǎn)單說(shuō)明第1圖系一方塊圖,說(shuō)明與一宿主裝置結(jié)合之硬驅(qū)動(dòng)動(dòng)。
第2圖系一方塊圖,說(shuō)明使用一硬驅(qū)動(dòng)之讀/寫(xiě)頻道。
第3圖系一方塊圖,說(shuō)明包含一位錯(cuò)誤邊限電路之讀/寫(xiě)頻道。
第4圖系一流程圖,說(shuō)明最佳化一讀/寫(xiě)頻道之位錯(cuò)誤率。
發(fā)明之詳細(xì)說(shuō)明本案之實(shí)施例系關(guān)于以局部響應(yīng),最大相似(PRML)為基礎(chǔ)的讀/寫(xiě)頻道。該P(yáng)RML讀/寫(xiě)頻道系與該硬驅(qū)動(dòng)之讀/寫(xiě)頭結(jié)合。其中,「結(jié)合」一詞系指直接連接,或是透過(guò)一個(gè)或多個(gè)中間組件所間接連接。該讀/寫(xiě)頻道自該宿主裝置,將數(shù)字資料轉(zhuǎn)換至電脈沖,以控制該讀/寫(xiě)頭而將資料磁性記錄至該硬盤(pán)。在讀取操作中,該讀/寫(xiě)頻道接收由該讀/寫(xiě)頭所磁性感應(yīng)的一模擬波形,且將該波形轉(zhuǎn)換為儲(chǔ)存于該驅(qū)動(dòng)中的數(shù)字資料。
該實(shí)施例提供用于一讀/寫(xiě)頻道之頻道邊限的方法與裝置。在一實(shí)施例中,該讀/寫(xiě)頻道系以PRML為基礎(chǔ)的讀/寫(xiě)頻道。該以PRML為基礎(chǔ)的讀/寫(xiě)頻道可合并一頻道邊限電路,以進(jìn)行用于最佳化該讀/寫(xiě)頻道之頻道邊限的方法。該頻道邊限電路驅(qū)動(dòng)一干擾信號(hào),其系與該讀/寫(xiě)頻道之錯(cuò)誤與不正確性相關(guān)。該干擾信號(hào)可藉由一可變的縮放因子放大,以減少該讀/寫(xiě)頻道之一位錯(cuò)誤率所需之時(shí)間。
請(qǐng)參閱第1圖至第4圖,以更進(jìn)一步說(shuō)明此實(shí)施例。請(qǐng)參閱第1圖之方塊圖,其系說(shuō)明結(jié)合一宿主裝置112之一硬驅(qū)動(dòng)100。為說(shuō)明此實(shí)施例,有些組件未顯示,例如服務(wù)器/致動(dòng)器馬達(dá)控制。該驅(qū)動(dòng)100包含磁表面與紡錘狀馬達(dá)102,該讀/寫(xiě)頭與致動(dòng)器組合104,預(yù)先放大器106,一讀/寫(xiě)頻道108,以及一控制器110。該預(yù)先放大器106系經(jīng)由接口114與116而與該讀/寫(xiě)頻道108結(jié)合。該控制器110與該讀/寫(xiě)頻道108之接口系經(jīng)由接口118與120。
對(duì)于該硬盤(pán)100之資料讀取操作,該宿主裝置112提供一位置辨識(shí)器,其可辨識(shí)在該碟機(jī)上數(shù)據(jù)之位置,例如一筒狀以及區(qū)段地址。該控制器110接收此地址,且決定該磁盤(pán)102上該資料之物理位置。而后該控制器110移動(dòng)該讀/寫(xiě)頭,至一接近該磁盤(pán)102之位置。當(dāng)該資料通過(guò)讀/寫(xiě)頭104時(shí),該讀/寫(xiě)頭104感應(yīng)到產(chǎn)生模擬資料信號(hào)之流逆轉(zhuǎn)的存在與否。此資料通過(guò)該預(yù)先放大器106,其系放大該信號(hào)且經(jīng)由該接口114,將該資料通過(guò)至該讀/寫(xiě)頻道108。如下所述,該讀/寫(xiě)頻道接自該預(yù)先放大器106,收該放大的模擬波形,且將此波形譯碼為其所代表的數(shù)字二位資料。而后經(jīng)由該接口118,將此數(shù)字二位資料通過(guò)至該控制器110。該控制器110系作為該硬驅(qū)動(dòng)100與該宿主裝置112之接口,且可包含其它功能,例如捕捉錯(cuò)誤偵測(cè)/更正功能,以增加該硬驅(qū)動(dòng)100之操作率與/或可靠度。
對(duì)于存寫(xiě)操作,該宿主裝置112提供具有該二位數(shù)字資料之控制器110以被存寫(xiě),且提供存寫(xiě)該數(shù)據(jù)之位置,例如筒狀與區(qū)段地址。該控制器110移動(dòng)該讀/寫(xiě)頭104至一設(shè)計(jì)的位置,且經(jīng)由一接口120傳送該二位數(shù)字資料以被存寫(xiě)至該讀/寫(xiě)頻道108。該讀/寫(xiě)頻道108接收該二位數(shù)字資料,將其編碼且產(chǎn)生模擬信號(hào),其系用以驅(qū)動(dòng)該讀/寫(xiě)頭104,而將合適的磁束逆轉(zhuǎn)分配至該磁盤(pán)102上,以代表該二位數(shù)字資料。該信號(hào)系經(jīng)由驅(qū)動(dòng)該讀/寫(xiě)頭104之接口116而通過(guò)至該預(yù)先放大器106。
請(qǐng)參閱第2圖,其系說(shuō)明一讀/寫(xiě)頻道108,其系支持第1圖中該硬盤(pán)100之局部響應(yīng),最大相似(PRML)編碼技術(shù)。為清楚說(shuō)明因而省略一些組件。該讀/寫(xiě)頻道108可供作為一集成電路,其系使用互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)制程之具有一有效頻道長(zhǎng)度0.18微米的晶體管。亦可使用其它制程技術(shù)與特性大小,且此處所揭露之電路更可以整合于其它包含硬盤(pán)電器,如硬盤(pán)控制器邏輯,之電路。如上所述,該讀/寫(xiě)頭108轉(zhuǎn)換在該磁盤(pán)102上代表該磁束之二位數(shù)字信息與模擬信號(hào)。該讀/寫(xiě)頻道108被分為兩個(gè)主要區(qū)段,即讀取路徑202與存寫(xiě)路徑204。
該讀取路徑204包含一并聯(lián)至串連之轉(zhuǎn)換器220,一編碼器222,一存寫(xiě)預(yù)先補(bǔ)償電路228,以及一驅(qū)動(dòng)電路230。該并聯(lián)至串聯(lián)轉(zhuǎn)換器220系自該宿主裝置112經(jīng)由該接口120,以一次八位接收資料。該轉(zhuǎn)換器220可將輸入數(shù)據(jù)串聯(lián)化,且傳送一連續(xù)比特流至該RLL編碼器222。該編碼器222根據(jù)長(zhǎng)度限縮(RLL)運(yùn)算法,而將該連續(xù)比特流編碼為符號(hào)二位序列,以記錄于該磁盤(pán)102之上。譯碼器可使用32/33位符號(hào)碼,以確保流逆轉(zhuǎn)可被適當(dāng)間隔,且沒(méi)有流逆轉(zhuǎn)之資料長(zhǎng)時(shí)間運(yùn)轉(zhuǎn)系不會(huì)被記錄。由于被記錄之資料的磁性特質(zhì),該編碼器更可用以確使長(zhǎng)時(shí)間運(yùn)轉(zhuǎn)0與1系不會(huì)被記錄。通過(guò)該信號(hào)至一存寫(xiě)預(yù)先補(bǔ)償電路228,其可明顯調(diào)整該比特流之脈沖寬度,以說(shuō)明該記錄過(guò)程之磁性變形。通過(guò)該調(diào)整的信號(hào)至一驅(qū)動(dòng)器電路230,其系經(jīng)由接口116驅(qū)動(dòng)該信號(hào)至該預(yù)先放大器106。該預(yù)先放大器106驅(qū)動(dòng)該讀/寫(xiě)頭104,以記錄資料。該驅(qū)動(dòng)器電路230可包含一偽發(fā)射器耦合邏輯(PECL)驅(qū)動(dòng)器電路,其系產(chǎn)生一不同的輸出至該預(yù)先放大器106。
該讀取路徑202包含一模擬前端(AFE)電路206一模擬至數(shù)字轉(zhuǎn)換器(ADC)208,一有限脈沖響應(yīng)(FIR)過(guò)濾器電路210,一內(nèi)插計(jì)時(shí)回復(fù)器(ITR)電路212,一Vitertbi運(yùn)算法偵測(cè)器214電路,以及一譯碼器216電路。藉由該讀/寫(xiě)頭104自該磁盤(pán)102所感應(yīng)到的放大之磁性信號(hào),系經(jīng)由接口114藉由該讀/寫(xiě)頻道108所接收。首先,代表所感應(yīng)到的磁性信號(hào)之模擬波形,系被通過(guò)至該AFE電路206。該AFE電路206處理該模擬信號(hào)至清除狀態(tài),即該模擬信號(hào)至一所欲之脈沖強(qiáng)度與帶寬,用以轉(zhuǎn)換至一數(shù)字信號(hào)。而后將所處理之模擬信號(hào)通過(guò)至該ADC電路208。該ADC電路208將該以信號(hào)取樣,且將其轉(zhuǎn)換至一數(shù)字信號(hào)。該ADC電路208產(chǎn)生一時(shí)間序列的二位信號(hào)其系與該模擬信號(hào)之振幅樣本相關(guān)。
而后將該數(shù)字信號(hào)通過(guò)至一FIR過(guò)濾器210,且而后至該ITR電路212。該FIR過(guò)濾器210系將該數(shù)字信號(hào)之頻率組件,均等化至一所欲之脈沖響應(yīng)。在一實(shí)施例中,該FIR過(guò)濾器210將數(shù)字條件化,以定義一局部響應(yīng)級(jí)4(PR4)信號(hào)之脈沖響應(yīng)。該FIR過(guò)濾器210可為Fourier ten-tap FIR過(guò)濾器。該ITR 212更進(jìn)一步將該數(shù)字信號(hào)條件化,而將該數(shù)字信號(hào)與該AFE所處理之該模擬信號(hào)同步化。該ITR 212將該數(shù)字信號(hào)之樣本計(jì)時(shí)標(biāo)準(zhǔn)化,以使得該數(shù)字信號(hào)與該模擬信號(hào)之位率同步化。在一實(shí)施例中,該ITR電路可藉由一相鎖回路(PLL)而被控制,以控制該ITR電路212之計(jì)時(shí)。
而后將該數(shù)字信號(hào)通過(guò)至該維特比偵測(cè)器214,其系決定由使用數(shù)字信號(hào)處理技術(shù)之該數(shù)字信號(hào)所代表該二位位圖案。該維特比偵測(cè)器214系使用一32狀態(tài)維特比處理器。而后,該數(shù)字信號(hào)所代表的二位資料,系被通過(guò)至該同位編碼器216,其移動(dòng)該同位位至該RLL譯碼器218。該RLL譯碼器218將編碼符號(hào)之該二位RLL譯碼,使成為實(shí)際的二位資料。而后經(jīng)由接口118,將該資料通過(guò)至該控制器110。
該讀/寫(xiě)頻道108更可包含一時(shí)鐘232。該時(shí)鐘232提供計(jì)時(shí)信號(hào)至該讀取頻道224與該存寫(xiě)頻道204,以用于計(jì)時(shí)邏輯操作。
當(dāng)該讀/寫(xiě)頻道108與該磁盤(pán)102、該預(yù)先放大器106及該控制器110(第1圖)結(jié)合時(shí),調(diào)整該讀/寫(xiě)頻道的系數(shù),以于該讀/寫(xiě)頻道108所處理的信號(hào)中,將位錯(cuò)誤的量最小化。該處理程序可以系「頻道邊限」。在處理過(guò)程中,該讀/寫(xiě)頻道之一系數(shù)可能變化,且決定一位錯(cuò)誤。調(diào)整該系數(shù)值,以提供一最佳化之位錯(cuò)誤率。該位錯(cuò)誤率為每一千萬(wàn)位中,不會(huì)超過(guò)一位錯(cuò)誤。更佳為,在一百億位中,該位錯(cuò)誤率不會(huì)超過(guò)一位??瑟?dú)立調(diào)整每一個(gè)系數(shù),直到各系數(shù)被設(shè)定至可提供最佳位錯(cuò)誤率之值。在設(shè)定該讀/寫(xiě)頻道108之過(guò)程中,可變化復(fù)數(shù)個(gè)系數(shù),以決定每一個(gè)系數(shù)之最佳表現(xiàn)程度。例如,現(xiàn)有的讀/寫(xiě)頻道可能需要調(diào)整12個(gè)系數(shù)。當(dāng)十二個(gè)頻道中的每一個(gè)皆被最佳化時(shí),可重復(fù)此程序以確保該讀/寫(xiě)頻道之最佳位錯(cuò)誤率。有時(shí),該程序被重復(fù)三次,以確保該最佳位錯(cuò)誤率。因此,在整個(gè)頻道具有最佳化之位錯(cuò)誤率之前,頻道邊限可進(jìn)行數(shù)次重復(fù)的系數(shù)調(diào)整。頻道邊限電路之實(shí)施例,系減少該讀/寫(xiě)頻道之進(jìn)行最佳化的時(shí)間,該讀/寫(xiě)頻道具有得自于該讀/寫(xiě)頻道系統(tǒng)位錯(cuò)誤之一干擾信號(hào)。
請(qǐng)參閱第3圖,其系說(shuō)明一讀/寫(xiě)頻道之一部分,其合并了一頻道邊限電路(邊限電路)300。所示之該讀/寫(xiě)頻道之一部分系包含第2圖中該讀取路徑202之一部分,包含該AFE電路206,該ADC電路208,該FIR電路210,該ITR電路212,以及該維特比偵測(cè)器電路214。該讀/寫(xiě)頻道之一部分更具包含該邊限300,其具有該ITR電路212之與一輸出結(jié)合之一輸入,且具有結(jié)合于一輸入之一輸出用于該維特比偵測(cè)器電路214。該頻道邊限電路300可包含一位圖案產(chǎn)生電路302,一第一加總電路304,一縮放電路306以及一第二家總電路308。
該位圖案產(chǎn)生電路302系產(chǎn)生具有一已知位圖案序列之?dāng)?shù)字信號(hào)。在一實(shí)施例中,該位圖案產(chǎn)生器電路302系一線(xiàn)性回饋位移緩存器(LFSR)。該LFSR 302系產(chǎn)生一偽隨機(jī)二位序列(PRBS),其系同位碼符合。為了將該讀/寫(xiě)頻道之該位錯(cuò)誤率最佳化,由LFSR 302所產(chǎn)生的該P(yáng)RBS系被存寫(xiě)至結(jié)合于該讀/寫(xiě)頻道108之該磁盤(pán)102。當(dāng)藉由該讀/寫(xiě)頻道108處理包含PRBS之信號(hào)時(shí),該信號(hào)中可能存在由于該磁盤(pán)102之瑕疵或是不當(dāng)調(diào)整的讀/寫(xiě)頻道108所造成的去樣振幅錯(cuò)誤。該LFSR 302可提供一PRBS,其系根據(jù)一轉(zhuǎn)換函數(shù)而被轉(zhuǎn)型,該轉(zhuǎn)換函數(shù)系估計(jì)一正確樣本值作為ITR 212所提供之信號(hào)。在一實(shí)施例中,該轉(zhuǎn)換函數(shù)系以1-D2代表。
在該讀/寫(xiě)頻道108與磁盤(pán)102之結(jié)合中,藉由該第一加總電路304,可得到與總?cè)诱鸱e(cuò)誤相關(guān)之干擾信號(hào)。該第一加總電路304系包含一第一輸入,一第二輸入,以及一輸出。該第一加總電路之該第一輸入系與該LFSR 302之一輸出結(jié)合。該第一加總電路304之該第二輸入系定義該邊限電路300之輸出,且與該ITR 212之一輸出結(jié)合。該第一加總電路304減去自該LFSR所產(chǎn)生的PRBS,其中該LFSR系來(lái)自于由該AFE 206,該ADC 208,該FIR 210以及該ITR 212所處理之?dāng)?shù)字信號(hào)。該信號(hào)之處理系在該第一加總電路304,因此與該總位錯(cuò)誤相關(guān)的干擾信號(hào)系在該第一加總電路304之輸出處產(chǎn)生。在一實(shí)施例中,該第一加總電路之執(zhí)行,系使用同步數(shù)字組件,其包含結(jié)合邏輯組件、鎖存與多任務(wù)器。
該縮放電路306系包含一輸入與一輸出。該縮放電路306之輸入系與該第一加總電路304之輸出結(jié)合。該縮放電路藉由可變的縮放因子Kte,以放大與該總位錯(cuò)誤相關(guān)的干擾信號(hào)。提供該放大的干擾信號(hào)于該縮放電路輸出。該縮放因子可由外部使用者提供,或是由控制器110(第1圖)所提供。在一實(shí)施例中,該縮放因子之值,可為0與6之間的任意值,且可經(jīng)由人為調(diào)整以減少或增加該讀/寫(xiě)頻道之表現(xiàn)程度。在一實(shí)施例中,該縮放電路306之執(zhí)行,系使用同步數(shù)字組件,其包含結(jié)合邏輯組件,鎖存與多任務(wù)器。
該第二加總電路308系包含一第一輸入,一第二輸入與一輸出。該第二加總電路308之第一輸入系與縮放節(jié)點(diǎn)306之輸出結(jié)合,且該第二輸入系與該LFSR之輸出結(jié)合。該第二加總電路組合與該總樣本錯(cuò)誤相關(guān)的縮放干擾信號(hào)以及由該LFSR 302所產(chǎn)生的PRBS信號(hào)。該P(yáng)RBS可被轉(zhuǎn)型至一估計(jì)的正確樣本值(例如1-D2)。該組合的信號(hào)系包含存寫(xiě)至該磁盤(pán)102之PRBS之樣本值,以及該縮放干擾信號(hào)。提供該組合的信號(hào)至該維特比偵測(cè)器電路214進(jìn)行處理,以決定該讀/寫(xiě)頻道之最佳表現(xiàn)程度。由于該邊限電路300提供一放大的干擾信號(hào),其系得自于該讀/寫(xiě)系統(tǒng)108中所測(cè)得的總樣本錯(cuò)誤,所以該位錯(cuò)誤可由于勝過(guò)該讀/寫(xiě)頻道中主要的噪聲來(lái)源,且可具有相似的噪聲統(tǒng)計(jì)。由于較高錯(cuò)誤率之測(cè)量系比較低錯(cuò)誤率更快速,所以可藉由提供與存在該讀/寫(xiě)頻道108中的錯(cuò)誤相關(guān)之一放大信號(hào),而將該頻道最佳化的時(shí)間減短。因此,以人為增加的錯(cuò)誤率所調(diào)整之該頻道系數(shù),可與以較低錯(cuò)誤率所最佳化的頻道系數(shù)具有相似的特性。因?yàn)樵撨呄揠娐?00使用存在于該讀/寫(xiě)頻道的錯(cuò)誤,以得到該放大的干擾信號(hào),所以該邊限電路300提供方法以加強(qiáng)該讀/寫(xiě)頻道108,其系指該頻道系受到一種典型的操作。調(diào)整該縮放因子Kte至一值,其可增加該位錯(cuò)誤率至一值(10e-6),其可將正確測(cè)量位錯(cuò)誤率之時(shí)間最佳化。在一實(shí)施例中,該第二加總電路之執(zhí)行,系利用同步數(shù)字組件,其包含結(jié)合邏輯組件、鎖存與多任務(wù)器。
請(qǐng)參閱第4圖,其流程圖400系說(shuō)明將一讀/寫(xiě)頻道之位錯(cuò)誤率最佳化的方法之實(shí)施例。該方法系包含自一磁性資料儲(chǔ)存媒體,讀取402一已知取樣測(cè)試資料圖案信號(hào);針對(duì)自該資料儲(chǔ)存媒體所讀取之資料,獲取404一干擾信號(hào);藉由一縮放因子,放大406該干擾信號(hào);組合408該縮放的干擾信號(hào)與該測(cè)試數(shù)據(jù)圖案信號(hào);以及提供410該組合的干擾信號(hào)與該測(cè)試數(shù)據(jù)圖案至該讀/寫(xiě)頻道。讀取402一已知取樣測(cè)試資料圖案信號(hào)之動(dòng)作,可包含存寫(xiě)一已知測(cè)試資料圖案至該磁性資料儲(chǔ)存媒體。在一實(shí)施例中,該資料之存寫(xiě)系利用該LFSR,且該位圖案系包含一同位符合PRBS。讀取402資料之動(dòng)作,可包含自?xún)?chǔ)存在該磁性資料儲(chǔ)存媒體的資料,進(jìn)行取樣,該磁性資料儲(chǔ)存媒體具有該讀/寫(xiě)頻道之一讀取電路。
獲取404一干擾信號(hào)之動(dòng)作,可包含在讀取402的動(dòng)作過(guò)程中,決定一已知的樣本圖案與自該磁性資料儲(chǔ)存媒體取樣的測(cè)試資料之間的差別。該干擾信號(hào)系與該讀/寫(xiě)頻道之總位錯(cuò)誤相關(guān)。
放大406之動(dòng)作,系包含藉由一可變的縮放因子Kte,以調(diào)整該干擾信號(hào)。選擇該縮放因子之值,以提供由該讀/寫(xiě)頻道所處理的信號(hào)達(dá)到一程度的增進(jìn)或降低。
在組合408該縮放的干擾信號(hào)與該測(cè)試資料圖案信號(hào)的動(dòng)作過(guò)程中,由該磁性資料儲(chǔ)存媒體所儲(chǔ)存的取樣測(cè)試資料圖案,所得之該干擾信號(hào)系與由該磁性資料儲(chǔ)存媒體所讀取的測(cè)試資料圖案所相關(guān)的一已知的測(cè)試數(shù)據(jù)圖案組合。提供410該組合的信號(hào)之動(dòng)作,系包含提供該信號(hào)至該讀/寫(xiě)頻道電路之一組件。
與一讀/寫(xiě)頻道合并的該頻道邊限電路之不同執(zhí)行,皆為本發(fā)明之范圍內(nèi)。該頻道邊限電路之所有組件可與該讀/寫(xiě)頻道,整合于一單一集成電路半導(dǎo)體芯片上。此外,該計(jì)算器電路之部分或所有組件,可被使用于一讀/寫(xiě)頻道外之一個(gè)或多個(gè)集成電路。
雖然本發(fā)明已敘述特定實(shí)施例,但仍有修飾可為之。其所有的同位物,包含改編與修飾,仍系于本發(fā)明權(quán)利要求之中。
權(quán)利要求
1.一種集成電路,用于將與一硬盤(pán)機(jī)耦合之一讀/寫(xiě)頻道之一位-錯(cuò)誤率最佳化,該集成電路系包含一位圖案產(chǎn)生器電路,用以產(chǎn)生一數(shù)字信號(hào),其系在一位圖案產(chǎn)生器輸出具有一選擇的圖案;一第一加總電路,其具有一第一輸入,一第二輸入,以及一輸出,該第一輸入系與該位圖案產(chǎn)生器輸出耦合,且用以接收該數(shù)字信號(hào),該第二輸入用以接收一被處理的二位數(shù)字信號(hào),其代表自一磁性資料儲(chǔ)存媒體所讀取之資料,該加總電路系用以在該第一加總電路輸出處,產(chǎn)生一干擾信號(hào),該干擾信號(hào)系代表在該第一輸入所提供之該數(shù)字信號(hào)與在該第二輸入之該被處理的二位資料信號(hào)之間的差;一縮放電路,其具有一輸入耦合于該第一加總電路之輸出,且系用以接收該干擾信號(hào),該縮放電路系用以在該縮放電路輸出,產(chǎn)生一縮放的干擾信號(hào);以及一第二加總電路,其系具有第一輸入,一第二輸入以及一輸出,該第一輸入系耦合至該縮放電路輸出,且用以接收該縮放的干擾信號(hào),該第二輸入系耦合至該位圖案產(chǎn)生器輸出,且用以接收該數(shù)字信號(hào),該第二加總電路系用以組合該數(shù)字信號(hào)與該縮放的干擾信號(hào),該組合的信號(hào)系被提供于該第二加總電路輸出。
2.如權(quán)利要求第1項(xiàng)之集成電路,其中該磁性資料儲(chǔ)存媒體之設(shè)計(jì),系具有含選擇的位圖案之該數(shù)字信號(hào)。
3.如權(quán)利要求第2項(xiàng)之集成電路,其中該被處理的二位信號(hào),系包含自設(shè)計(jì)具有選擇的位圖案之該磁性資料儲(chǔ)存媒體所讀取之資料。
4.如權(quán)利要求第3項(xiàng)之集成電路,其中該被處理的二位信號(hào),系包含自設(shè)計(jì)具有選擇的位圖案之該磁性資料儲(chǔ)存媒體所讀取且由該讀/寫(xiě)頻道所處理之?dāng)?shù)據(jù)。
5.如權(quán)利要求第4項(xiàng)之集成電路,其中該干擾信號(hào)系包含一信號(hào),其代表該被處理之二位信號(hào)與該數(shù)字信號(hào)之間的總錯(cuò)誤。
6.如權(quán)利要求第5項(xiàng)之集成電路,其中該位圖案產(chǎn)生器電路系包含一線(xiàn)性回饋位移緩存器(LFSR)。
7.如權(quán)利要求第6項(xiàng)之集成電路,其中該縮放電路系藉由一可變的縮放因子以縮放該干擾信號(hào),該縮放因子的選擇系基于該讀/寫(xiě)頻道之所欲的錯(cuò)誤率表現(xiàn)。
8.如權(quán)利要求第7項(xiàng)之集成電路,其中該讀/寫(xiě)頻道更包含一模擬前端(AFE)電路,用以接收一模擬信號(hào),其系與自該磁性資料儲(chǔ)存媒體所讀取之資料相關(guān),且處理該模擬信號(hào)至一所欲的振幅與帶寬,將該處理的模擬信號(hào)提供于一模擬前端輸出;一模擬-至-數(shù)字(ADC)轉(zhuǎn)換器,其系耦合至該模擬前端輸出,且用以轉(zhuǎn)換該模擬信號(hào)至一時(shí)間順序二位信號(hào),將該二位信號(hào)提供至一ADC轉(zhuǎn)換器;一二位信號(hào)處理電路,其系耦合至該ADC轉(zhuǎn)換器,且用以將該二位信號(hào)正?;烈凰拿}沖響應(yīng)、脈沖振幅以及樣本時(shí)間。
9.如權(quán)利要求第8項(xiàng)之集成電路,其中該二位信號(hào)處理電路系包含一有限輸入響應(yīng)(FIR)過(guò)濾電路,其系耦合至該ADC輸出,且用以將該二位信號(hào)之頻率組件均等化,具有均等化的頻率組件之該二位信號(hào)系被提供于一FIR輸出;以及一內(nèi)插計(jì)時(shí)回復(fù)(ITR)電路,其系耦合至該FIR輸出,且用以將該二位信號(hào)之樣本時(shí)間轉(zhuǎn)換至一所欲之樣本時(shí)間。
10.如權(quán)利要求第9項(xiàng)之集成電路,其中該讀/寫(xiě)頻道系包含一局部響應(yīng)最大相似(PRML)讀/寫(xiě)頻道。
11.一種讀/寫(xiě)頻道,其系與一硬盤(pán)機(jī)一起使用,系包含一模擬前端(AFE)電路,其系用以將自一磁性?xún)?chǔ)存媒體所讀取之資料相關(guān)的一模擬信號(hào)進(jìn)行處理,至一所欲之振幅與帶寬,該被處理的模擬系號(hào)系被提供于一AFE輸出;一模擬-至-數(shù)字轉(zhuǎn)換器(ADC)電路,其系具有一第一輸入耦合至該AFE輸出,該ADC系用以在該AFE輸出,將該被處理的模擬信號(hào)轉(zhuǎn)換為一時(shí)間順序的二位信號(hào),該二位信號(hào)系被提供至一ADC輸出;一數(shù)字信號(hào)處理電路,其系耦合至該ADC輸出,且用以將該二位信號(hào)之一脈沖響應(yīng)、一振幅與一取樣時(shí)間進(jìn)行正?;?,該被正常化的二位信號(hào)系被提供于一數(shù)字處理電路輸出;一頻道邊限電路,其系耦合至該數(shù)字信號(hào)處理電路輸出,且用以產(chǎn)生一最佳化信號(hào)于一頻道邊限電路輸出;以及一維特比偵測(cè)器,其系耦合至該頻道邊限電路,且用以決定該二位信號(hào)之一資料圖案。
12.如權(quán)利要求第11項(xiàng)之讀/寫(xiě)頻道,其中該頻道邊限電路系基于該讀/寫(xiě)頻道之位錯(cuò)誤信號(hào),而產(chǎn)生該最佳化信號(hào)。
13.如權(quán)利要求第12項(xiàng)之讀/寫(xiě)頻道,其中該最佳化信號(hào)系包含與該讀/寫(xiě)頻道之噪聲相關(guān)之一放大的總位錯(cuò)誤信號(hào)。
14.如權(quán)利要求第13項(xiàng)之讀/寫(xiě)頻道,其中該頻道邊限電路系包含一位圖案產(chǎn)生器電路,用以產(chǎn)生一數(shù)字信號(hào),其系在一位圖案產(chǎn)生器輸出具有一選擇的圖案;一第一加總電路,其具有一第一輸入,一第二輸入,以及一輸出,該第一輸入系與該位圖案產(chǎn)生器輸出耦合,且用以接收該數(shù)字信號(hào),該第二輸入用以接收一被處理的二位數(shù)字信號(hào),其代表自一磁性資料儲(chǔ)存媒體所讀取之資料,該加總電路系用以產(chǎn)生一干擾信號(hào),該干擾信號(hào)系與在該第一輸入所提供之該數(shù)字信號(hào)與在該第一加總電路輸入之該被處理的二位資料信號(hào)之間的差相聯(lián)合,該干擾信號(hào)系被提供于該輸出;一縮放電路,其具有一輸入耦合于該第一加總電路之輸出,該縮放電路系用以在該縮放電路輸出產(chǎn)生一縮放的干擾信號(hào);以及一第二加總電路,其系具有第一輸入,一第二輸入以及一輸出,該第一輸入系耦合至該縮放電路輸出,且用以接收該縮放的干擾信號(hào),該第二輸入系耦合至該位圖案產(chǎn)生器輸出,且用以接收該數(shù)字信號(hào),該第二加總電路系用以組合該數(shù)字信號(hào)與該縮放的干擾信號(hào),該組合的信號(hào)系被提供于該第二加總電路輸出。
15.如權(quán)利要求第14項(xiàng)之讀/寫(xiě)頻道,其中該數(shù)字信號(hào)處理電路系包含一有限輸入響應(yīng)(FIR)過(guò)濾電路,其系耦合至該ADC輸出,且用以將該二位信號(hào)之頻率組件均等化,具有均等的頻率組件之該二位信號(hào)系被提供于一FIR輸出;以及一內(nèi)插計(jì)時(shí)回復(fù)(ITR)電路,其系耦合至該FIR輸出,且用以將該二位信號(hào)之樣本時(shí)間轉(zhuǎn)換至一所欲之樣本時(shí)間。
16.如權(quán)利要求第15項(xiàng)之讀/寫(xiě)頻道,其中該時(shí)間順序的二位信號(hào)系包含該模擬信號(hào)之振幅時(shí)間樣本。
17.如權(quán)利要求第16項(xiàng)之讀/寫(xiě)頻道,其中該位圖案產(chǎn)生器電路系用以產(chǎn)生一偽隨機(jī)二位順序。
18.如權(quán)利要求第17項(xiàng)之讀/寫(xiě)頻道,其中該位圖案產(chǎn)生器電路系包含一線(xiàn)性回饋位移緩存器。
19.如權(quán)利要求第18項(xiàng)之讀/寫(xiě)頻道,其中該讀/寫(xiě)頻道系包含一局部響應(yīng)最大相似(PRML)讀/寫(xiě)頻道。
20.一種用于一讀/寫(xiě)頻道將一位-錯(cuò)誤率最佳化的方法,該方法包含之步驟系為自一磁性資料儲(chǔ)存媒體,讀取一已知的測(cè)試資料圖案信號(hào);響應(yīng)自該資料儲(chǔ)存媒體所讀取之資料,獲得一干擾信號(hào),該干擾信號(hào)之特性系與該讀/寫(xiě)頻道中一優(yōu)勢(shì)重要的噪聲來(lái)源相關(guān);藉由一縮放因子,放大該干擾信號(hào);組合被縮放的干擾信號(hào)與該已知的測(cè)試數(shù)據(jù)圖案信號(hào);以及提供該組合的干擾信號(hào)與該測(cè)試數(shù)據(jù)圖案至該讀/寫(xiě)頻道。
21.如權(quán)利要求第20項(xiàng)之最佳化一位-錯(cuò)誤率的方法,更包含存寫(xiě)一已知資料測(cè)試圖案至該磁性資料儲(chǔ)存媒體的動(dòng)作。
22.如權(quán)利要求第21項(xiàng)之最佳化一位-錯(cuò)誤率的方法,其中該存寫(xiě)一已知的資料測(cè)試圖案之動(dòng)作,系包含以一線(xiàn)性回饋位移緩存器(LFSR),存寫(xiě)一偽隨機(jī)二位順序(PRBS)。
23.如權(quán)利要求第22項(xiàng)之最佳化一位-錯(cuò)誤率的方法,其中該存寫(xiě)一已知資料測(cè)試圖案之動(dòng)作,系包含存寫(xiě)一同位符合PRBS至該磁性資料儲(chǔ)存媒體。
24.如權(quán)利要求第23項(xiàng)之最佳化一位-錯(cuò)誤率的方法,其中自一磁性資料儲(chǔ)存媒體讀取資料之動(dòng)作,系包含接收一模擬信號(hào),其系與藉由該磁性媒體所儲(chǔ)存之資料相關(guān);處理該模擬信號(hào),以符合一所欲之振幅與帶寬;轉(zhuǎn)換該被處理的模擬信號(hào),使成為一時(shí)間順序數(shù)字信號(hào),其系代表該被處理的模擬信號(hào)之振幅計(jì)時(shí)樣本;以及處理該數(shù)字信號(hào),使成為一正?;拿}沖響應(yīng)、脈沖振幅與脈沖樣本時(shí)間。
25.如權(quán)利要求第24項(xiàng)之最佳化一位-錯(cuò)誤率的方法,其中處理該數(shù)字信號(hào)之動(dòng)作,系包含以一有限輸入響應(yīng)(FIR)過(guò)濾器電路,將該數(shù)字信號(hào)之頻率組件均等化;以及以一內(nèi)插計(jì)時(shí)回復(fù)(ITR)電路,內(nèi)插該數(shù)字信號(hào),以將該數(shù)字信號(hào)與該模擬信號(hào)同步化。
26.如權(quán)利要求第25項(xiàng)之最佳化一位-錯(cuò)誤率的方法,其中均等化頻率組件之動(dòng)作,系包含產(chǎn)生一局部響應(yīng)級(jí)4(PR4)脈沖響應(yīng)。
27.如權(quán)利要求第26項(xiàng)之最佳化一位-錯(cuò)誤率的方法,其中獲得干擾信號(hào)之動(dòng)作,更包含決定已知資料測(cè)試圖案信號(hào)與該被處理的數(shù)字信號(hào)之間的差。
28.如權(quán)利要求第27項(xiàng)之最佳化一位-錯(cuò)誤率的方法,其中獲得干擾信號(hào)之動(dòng)作,更包含獲得一總錯(cuò)誤信號(hào),其系與該讀/寫(xiě)頻道之一位錯(cuò)誤率相關(guān)。
29.如權(quán)利要求第28項(xiàng)之最佳化一位-錯(cuò)誤率的方法,其中該方法包含最佳化一局部響應(yīng)最大相似為基礎(chǔ)的讀/寫(xiě)頻道。
30.一種硬盤(pán)機(jī),其包含一磁性?xún)?chǔ)存媒體,其具有至少一盤(pán),用以?xún)?chǔ)存資料作為磁束;一頭,用以自該磁性?xún)?chǔ)存媒體讀取資料,且存寫(xiě)資料至磁性?xún)?chǔ)存媒體,該頭于一頭輸出產(chǎn)生一模擬資料信號(hào);一局部響應(yīng),最大相似(PRML)為基礎(chǔ)的讀/寫(xiě)頻道,其系耦合至該頭輸出,且用以接收與處理自該頭所產(chǎn)生的該模擬資料信號(hào),該P(yáng)RML為基礎(chǔ)的讀/寫(xiě)頻道;以及一頻道邊限電路,其系整合于該P(yáng)RML為基礎(chǔ)的讀/寫(xiě)頻道,該頻道邊限電路系用以獲得一干擾信號(hào),其系與該P(yáng)RML為基礎(chǔ)的讀/寫(xiě)頻道之一位錯(cuò)誤率相關(guān)。
31.如權(quán)利要求第30項(xiàng)之硬盤(pán)機(jī),其中該頻道邊限電路系用以藉由一可變的縮放因子,放大該干擾信號(hào)。
32.如權(quán)利要求第31項(xiàng)之硬盤(pán)機(jī),其中該頻道邊限電路系用以組合該放大的干擾信號(hào)與一已知的測(cè)試數(shù)據(jù)圖案信號(hào),該組合的信號(hào)系被提供至一維特比偵測(cè)器。
33.一種用于讀/寫(xiě)頻道之邊限電路,該電路系包含一讀取裝置,用以自一磁性資料儲(chǔ)存媒體,處理一已知的測(cè)試資料圖案信號(hào);一加總裝置,用以獲得一干擾信號(hào),以響應(yīng)自該資料儲(chǔ)存媒體所讀取之資料;一縮放裝置,用以藉由一縮放因子放大該干擾信號(hào);以及一輸出裝置,用以組合被縮放的干擾信號(hào)與該已知的測(cè)試數(shù)據(jù)圖案信號(hào),且提供該組合信號(hào)至該讀/寫(xiě)頻道。
34.如權(quán)利要求第33項(xiàng)之邊限電路,更包含一裝置用以存寫(xiě)含有一偽隨機(jī)二位順序(PRBS)之一已知資料測(cè)試圖案,至該磁性資料儲(chǔ)存媒體。
35.如權(quán)利要求第34項(xiàng)之邊限電路,其中用以存寫(xiě)一已知數(shù)據(jù)測(cè)試圖案之裝置,系包含存寫(xiě)一同位符合PRBS至該磁性資料儲(chǔ)存媒體。
36.如權(quán)利要求第35項(xiàng)之邊限電路,其中該讀取裝置包含一信號(hào)輸入裝置,用以接收一模擬信號(hào),其系與由該磁性媒體所儲(chǔ)存之資料相關(guān)聯(lián);一信號(hào)條件化裝置,用以處理該模擬信號(hào),以符合一所欲之振幅與帶寬;一信號(hào)轉(zhuǎn)換裝置,用以將被處理的模擬信號(hào)轉(zhuǎn)換至一時(shí)間順序數(shù)字信號(hào),其系代表被處理的模擬信號(hào)之振幅計(jì)時(shí)樣本;以及一信號(hào)正常化裝置,用以處理該數(shù)字信號(hào)至一正?;拿}沖響應(yīng)、脈沖振幅與脈沖樣本時(shí)間。
37.如權(quán)利要求第36項(xiàng)之邊限電路,其中該信號(hào)條件化裝置系包含一過(guò)濾器裝置,用以均等化頻率組件;以及一計(jì)時(shí)裝置,用以?xún)?nèi)插該數(shù)字信號(hào)而與該模擬信號(hào)同步化。
38.如權(quán)利要求第37項(xiàng)之邊限電路,其中該讀/寫(xiě)頻道系包含一局部響應(yīng),最大相似為基礎(chǔ)之讀/寫(xiě)頻道。
全文摘要
本發(fā)明系提供一種方法與裝置,用以將一局部響應(yīng)最大相似(PRML)讀/寫(xiě)頻道之位誤差率最佳化。一實(shí)施例提供一種頻道邊限電路(300),用以將一讀/寫(xiě)頻道之位錯(cuò)誤率最佳化。該邊限電路獲得一干擾信號(hào)至一讀/寫(xiě)頻道,而將該位錯(cuò)誤率最佳化。該信號(hào)系得自于該讀/寫(xiě)頻道之位錯(cuò)誤。該電路系藉由提供一放大的干擾信號(hào),而減少最佳化該頻道之時(shí)間,該放大的干擾信號(hào)系于最佳化過(guò)程中增加一位錯(cuò)誤率。
文檔編號(hào)G11B20/10GK1568515SQ02813201
公開(kāi)日2005年1月19日 申請(qǐng)日期2002年6月17日 優(yōu)先權(quán)日2001年6月29日
發(fā)明者W·G·布利斯, J·W·雷 申請(qǐng)人:因芬尼昂技術(shù)股份公司