專利名稱:具有被分割成塊的存儲(chǔ)器單元陣列的半導(dǎo)體存儲(chǔ)器設(shè)備的制作方法
技術(shù)領(lǐng)域:
本發(fā)明總體上涉及半導(dǎo)體存儲(chǔ)器設(shè)備,尤其涉及其中的存儲(chǔ)器單元陣列被分割成多個(gè)塊的半導(dǎo)體存儲(chǔ)器設(shè)備。
背景技術(shù):
在諸如DRAM(動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器)和閃速存儲(chǔ)器等半導(dǎo)體存儲(chǔ)器設(shè)備中,存儲(chǔ)器單元陣列被分割成多個(gè)塊,并且單獨(dú)為每個(gè)塊提供了用于該存儲(chǔ)磁心的外圍電路,例如X解碼器、Y解碼器和讀出放大器等。這種分割成塊的作法由于降低了位線和字線上的負(fù)載,帶來(lái)了諸如高速數(shù)據(jù)存取等優(yōu)點(diǎn)。
如果存儲(chǔ)器單元陣列被分割成多個(gè)塊,就需要提供多路復(fù)用器,以便在為提供給一輸出電路而讀取數(shù)據(jù)時(shí),選擇一個(gè)選定塊的輸出。
圖1是顯示相關(guān)技術(shù)半導(dǎo)體存儲(chǔ)器設(shè)備的結(jié)構(gòu)的示例的框圖,在該存儲(chǔ)器設(shè)備中,存儲(chǔ)器單元陣列被分割成多個(gè)塊。
圖1中的半導(dǎo)體存儲(chǔ)器設(shè)備包括存儲(chǔ)器單元陣列11-0至11-3、讀出放大器12-0至12-3、多路復(fù)用器13、輸出電路14、控制電路15、緩沖器16-0至16-3、冗余位信號(hào)線17-0至17-3,以及數(shù)據(jù)信號(hào)線18-0至18-3。
存儲(chǔ)器單元陣列11-0至11-3包括按行和列排列的存儲(chǔ)器單元、多條字線、多條位線、用于選擇字線的X解碼器,和用于選擇Y地址的Y解碼器。對(duì)存儲(chǔ)器單元陣列11-0至11-3的數(shù)據(jù)存取由控制電路15控制。讀出放大器12-0至12-3分別用于存儲(chǔ)器單元陣列11-0至11-3,來(lái)放大從存儲(chǔ)器單元讀取的數(shù)據(jù)。通過(guò)數(shù)據(jù)信號(hào)線18-0至18-3將放大的數(shù)據(jù)提供給多路復(fù)用器13。類似地,從存儲(chǔ)器單元陣列11-0至11-3讀取的冗余位信號(hào)由相應(yīng)的讀出放大器12-0至12-3放大。接著通過(guò)冗余位信號(hào)線17-0至17-3將放大的信號(hào)提供給多路復(fù)用器13。在此例中,從每個(gè)存儲(chǔ)器單元陣列11-n(n=0-3)讀取的數(shù)據(jù)信號(hào)DSIB(630)_n由64位組成,而冗余位信號(hào)DSIBRED_n是一位。
多路復(fù)用器13基于64位的冗余選擇信號(hào)RED(630)_n決定是否用冗余位DSIBRED_n代替數(shù)據(jù)信號(hào)DSIB(630)_n的64位。而且,多路復(fù)用器13選擇對(duì)應(yīng)于存儲(chǔ)器單元陣列(塊)11-0至11-3中的一個(gè)的讀信號(hào)。這種選擇根據(jù)塊選擇信號(hào)MUX_(30)進(jìn)行。這樣就實(shí)現(xiàn)了4選1的數(shù)據(jù)選擇。此外,多路復(fù)用器13還將根據(jù)頁(yè)面選擇信號(hào)PAGE(30)選擇分別由64位中相應(yīng)的16位子集定義的4個(gè)頁(yè)面中的一個(gè)。這樣,多路復(fù)用器13將16位的輸出數(shù)據(jù)提供給輸出電路14。
圖2是顯示多路復(fù)用器13的一部分的電路圖。
圖2中所示的多路復(fù)用器13的部分是執(zhí)行冗余位代替和頁(yè)面選擇的電路部分。圖2中的電路涉及由存儲(chǔ)器單元陣列11-0提供的數(shù)據(jù)信號(hào)DSIB(630)_0和冗余位信號(hào)DSIBRED_0。存儲(chǔ)器單元陣列11-1、存儲(chǔ)器單元陣列11-2、存儲(chǔ)器單元陣列11-3中的每一個(gè)都具有和圖2中的相同的電路結(jié)構(gòu)。
圖2中的電路包括選擇器電路20-0至20-15。選擇器電路20-0至20-15都具有相同電路結(jié)構(gòu),每個(gè)都包括傳輸門21至28和傳輸門31至34,如在選擇器電路20-0中明確顯示的那樣。每個(gè)選擇器電路接收數(shù)據(jù)信號(hào)DSIB(630)_0中的連續(xù)的4位。傳輸門21至28由冗余選擇信號(hào)RED(630)_0中對(duì)應(yīng)的4位控制。傳輸門21至28做出選擇以決定是否用冗余位DSIBRED_0來(lái)代替數(shù)據(jù)信號(hào)DSIB(630)_0中對(duì)應(yīng)的4位。
此外,傳輸門31至34根據(jù)頁(yè)面選擇信號(hào)PAGE(30)來(lái)從已經(jīng)經(jīng)過(guò)冗余處理的對(duì)應(yīng)的4位中選擇1位。接下來(lái),選擇器電路20-0至20-15分別輸出信號(hào)DSO(0)_0至DSO(15)_0。和圖2中的結(jié)構(gòu)相同的對(duì)應(yīng)于存儲(chǔ)器單元陣列11-1的電路輸出信號(hào)DSO(0)_1至DSO(15)_1。此外,對(duì)應(yīng)于存儲(chǔ)器單元陣列11-2的電路輸出信號(hào)DSO(0)_2至DSO(15)_2,對(duì)應(yīng)于存儲(chǔ)器單元陣列11-3的電路輸出信號(hào)DSO(0)_3至DSO(15)_3。
采用這種方式,執(zhí)行冗余位代替和頁(yè)面選擇。
圖3是顯示多路復(fù)用器13的另一部分的電路圖。
圖3中所示的多路復(fù)用器13的部分是執(zhí)行塊選擇的電路部分。圖3中的電路包括選擇器電路40-0至40-15。選擇器電路40-0至40-15都具有相同的結(jié)構(gòu),每個(gè)都包括傳輸門41至44,如在選擇器電路40-0中明確顯示的那樣。選擇器電路40-m(m=0-15)從分別用于4個(gè)塊的具有圖2中的結(jié)構(gòu)的4個(gè)電路中的一個(gè)接收對(duì)應(yīng)的1位。即,總共輸入了4位DSO(m)_0至DSO(m)_3。傳輸門41至44根據(jù)塊選擇信號(hào)MUX_(30)選擇4個(gè)輸入位中的一個(gè)。結(jié)果,選擇器電路40-0至40-15分別輸出信號(hào)DSO(0)至DSO(15),作為塊選擇之后的信號(hào)。
采用這種方式,執(zhí)行冗余位代替、頁(yè)面選擇和塊選擇。
另一個(gè)相關(guān)技術(shù)的示例是日本專利申請(qǐng)公開(kāi)No.6-150644,其涉及用于選擇從存儲(chǔ)器塊中取得的數(shù)據(jù)作為輔助選擇的數(shù)據(jù)選擇器。
在圖2的電路中,冗余位信號(hào)DSIBRED_0(其是1位信號(hào))被輸入到64個(gè)傳輸門中。這意味著冗余位信號(hào)DSIBRED_n(n=0-3)上的負(fù)載繁重,因此,為了確保正常的操作,需要在冗余位信號(hào)線17-n中插入一個(gè)緩沖器16-n,如圖1中所示那樣。緩沖器16-n需要可驅(qū)動(dòng)64條信號(hào)線的容量,因此成為占用很大面積的一個(gè)大的電路元件。
而且,從每個(gè)塊(存儲(chǔ)器單元陣列11-0至11-3)到多路復(fù)用器13的距離很長(zhǎng),這引發(fā)了一個(gè)問(wèn)題數(shù)據(jù)信號(hào)線18-0至18-3的電容負(fù)載很重,從而導(dǎo)致存儲(chǔ)器單元的數(shù)據(jù)讀取速度更慢。
因此,就需要一種半導(dǎo)體存儲(chǔ)器設(shè)備,其采用將存儲(chǔ)器單元陣列分割成塊的結(jié)構(gòu),減小了電路尺寸。
此外,還需要一種半導(dǎo)體存儲(chǔ)器設(shè)備,其采用將存儲(chǔ)器單元陣列分割成塊的結(jié)構(gòu),提高了存儲(chǔ)器單元讀操作的速度。
發(fā)明內(nèi)容
本發(fā)明的總體目的是提供一種半導(dǎo)體存儲(chǔ)器設(shè)備,其基本消除了由相關(guān)技術(shù)的限制和缺點(diǎn)引發(fā)的一個(gè)或多個(gè)問(wèn)題。
本發(fā)明的特征和優(yōu)點(diǎn)將在隨后的說(shuō)明中加以陳述,并且,其中一部分可根據(jù)說(shuō)明和附圖了解,一部分可通過(guò)根據(jù)說(shuō)明書中提供的教導(dǎo)實(shí)施本發(fā)明來(lái)獲悉。通過(guò)在說(shuō)明書中以可以使本領(lǐng)域內(nèi)具有普通技術(shù)水準(zhǔn)的人實(shí)施本發(fā)明的完整、清晰、簡(jiǎn)明和精確的術(shù)語(yǔ)具體指出的半導(dǎo)體存儲(chǔ)器設(shè)備,可以實(shí)現(xiàn)和獲得本發(fā)明的目的與其他特征和優(yōu)點(diǎn)。
為獲得這些和其他依照本發(fā)明的目的的優(yōu)點(diǎn),本發(fā)明提供了一種半導(dǎo)體存儲(chǔ)器設(shè)備,其包括多個(gè)塊,其中的每個(gè)塊包括存儲(chǔ)器單元陣列,并輸出多個(gè)數(shù)據(jù)信號(hào)和一冗余信號(hào)。半導(dǎo)體存儲(chǔ)器設(shè)備進(jìn)一步包括至少一個(gè)第一多路復(fù)用器,其被耦合到這些塊并選擇其中一個(gè)塊;和第二多路復(fù)用器,其根據(jù)已經(jīng)由第一多路復(fù)用器進(jìn)行過(guò)塊選擇的數(shù)據(jù)信號(hào)和冗余信號(hào)執(zhí)行冗余處理。
在上面所述的半導(dǎo)體存儲(chǔ)器設(shè)備中,第一多路復(fù)用器執(zhí)行塊選擇,然后,第二多路復(fù)用器執(zhí)行冗余處理。這種安排使得可以在第一多路復(fù)用器和第二多路復(fù)用器之間提供一個(gè)用于驅(qū)動(dòng)冗余信號(hào)的緩沖器,以便驅(qū)動(dòng)已經(jīng)經(jīng)過(guò)塊選擇的冗余信號(hào)。因此,和相關(guān)技術(shù)結(jié)構(gòu)相比,可以減少緩沖器的數(shù)量。在相關(guān)技術(shù)結(jié)構(gòu)中,為所有還沒(méi)有進(jìn)行塊選擇的冗余信號(hào)都提供了這樣的緩沖器。
可以提供至少兩個(gè)第一多路復(fù)用器,并且可將每個(gè)這樣的第一多路復(fù)用器耦合到對(duì)應(yīng)的一些塊。采用這種安排,第一多路復(fù)用器可以位于比第二多路復(fù)用器更靠近對(duì)應(yīng)的那些塊的位置。和傳統(tǒng)的結(jié)構(gòu)相比,這縮短了數(shù)據(jù)信號(hào)線和冗余信號(hào)線的長(zhǎng)度。這降低了信號(hào)線的負(fù)載電容,從而提高了存儲(chǔ)器單元的數(shù)據(jù)讀取速度。
通過(guò)結(jié)合附圖閱讀下面的詳細(xì)說(shuō)明,本發(fā)明的其他目的和進(jìn)一步的特征將很清楚。
圖1是顯示相關(guān)技術(shù)半導(dǎo)體存儲(chǔ)器設(shè)備的結(jié)構(gòu)的示例的框圖,在該存儲(chǔ)器設(shè)備中,存儲(chǔ)器單元陣列被分割成多個(gè)塊;圖2是顯示多路復(fù)用器的一部分的電路圖;圖3是顯示多路復(fù)用器的另一部分的電路圖;
圖4是顯示根據(jù)本發(fā)明的半導(dǎo)體存儲(chǔ)器設(shè)備的結(jié)構(gòu)的示例的框圖,在該存儲(chǔ)器設(shè)備中存儲(chǔ)器單元塊被分割成多個(gè)塊;圖5是顯示多路復(fù)用器51-0的結(jié)構(gòu)的電路圖;圖6是顯示多路復(fù)用器51-1的結(jié)構(gòu)的電路圖;以及圖7是顯示多路復(fù)用器52的結(jié)構(gòu)的電路圖。
具體實(shí)施例方式
下面,將參考附圖來(lái)說(shuō)明本發(fā)明的實(shí)施例。
圖4是顯示根據(jù)本發(fā)明的半導(dǎo)體存儲(chǔ)器設(shè)備的結(jié)構(gòu)的示例的框圖,在該存儲(chǔ)器設(shè)備中存儲(chǔ)器單元塊被分割成多個(gè)塊。
圖4中的半導(dǎo)體存儲(chǔ)器設(shè)備包括存儲(chǔ)器單元陣列11-0至11-3、讀出放大器12-0至12-3、輸出電路14、多路復(fù)用器51-0和51-1、多路復(fù)用器52、數(shù)據(jù)信號(hào)線53-0和53-1、冗余位信號(hào)線54-0和54-1、數(shù)據(jù)信號(hào)線55、緩沖器56-0和56-1、冗余位信號(hào)線57-0至57-3、數(shù)據(jù)信號(hào)線58-0至58-3,以及控制電路60。
存儲(chǔ)器單元陣列11-0至11-3包括按照行和列排列的存儲(chǔ)器單元、多條字線、多條位線、用于選擇字線的X解碼器,和用于選擇Y地址的Y解碼器。對(duì)存儲(chǔ)器單元陣列11-0至11-3的數(shù)據(jù)存取由控制電路60控制。讀出放大器12-0至12-3分別用于存儲(chǔ)器單元陣列11-0至11-3,來(lái)放大從存儲(chǔ)器單元讀取的數(shù)據(jù)。通過(guò)數(shù)據(jù)信號(hào)線58-0和58-2將從存儲(chǔ)器單元陣列11-0和11-2讀取的放大后的數(shù)據(jù)提供給多路復(fù)用器51-0。通過(guò)數(shù)據(jù)信號(hào)線58-1至58-3將從存儲(chǔ)器單元陣列11-1和11-3讀取的放大后的數(shù)據(jù)提供給多路復(fù)用器51-1。類似地,從存儲(chǔ)器單元陣列11-0和11-2讀取的冗余位信號(hào)由各自的讀出放大器12-0和12-2放大,接著通過(guò)冗余位信號(hào)線57-0和57-2將放大后的信號(hào)提供給多路復(fù)用器51-0。從存儲(chǔ)器單元陣列11-1和11-3讀取的冗余位信號(hào)由各自的讀出放大器12-1和12-3放大,接著通過(guò)冗余位信號(hào)線57-1和57-3將放大后的信號(hào)提供給多路復(fù)用器51-1。在此例中,從每個(gè)存儲(chǔ)器單元陣列11-n(n=0-3)讀取的數(shù)據(jù)信號(hào)DSIB(630)_n由64位組成,而冗余位信號(hào)DSIBRED_n是一位。
多路復(fù)用器51-0選擇對(duì)應(yīng)于從存儲(chǔ)器單元陣列11-0和11-2中挑選的選定存儲(chǔ)器單元陣列(塊)的取到信號(hào)(數(shù)據(jù)信號(hào)和冗余位信號(hào))。這種取到信號(hào)的選擇根據(jù)塊選擇信號(hào)MUX_0和MUX_2進(jìn)行。通過(guò)數(shù)據(jù)信號(hào)線53-0和55將選定的數(shù)據(jù)信號(hào)DSIB(630)提供給多路復(fù)用器52。通過(guò)冗余位信號(hào)線54-0和緩沖器56-0將選定的冗余位信號(hào)DSIBRED_L提供給多路復(fù)用器52。如果存儲(chǔ)器單元陣列11-0和存儲(chǔ)器單元陣列11-2都沒(méi)有被選中,將多路復(fù)用器51-0的輸出置為浮動(dòng)狀態(tài)。
多路復(fù)用器51-1選擇對(duì)應(yīng)于從存儲(chǔ)器單元陣列11-1和11-3中挑選的選定存儲(chǔ)器單元陣列(塊)的取到的信號(hào)(數(shù)據(jù)信號(hào)和冗余位信號(hào))。這種取到信號(hào)的選擇根據(jù)塊選擇信號(hào)MUX_1和MUX_3進(jìn)行。通過(guò)數(shù)據(jù)信號(hào)線53-1和55將選定的數(shù)據(jù)信號(hào)DSIB(630)提供給多路復(fù)用器52。通過(guò)冗余位信號(hào)線54-1和緩沖器56-1將選定的冗余位信號(hào)DSIBRED_R提供給多路復(fù)用器52。如果存儲(chǔ)器單元陣列11-1和存儲(chǔ)器單元陣列11-3都沒(méi)有被選中,將多路復(fù)用器51-1的輸出置為浮動(dòng)狀態(tài)。
由于已經(jīng)根據(jù)塊選擇信號(hào)MUX_0至MUX_3進(jìn)行了4選1的選擇,通過(guò)硬連線連接就可將來(lái)自多路復(fù)用器51-0的數(shù)據(jù)信號(hào)DSIB(630)和來(lái)自多路復(fù)用器51-1的數(shù)據(jù)信號(hào)DSIB(630)結(jié)合到一起。通過(guò)數(shù)據(jù)信號(hào)線55將已結(jié)合的信號(hào)提供給多路復(fù)用器52。
多路復(fù)用器52決定是否用冗余位DSIBRED_L或DSIBRED_R代替數(shù)據(jù)信號(hào)DSIB(630)的64位。這種決定根據(jù)指示冗余存在/不存在的冗余存在/不存在信號(hào)RED和冗余選擇信號(hào)RED(630)_L和RED(630)_R(每個(gè)信號(hào)都由64位組成)來(lái)進(jìn)行。此外,多路復(fù)用器52還將根據(jù)頁(yè)面選擇信號(hào)PAGE(30)選擇分別由64位中相應(yīng)的16位子集定義的4個(gè)頁(yè)面中的一個(gè)。多路復(fù)用器13將16位的輸出數(shù)據(jù)DSO(150)提供給輸出電路14,輸出電路14將該數(shù)據(jù)作為讀數(shù)據(jù)提供到半導(dǎo)體存儲(chǔ)器設(shè)備的外部。
圖5是顯示多路復(fù)用器51-0的結(jié)構(gòu)的電路圖。圖6是顯示多路復(fù)用器51-1的結(jié)構(gòu)的電路圖。
如圖5中所示那樣,多路復(fù)用器51-0包括選擇器電路61和選擇器電路62-0至62-63。選擇器電路61包括傳輸門63和64,并且根據(jù)塊選擇信號(hào)MUX_0和MUX_2輸出冗余位信號(hào)DSIBRED_0和DSIBRED_2中選定的一個(gè)。選擇器電路62-0至62-63都具有相同的電路結(jié)構(gòu),并且每個(gè)都包括傳輸門65和66,如在選擇器電路62-0中明確顯示的那樣。選擇器電路62-k(k=0-63)根據(jù)塊選擇信號(hào)MUX_0和MUX_2輸出對(duì)應(yīng)的數(shù)據(jù)信號(hào)DSIB(k)_0和DSIB(k)_2中選定的一個(gè)。
如圖6所示,多路復(fù)用器51-1包括選擇器電路71和選擇器電路72-0至72-63。選擇器電路71包括傳輸門73和74,并且根據(jù)塊選擇信號(hào)MUX_1和MUX_3輸出冗余位信號(hào)DSIBRED_1和DSIBRED_3中選定的一個(gè)。選擇器電路72-0至72-63都具有相同的電路結(jié)構(gòu),并且每個(gè)都包括傳輸門75和76,如在選擇器電路72-0中明確顯示的那樣。選擇器電路72-k(k=0-63)根據(jù)塊選擇信號(hào)MUX_1和MUX_3輸出對(duì)應(yīng)的數(shù)據(jù)信號(hào)DSIB(k)_1和DSIB(k)_3中選定的一個(gè)。
采用這種方式,由多路復(fù)用器51-0和51-1執(zhí)行塊選擇。
圖7是顯示多路復(fù)用器52的結(jié)構(gòu)的電路圖。
圖7中的多路復(fù)用器52包括選擇器80-1至80-15。選擇器電路80-0至80-15都具有相同的結(jié)構(gòu),并且每個(gè)都包括傳輸門81至96,如在選擇器電路80-0中明確顯示的那樣。選擇器電路80-m(m=0-15)接收連續(xù)的4位DSIB(4m)至DSIB(4m+3),其是數(shù)據(jù)信號(hào)DSIB(630)中的對(duì)應(yīng)部分。例如,選擇器電路80-1接收數(shù)據(jù)信號(hào)DSIB(4)至DSIB(7),這是數(shù)據(jù)信號(hào)DSIB(630)中對(duì)應(yīng)部分的連續(xù)4位。
在每個(gè)選擇器電路80-m(m=0-15)中,傳輸門81至92由冗余存在/不存在信號(hào)RED、冗余選擇信號(hào)RED(4m)_L至RED(4m+3)_L和冗余選擇信號(hào)RED(4m)_R至RED(4m+3)_R控制。傳輸門81至92決定是否用冗余位DSIBRED_L或DSIBRED_R代替數(shù)據(jù)信號(hào)DSIB(4m)至DSIB(4m+3)。
此外,在每個(gè)選擇器電路80-m(m=0-15)中,傳輸門93至96根據(jù)頁(yè)面選擇信號(hào)PAGE(30)選擇已經(jīng)經(jīng)過(guò)冗余處理的對(duì)應(yīng)的4位中的一位。采用這種安排,選擇器電路80-0至80-15分別輸出信號(hào)DSO(0)至DSO(15)。這些輸出信號(hào)被提供給輸出電路14。
采用這種方式,由多路復(fù)用器52執(zhí)行冗余位代替和頁(yè)面選擇。
在圖4中所示的結(jié)構(gòu)中,多路復(fù)用器51-0和多路復(fù)用器51-1分別被設(shè)置在存儲(chǔ)器單元陣列11-0和11-2與存儲(chǔ)器單元陣列11-1和11-3的附近。因此,數(shù)據(jù)信號(hào)線58-n(n=0-3)和冗余位信號(hào)線57-n(n=0-3)比圖1中所示的傳統(tǒng)的數(shù)據(jù)信號(hào)線18-n和傳統(tǒng)的冗余位信號(hào)線17-n要短。采用這種安排,減小了信號(hào)線上的負(fù)載電容,從而提高了存儲(chǔ)器單元的數(shù)據(jù)讀取速度。
此外,在多路復(fù)用器51-0和51-1執(zhí)行塊選擇之后,由多路復(fù)用器52執(zhí)行冗余處理。結(jié)果,只需提供兩個(gè)用于驅(qū)動(dòng)信號(hào)線的緩沖器56-0和56-1就足夠了,這是圖1中的相關(guān)技術(shù)結(jié)構(gòu)中所提供的緩沖器的數(shù)量的一半。這有利于減小電路尺寸。此外,多路復(fù)用器51-0和51-1執(zhí)行4選1的塊選擇。因此,在只需要將選定塊的冗余位信號(hào)的一位提供給多路復(fù)用器52的情況下,可以通過(guò)硬連線連接將冗余位信號(hào)線54-0和54-1耦合到一起。耦合后的冗余位信號(hào)通過(guò)一個(gè)單一的緩沖器提供給多路復(fù)用器52。這進(jìn)一步減小了電路的尺寸。
此外,圖4中的結(jié)構(gòu)進(jìn)一步提供了一個(gè)優(yōu)點(diǎn)可以有效進(jìn)行縮減(cut-down)?!翱s減”意指設(shè)計(jì)具有如圖4中所示的具有4塊結(jié)構(gòu)的半導(dǎo)體存儲(chǔ)器設(shè)備,之后可以采用該4塊結(jié)構(gòu)的設(shè)計(jì)數(shù)據(jù),來(lái)設(shè)計(jì)和制造另一個(gè)具有2塊結(jié)構(gòu)的半導(dǎo)體存儲(chǔ)器設(shè)備。采用圖4中的結(jié)構(gòu),很容易去除上半部的兩塊(即,存儲(chǔ)器單元陣列11-2和11-3),而保留下半部的其他兩塊(即,存儲(chǔ)器單元陣列11-0和11-1)。這是因?yàn)?,有可能分別將存儲(chǔ)器單元陣列11-2和11-3的信號(hào)線箝位到多路復(fù)用器51-0和51-1中的預(yù)定電位。這可以在不改變多路復(fù)用器51-0、51-1和52的電路設(shè)計(jì)的情況下完成。
此外,圖4中的結(jié)構(gòu)包括66條耦合到多路復(fù)用器52的輸入信號(hào)線。這大大少于圖1中的結(jié)構(gòu)中的耦合到多路復(fù)用器13的260條輸入信號(hào)線。從而,由于信號(hào)線數(shù)量的減少,在設(shè)計(jì)電路圖上改變多路復(fù)用器52的位置所需的人工操作的強(qiáng)度也減小了。這有助于實(shí)現(xiàn)靈活的電路設(shè)計(jì)。
盡管上述實(shí)施例是參考4個(gè)塊的情形進(jìn)行說(shuō)明的,塊的數(shù)目可以是任何其他數(shù)字。例如,如果提供了6個(gè)塊,可以將這6個(gè)塊分成3組,每組包括2個(gè)塊,可以提供3個(gè)選擇裝置來(lái)執(zhí)行6選1的塊選擇,每個(gè)選擇裝置都等同于多路復(fù)用器51-0。在塊選擇后,可以進(jìn)行冗余處理和頁(yè)面選擇處理。此外,不需要將傳輸門集中到一個(gè)位置以提供具有2個(gè)輸入和1個(gè)輸出的結(jié)構(gòu),如同在多路復(fù)用器51-0和51-1的情形中那樣。另選地可以將傳輸門布置在靠近每個(gè)塊的位置,以便控制每個(gè)塊的輸出信號(hào)的通過(guò)/阻塞。即,可以將多路復(fù)用器51-0的傳輸門65布置在靠近存儲(chǔ)器單元陣列11-2的位置,將多路復(fù)用器51-0的傳輸門66布置在靠近存儲(chǔ)器單元陣列11-0的位置。
更進(jìn)一步,本發(fā)明不限于這些實(shí)施例,在不偏離本發(fā)明的范圍的條件下,可以進(jìn)行各種變型和修改。
權(quán)利要求
1.一種半導(dǎo)體存儲(chǔ)器設(shè)備,其包括多個(gè)塊,其中的每個(gè)塊包括存儲(chǔ)器單元陣列,并輸出多個(gè)數(shù)據(jù)信號(hào)和一冗余信號(hào);至少一個(gè)第一多路復(fù)用器,其被耦合到所述多個(gè)塊,并且選擇其中的一個(gè)塊;以及第二多路復(fù)用器,其根據(jù)已由所述至少一個(gè)第一多路復(fù)用器進(jìn)行塊選擇的數(shù)據(jù)信號(hào)和冗余信號(hào)執(zhí)行冗余處理。
2.根據(jù)權(quán)利要求1中所述的半導(dǎo)體存儲(chǔ)器設(shè)備,其中所述的第二多路復(fù)用器進(jìn)一步執(zhí)行頁(yè)面選擇。
3.根據(jù)權(quán)利要求1中所述的半導(dǎo)體存儲(chǔ)器設(shè)備,進(jìn)一步包括緩沖器,其位于所述至少一個(gè)第一多路復(fù)用器和所述第二多路復(fù)用器之間以驅(qū)動(dòng)冗余信號(hào)。
4.根據(jù)權(quán)利要求1中所述的半導(dǎo)體存儲(chǔ)器設(shè)備,其中所述的至少一個(gè)第一多路復(fù)用器包括兩個(gè)第一多路復(fù)用器,其中的每個(gè)第一多路復(fù)用器被耦合到對(duì)應(yīng)的一些塊,并且位于比所述第二多路復(fù)用器更靠近對(duì)應(yīng)的這些塊的位置。
5.根據(jù)權(quán)利要求1中所述的半導(dǎo)體存儲(chǔ)器設(shè)備,其中冗余信號(hào)是一位信號(hào),并且所述第二多路復(fù)用器決定是否用冗余信號(hào)的一位代替已經(jīng)經(jīng)過(guò)塊選擇的數(shù)據(jù)信號(hào)的每一位。
6.根據(jù)權(quán)利要求2中所述的半導(dǎo)體存儲(chǔ)器設(shè)備,進(jìn)一步包括輸出電路,其接收所述第二多路復(fù)用器的輸出,并且將該輸出提供到所述半導(dǎo)體存儲(chǔ)器設(shè)備的外部。
7.根據(jù)權(quán)利要求1中所述的半導(dǎo)體存儲(chǔ)器設(shè)備,進(jìn)一步包括控制電路,其控制所述至少一個(gè)第一多路復(fù)用器和所述第二多路復(fù)用器。
全文摘要
半導(dǎo)體存儲(chǔ)器設(shè)備包括多個(gè)塊,其中的每個(gè)塊包括存儲(chǔ)器單元陣列,并輸出多個(gè)數(shù)據(jù)信號(hào)和一冗余信號(hào)。該半導(dǎo)體存儲(chǔ)器設(shè)備進(jìn)一步包括至少一個(gè)第一多路復(fù)用器,其被耦合到這些塊并選擇其中一個(gè)塊;和第二多路復(fù)用器,其根據(jù)由所述第一多路復(fù)用器進(jìn)行塊選擇的數(shù)據(jù)信號(hào)和冗余信號(hào)執(zhí)行冗余處理。
文檔編號(hào)G11C11/22GK1495797SQ03156580
公開(kāi)日2004年5月12日 申請(qǐng)日期2003年9月9日 優(yōu)先權(quán)日2002年9月13日
發(fā)明者張雅迪, 岡泰史 申請(qǐng)人:富士通株式會(huì)社