專利名稱:動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元更新率之評(píng)估及控制電路之方法
技術(shù)領(lǐng)域:
本發(fā)明系關(guān)于一種動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元更新率之評(píng)估及控制之電路及方法。
背景技術(shù):
在以DRAMs形式的積體動(dòng)態(tài)存儲(chǔ)器中,一般稱的更新操作在存儲(chǔ)單元未被外部地存取的操作期間為必要的,以更新存儲(chǔ)單元內(nèi)容,其會(huì)因該儲(chǔ)存電容或選擇晶體管的漏電流而揮發(fā),及因而永遠(yuǎn)地保留該存儲(chǔ)單元內(nèi)容。在更新操作期間,由所選擇存儲(chǔ)單元的經(jīng)評(píng)估及經(jīng)放大信息信號(hào)被直接寫回至該相關(guān)存儲(chǔ)單元。此一般由控制器電路控制,其額外定義更新頻率,使用此該存儲(chǔ)單元內(nèi)容的個(gè)別更新被作動(dòng)。
存在數(shù)種更新該存儲(chǔ)單元內(nèi)容的可能性。首先,在進(jìn)行讀取或?qū)懭氩僮鞯拇鎯?chǔ)器正常操作期間,盡可能與存儲(chǔ)器字線的激活及與該字線的后續(xù)關(guān)閉一樣早,自該相關(guān)存儲(chǔ)單元讀取的信息在感應(yīng)放大器被評(píng)估及放大,該經(jīng)評(píng)估及經(jīng)放大信息信號(hào)被寫回至該存儲(chǔ)單元及以此方式(一般稱為激活-預(yù)充電循環(huán))被更新。
而且,存儲(chǔ)控制器傳送一般稱的自動(dòng)更新指令至該存儲(chǔ)器,其在每一情況起始激活一列的指令順序以進(jìn)行更新。做為實(shí)例,一般稱的更新計(jì)數(shù)器定義哪一列要進(jìn)行更新,該更新計(jì)數(shù)器連續(xù)地定地址動(dòng)態(tài)存儲(chǔ)器的列,例如以它們的地址之循序順序。此種更新方法在所有存儲(chǔ)器的存儲(chǔ)器組并聯(lián)作動(dòng),其中在每一存儲(chǔ)器組在每一情況列被同時(shí)激活及再次關(guān)閉。若一個(gè)存儲(chǔ)器組具如4096個(gè)列,驅(qū)動(dòng)該存儲(chǔ)器的存儲(chǔ)控制器每64毫秒/4096(信息留置時(shí)間為64毫秒)傳送自動(dòng)更新指令至該存儲(chǔ)器。
為進(jìn)行信息留置的目的,該存儲(chǔ)器可進(jìn)入一般稱的自動(dòng)更新模式,其中更新計(jì)數(shù)器周期地內(nèi)部起始一指令順序以激活及關(guān)閉該存儲(chǔ)器的列,類似于先前所敘述的自動(dòng)更新指令,存儲(chǔ)單元的信息因而可被規(guī)則地更新,即使沒有存儲(chǔ)控制器的外部自動(dòng)更新指令。
控制至該動(dòng)態(tài)存儲(chǔ)器的存取的存儲(chǔ)控制器具尤其是確保沒有任何一個(gè)該存儲(chǔ)器的列在非激活狀態(tài)的時(shí)間超過最大訂定信息留置時(shí)間,如64毫秒,之工作。在最簡(jiǎn)單的情況下,該存儲(chǔ)控制器以平均每15.6微秒(=64毫秒/4096)散布自動(dòng)更新指令于正常讀取及寫入操作之間。用于此情況的名稱為分布更新,其僅當(dāng)存儲(chǔ)器不為讀取或?qū)懭肽J綍r(shí)可被進(jìn)行。
關(guān)于此種分布更新形式的缺點(diǎn)為,特別是,當(dāng)分布更新要被做動(dòng)時(shí),其不可能定義,因在時(shí)間的各點(diǎn)依據(jù)存取能力利用而定。然而,在存儲(chǔ)器的讀取及寫入操作期間高存取能力利用在另一方面表示無論如何多個(gè)列在激活操作期間被開啟及再次關(guān)閉,使得在已知讀取及寫入操作期間該信息項(xiàng)被更新。在此情況下,該自動(dòng)更新指令送至該存儲(chǔ)器以支持方式做為在規(guī)則序列的準(zhǔn)備,而不需知道實(shí)際的更新狀態(tài)。
發(fā)明內(nèi)容
本發(fā)明系基于訂定一種動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元更新率之評(píng)估及控制的電路及方法之目的,此使得在信息處理系統(tǒng)的存儲(chǔ)體操作期間,存儲(chǔ)器更新的次數(shù)及因而頻率被大幅減少。
此目的可根據(jù)本發(fā)明藉由根據(jù)權(quán)利要求第1項(xiàng)的動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元更新率之評(píng)估及控制電路及藉由根據(jù)權(quán)利要求第10項(xiàng)的動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元更新率之評(píng)估及控制之方法而達(dá)到。
根據(jù)本發(fā)明動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元更新率之評(píng)估及控制電路具一種控制電路以控制至動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元之存取,其可于多數(shù)操作模式操作。而且,儲(chǔ)存關(guān)于指定至該時(shí)間信息項(xiàng)的存儲(chǔ)單元之存取的時(shí)間信息項(xiàng)之準(zhǔn)備由被控制電路驅(qū)動(dòng)的存儲(chǔ)電路提供。該控制電路可以監(jiān)督操作模式以一種方式被操作使得在至經(jīng)指定存儲(chǔ)單元之存取的情況下,時(shí)間信息項(xiàng)藉由控制電路被寫至該存儲(chǔ)電路,此時(shí)間信息項(xiàng)在至經(jīng)指定存儲(chǔ)單元之后續(xù)存取的情況下被再次讀出。該讀出時(shí)間信息項(xiàng)被送至評(píng)估電路,藉由此關(guān)于在至經(jīng)指定存儲(chǔ)單元之個(gè)別存取間的時(shí)間期間之評(píng)估信息項(xiàng)可輸出于該存儲(chǔ)器外部。如此,本發(fā)明提供一種動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元更新率之評(píng)估及控制電路,使用此,存儲(chǔ)單元的更新率可以監(jiān)督操作方式依所需被登入、監(jiān)督及修正。本發(fā)明因而使得可由監(jiān)督操作模式延伸動(dòng)態(tài)存儲(chǔ)器為可能,此使得在時(shí)間信息項(xiàng)的協(xié)助下,可確定存儲(chǔ)單元被最后一次存取的時(shí)間及是否該平均信息留置時(shí)間已被依從。
依據(jù)根據(jù)本發(fā)明動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元更新率之評(píng)估及控制電路之方法,關(guān)于至存儲(chǔ)單元中的至少一個(gè)的存取之時(shí)間信息項(xiàng)被指定于其及儲(chǔ)存于存儲(chǔ)電路。以存儲(chǔ)器的監(jiān)督操作模式,該時(shí)間信息項(xiàng)在至經(jīng)指定存儲(chǔ)單元之存取的情況下被儲(chǔ)存及在至經(jīng)指定存儲(chǔ)單元之后續(xù)存取的情況下被再次讀出。該讀出時(shí)間信息項(xiàng)被送至外部評(píng)估,其產(chǎn)生關(guān)于在至經(jīng)指定存儲(chǔ)單元之個(gè)別存取間的時(shí)間期間評(píng)估信息項(xiàng)。
在本發(fā)明的有利具體實(shí)施例中,決定評(píng)估信息項(xiàng)的評(píng)估電路執(zhí)行儲(chǔ)存于存儲(chǔ)電路的時(shí)間信息項(xiàng)與參考時(shí)間信息項(xiàng)之比較。該評(píng)估電路具儲(chǔ)存?zhèn)€別值,特別是如許多連續(xù)決定評(píng)估信息項(xiàng)的最大值及最小值的極值之存儲(chǔ)單元。該存儲(chǔ)單元內(nèi)容可藉由該評(píng)估電路被輸出至該存儲(chǔ)器外部,該評(píng)估電路可有利地連接至動(dòng)態(tài)存儲(chǔ)器的信息終端管腳以進(jìn)行輸出評(píng)估信息項(xiàng)的目的。
為進(jìn)行寫入時(shí)間信息項(xiàng)至該存儲(chǔ)電路的目的,該電路較佳為具連接至振蕩器的計(jì)數(shù)寄存器,其以經(jīng)定義計(jì)時(shí)速率增量或減量該計(jì)數(shù)寄存器。為進(jìn)行寫入時(shí)間信息項(xiàng)的目的,該計(jì)數(shù)寄存器系連接至該存儲(chǔ)電路。在至存儲(chǔ)單元中的其一的存取之情況下,因?yàn)樵摃r(shí)間信息項(xiàng)以該計(jì)數(shù)寄存器的現(xiàn)有計(jì)數(shù)器讀數(shù)之形式被寫至該存儲(chǔ)電路,而得到該評(píng)估信息項(xiàng)。當(dāng)該時(shí)間信息項(xiàng)被讀取時(shí),先前寫入的該時(shí)間信息項(xiàng)與同時(shí)前進(jìn)的現(xiàn)存時(shí)間比較,換言之,寫至該存儲(chǔ)電路的計(jì)數(shù)器讀數(shù)與該計(jì)數(shù)寄存器的現(xiàn)有計(jì)數(shù)器讀數(shù)比較。根據(jù)此具體實(shí)施例,該參考時(shí)間信息項(xiàng)可在該計(jì)數(shù)寄存器分接以與儲(chǔ)存于該存儲(chǔ)電路的該時(shí)間信息項(xiàng)比較。在進(jìn)行所儲(chǔ)存時(shí)間信息項(xiàng)與現(xiàn)存時(shí)間信息項(xiàng)之比較后,由此比較的極值被儲(chǔ)存于該評(píng)估電路的存儲(chǔ)單元?,F(xiàn)存最小值及最大值經(jīng)由該動(dòng)態(tài)存儲(chǔ)器的信息終端管腳與如存儲(chǔ)控制器或與測(cè)試平臺(tái)通訊。
根據(jù)本發(fā)明的進(jìn)一步有利具體實(shí)施例,為存取該動(dòng)態(tài)存儲(chǔ)器的存儲(chǔ)單元,激活指令被產(chǎn)生用于該存儲(chǔ)器的字線之選擇及激活且預(yù)充電指令被產(chǎn)生用于在激活后預(yù)充電該字線,該經(jīng)指定存儲(chǔ)單元的先前儲(chǔ)存時(shí)間信息項(xiàng),其隨經(jīng)激活字線被選擇,藉由激活指令被讀出,該經(jīng)指定存儲(chǔ)單元的新時(shí)間信息項(xiàng)藉由預(yù)充電指令儲(chǔ)存。
該存儲(chǔ)器可以許多不同的操作模式操作以存取該存儲(chǔ)器的存儲(chǔ)單元,做為實(shí)例,該存儲(chǔ)器可以上述正常激活-預(yù)充電循環(huán),以自動(dòng)更新模式及以自行更新模式操作。在每一操作模式中,在每一情況下,激活指令被產(chǎn)生用于該存儲(chǔ)器的字線之選擇及激活且預(yù)充電指令被產(chǎn)生用于在激活后預(yù)充電該字線,在此情況下,本發(fā)明較佳為提供一種選擇可能性,根據(jù)此其可能自使得該存儲(chǔ)器的監(jiān)督操作模式被激活用于該時(shí)間信息項(xiàng)的紀(jì)錄之操作模式或這些操作模式的該操作模式選擇。
根據(jù)本發(fā)明的進(jìn)一步有利具體實(shí)施例中,提供一種個(gè)別控制位,如在因此而提供的存儲(chǔ)器的專屬存儲(chǔ)區(qū)域,此控制位以一種依據(jù)儲(chǔ)存于該存儲(chǔ)電路的個(gè)別時(shí)間信息項(xiàng)的方式被設(shè)定及被讀出以能夠確定是否時(shí)間信息項(xiàng)已被事先寫入。
本發(fā)明的進(jìn)一步有利設(shè)計(jì)及發(fā)展被訂定于子權(quán)利要求。
本發(fā)明參考圖式詳細(xì)說明于下文,各圖式被說明于圖中及說明關(guān)于本發(fā)明示例具體實(shí)施例。
第1圖顯示動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元更新率之評(píng)估及控制電路之具體
具體實(shí)施例方式
第1圖說明動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元更新率之評(píng)估及控制電路之較佳具體實(shí)施例。DRAM的存儲(chǔ)單元數(shù)組1被區(qū)分為相同形式的許多存儲(chǔ)器組11至14,該存儲(chǔ)單元MC沿字線WL(列)及位線BL(行)排列于個(gè)別存儲(chǔ)器組11至14。該存儲(chǔ)單元MC排列于字線及位線的交叉點(diǎn)及在每一情況包括儲(chǔ)存電容及選擇晶體管于已知中間連接點(diǎn),然而,其因清楚目的未說明于第1圖。為選擇該存儲(chǔ)單元MC的其一,該個(gè)別選擇晶體管由經(jīng)激活字線WL開起,其結(jié)果為沿該字線所選擇存儲(chǔ)單元MC的信息信號(hào)可藉由感應(yīng)放大器被接著評(píng)估及放大,同樣地未說明于第1圖。
為進(jìn)行更新該存儲(chǔ)單元的更新方法,由個(gè)別感應(yīng)放大器評(píng)估及放大的信息信號(hào)被直接寫回至該相關(guān)存儲(chǔ)單元MC。在該存儲(chǔ)器的更新操作中,電流消耗為必要的特別是因感應(yīng)放大器的個(gè)別所需激活的結(jié)果,此電流消耗與更新頻率相關(guān)聯(lián)。所以,為最小電流消耗計(jì),目的為使在兩個(gè)更新循環(huán)間的時(shí)間期間為盡可能長(zhǎng)的,故更新頻率為盡可能低的及由制造商所保證的信息留置時(shí)間為盡可能被使用。在此情況下,該存儲(chǔ)單元的最大可達(dá)到的信息留置時(shí)間對(duì)決定在兩個(gè)更新循環(huán)間所需的時(shí)間期間為重要的,其特別是受在該儲(chǔ)存電容及/或選擇晶體管的漏電流所影響,其隨增加的存儲(chǔ)體溫度而增加。
根據(jù)第1圖,存取存儲(chǔ)單元的指令信號(hào)CMD(其由外部存儲(chǔ)控制器通訊)由指令譯碼器2接收。在直接存取存儲(chǔ)單元數(shù)組1的情況下,存取控制器3產(chǎn)生激活指令A(yù)CT以進(jìn)行該存儲(chǔ)器的字線WL的選擇及激活及預(yù)充電指令PRE以在激活后預(yù)充電該字線,該存取控制器由該經(jīng)接收指令信號(hào)CMD產(chǎn)生這些信號(hào)。
該存取控制器3,其用做控制至動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元之存取的控制電路,其可以許多操作模式操作,特別是以正常操作模式及以監(jiān)督操作模式,該存取控制器3因?yàn)闇y(cè)試模式信號(hào)TM而進(jìn)入。根據(jù)本發(fā)明,在存儲(chǔ)器的監(jiān)督操作模式,該存取控制器3使得以時(shí)間戳記ZS的形式的時(shí)間信息項(xiàng)被儲(chǔ)存于存儲(chǔ)電路,此處在存儲(chǔ)單元數(shù)組1的區(qū)域。為進(jìn)行此目的,根據(jù)第1圖的電路具以時(shí)間計(jì)數(shù)器的形式之計(jì)數(shù)寄存器4,其系連接于振蕩器5,該振蕩器5用于以經(jīng)定義計(jì)時(shí)速率增量或減量該時(shí)間計(jì)數(shù)器4?,F(xiàn)有計(jì)數(shù)器讀數(shù),結(jié)果現(xiàn)有時(shí)間戳記AZS,經(jīng)由DRAM的信息終端管腳DQ0至DQ15寫至該存儲(chǔ)單元1的相關(guān)區(qū)域。為此目的,該時(shí)間計(jì)數(shù)器4經(jīng)由信息終端管腳DQ0至DQ15連接至該存儲(chǔ)單元數(shù)組1。
DRAM的存儲(chǔ)器組11至14較佳為細(xì)分為由不同行組y定義的個(gè)別存儲(chǔ)區(qū)域。做為實(shí)例,要被寫入的時(shí)間戳記ZS被儲(chǔ)存于由行組y=1所定義的存儲(chǔ)器組11至14的存儲(chǔ)區(qū)域。在此情況下,時(shí)間戳記ZS被儲(chǔ)存于沿字線WL的存儲(chǔ)單元,在每一情況下,該個(gè)別位被指定至該個(gè)別信息終端管腳DQ0至DQ15,如第1圖所說明。該個(gè)別時(shí)間戳記ZS以上升列地址(x方向)被寫至該存儲(chǔ)單元數(shù)組1。所以,此表示當(dāng)字線WL的其一被存取時(shí),該時(shí)間計(jì)數(shù)器4的現(xiàn)存時(shí)間戳記AZS以時(shí)間戳記ZS的形式儲(chǔ)存于相關(guān)字線WL的存儲(chǔ)單元,由此儲(chǔ)存關(guān)于至該字線的存取之時(shí)間信息項(xiàng)。此時(shí)間信息項(xiàng)在至該相關(guān)字線的后續(xù)存取之情況下被讀取。該讀取時(shí)間信息項(xiàng)被送至具存儲(chǔ)單元6及7的評(píng)估電路,個(gè)別極值儲(chǔ)存于此,例如以許多連續(xù)決定評(píng)估信息項(xiàng)的最小值或最大值之形式。儲(chǔ)存于該存儲(chǔ)單元6及7的值可藉由輸出信號(hào)S經(jīng)由該信息終端管腳DQ0至DQ15輸出至該存儲(chǔ)器外部。使用具16位的寬度之時(shí)間戳記的協(xié)助,DRAM測(cè)試程序的更新程序可依所需隨約65秒的時(shí)間期間被監(jiān)測(cè)及影響。
第2圖顯示根據(jù)本發(fā)明讀取或?qū)懭霑r(shí)間戳記的示例指令順序,對(duì)至該存儲(chǔ)器字線的其一的存取,具列地址的激活指令A(yù)CT被轉(zhuǎn)移,于此相對(duì)應(yīng)存儲(chǔ)器列(字線)由存取控制器激活。該激活指令A(yù)CT由外部地連接至該存儲(chǔ)器的存儲(chǔ)控制器在激活-預(yù)充電循環(huán)通訊,以用于經(jīng)地址化存儲(chǔ)器列的標(biāo)的更新方法或經(jīng)地址化存儲(chǔ)器列的讀取或?qū)懭胄畔⑿盘?hào)之存取。在后者的情況下,特別是,讀取或?qū)懭氩僮髟诩せ钪噶預(yù)CT之后執(zhí)行。相反的,在更新情況下,在所選擇存儲(chǔ)器列藉由后續(xù)預(yù)充電指令PRE再次關(guān)閉及預(yù)充電前,存儲(chǔ)器系在暫時(shí)等候狀態(tài)。根據(jù)指令順序A,藉由激活指令A(yù)CT,該時(shí)間戳記ZS被自以激活指令A(yù)CT選擇的相關(guān)存儲(chǔ)器列讀取。藉由該預(yù)充電指令PRE,新的時(shí)間信息項(xiàng),結(jié)果為根據(jù)第1圖該時(shí)間計(jì)數(shù)器4的現(xiàn)有時(shí)間戳記AZS,被寫至相關(guān)存儲(chǔ)器列。根據(jù)指令順序B,以激活指令A(yù)CT的激活之時(shí)間戳記的讀取被避免。
第3圖顯示動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元更新率之評(píng)估及控制操作方法之第一具體實(shí)施例之流程圖,首先,X/Y地址(行/列地址)被重新設(shè)定為值0。而且,在存儲(chǔ)單元6的最小值被設(shè)定為64毫秒,及在存儲(chǔ)單元7的最大值被設(shè)定為0毫秒,而且,該時(shí)間計(jì)數(shù)器4被設(shè)定為0毫秒。為進(jìn)行此目的,該存儲(chǔ)單元6及7與時(shí)間計(jì)數(shù)器4可藉由重新設(shè)定信號(hào)RST被重新設(shè)定為相關(guān)值及可藉由監(jiān)督操作模式的測(cè)試模式信號(hào)TM被激活。之后,由第2圖的指令順序B被執(zhí)行直到時(shí)間戳記以上升的x方向被寫至所有存儲(chǔ)列。在此情況下,極限值標(biāo)記Rmax在存儲(chǔ)器組14的末端達(dá)到。在此存儲(chǔ)器的起始化操作中,在電路進(jìn)入監(jiān)督操作模式前,預(yù)先放置時(shí)間信息項(xiàng)于該存儲(chǔ)單元數(shù)組1的相關(guān)存儲(chǔ)器區(qū)域(此處由行組y=0定義)。
在電路的監(jiān)督操作模式,于方法步驟200,等候進(jìn)行直到外部施用的或內(nèi)部施用的激活-預(yù)充電循環(huán)、外部更新指令或自行更新模式被執(zhí)行。在存取該存儲(chǔ)器的這些操作模式的每一,在每一情況,激活指令A(yù)CT被產(chǎn)生用于該存儲(chǔ)器的存儲(chǔ)列之選擇及激活且預(yù)充電指令PRE被產(chǎn)生用于在激活后預(yù)充電該存儲(chǔ)列。此方法步驟有利地使得由操作狀態(tài)或那些操作狀態(tài)的操作狀態(tài)之選擇為可行,如操作狀態(tài)中的一個(gè)或所有操作狀態(tài)(原則上,所有邏輯組合為可能的),其中該存儲(chǔ)器的監(jiān)督操作模式被激活用于紀(jì)錄個(gè)別時(shí)間戳記。若上述情況的其一發(fā)生,則根據(jù)第2圖的指令順序A被執(zhí)行及個(gè)別時(shí)間戳記ZS經(jīng)由信息終端管腳DQ0至DQ1 被讀取,接著與現(xiàn)有時(shí)間戳記AZS的差被計(jì)算做為參考時(shí)間信息項(xiàng),之后,確認(rèn)所形成的差是否低于或超過分別儲(chǔ)存于該存儲(chǔ)單元6及7的最小值或最大值。對(duì)此情況,依據(jù)最小值還是最大值被影響,剛剛形成的差被儲(chǔ)存做為在存儲(chǔ)單元6或存儲(chǔ)單元7的個(gè)別新的值。若預(yù)充電指令PRE被作動(dòng),該時(shí)間計(jì)數(shù)器4的現(xiàn)存時(shí)間戳記AZS經(jīng)由信息終端管腳DQ0至DQ15被再次寫至相關(guān)存儲(chǔ)器列。之后,該列地址增加1及該方法序列自方法步驟200持續(xù),如上述,亦即對(duì)該地址存儲(chǔ)器列的每一該時(shí)間信息被再次寫入及讀取,直到達(dá)到結(jié)束。
第4圖顯示動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元更新率之評(píng)估及控制操作方法之進(jìn)一步具體實(shí)施例之流程圖。首先,根據(jù)第4A圖,現(xiàn)存存儲(chǔ)器列的x地址被設(shè)定為xpres=0,現(xiàn)存行組的y地址被設(shè)定為ypres=1,在此情況下,時(shí)間信息項(xiàng)被接著寫至行組y=1,如在第1圖所示。以類似于根據(jù)第3圖的方法之方式,在存儲(chǔ)單元6的最小值被設(shè)定為64毫秒,及在存儲(chǔ)單元7的最大值被設(shè)定為0毫秒,該時(shí)間計(jì)數(shù)器4同樣地被減少為0毫秒(方法步驟301)。與根據(jù)第3圖的方法相反,在根據(jù)第4圖的方法中,在被提供用于此的存儲(chǔ)單元數(shù)組的存儲(chǔ)區(qū)域,控制位AF以一種依據(jù)所儲(chǔ)存?zhèn)€別時(shí)間信息的方式被設(shè)定及被讀取以能夠確認(rèn)時(shí)間信息項(xiàng)是否已被事先寫入。為進(jìn)行此目的,根據(jù)第1圖的存儲(chǔ)單元數(shù)組1具被提供用于此的存儲(chǔ)區(qū)域,其由行組y=0所定義,以儲(chǔ)存?zhèn)€別經(jīng)指定存儲(chǔ)器列的控制位AF。在此情況下,所有控制位AF,一般稱的存取標(biāo)志,被設(shè)定為值”0”。同時(shí),該時(shí)間計(jì)數(shù)器4由具特定計(jì)時(shí)率,如辨識(shí)1毫秒的時(shí)間范圍的一個(gè)計(jì)時(shí)周期的振蕩器5起始及驅(qū)動(dòng)。
以類似于在根據(jù)第3圖的操作方法之方法,時(shí)間戳記ZS依據(jù)個(gè)別操作模式被設(shè)定亦即當(dāng)相對(duì)應(yīng)選擇在相關(guān)操作模式被選擇時(shí),被寫至該相關(guān)存儲(chǔ)器列。為進(jìn)行此目的,根據(jù)第2圖的指令順序B被執(zhí)行,及若該時(shí)間戳記被設(shè)定,該相關(guān)存取標(biāo)志AF被設(shè)定為值”1”。在此情況下,根據(jù)第1圖該時(shí)間戳記被寫至該存儲(chǔ)單元數(shù)組1的存儲(chǔ)器區(qū)域,其由行組y=1所定義,該個(gè)別時(shí)間戳記因而被儲(chǔ)存于排列于沿該存儲(chǔ)器的可尋址存儲(chǔ)器列的行組y=1的存儲(chǔ)器區(qū)域之存儲(chǔ)單元內(nèi)(方法步驟302)。此方法步驟被重復(fù)直到所有存取標(biāo)志AF被設(shè)定為值”1”。
根據(jù)第2圖的指令順序A被接著執(zhí)行,在x=xpres的列的經(jīng)寫入時(shí)間戳記ZS及該時(shí)間計(jì)數(shù)器4的現(xiàn)存時(shí)間戳記AZS間的差在每一新的列存取時(shí)被形成。根據(jù)關(guān)于該時(shí)間戳記的設(shè)定的先前方法步驟302,差形成亦考慮該選項(xiàng)被選擇的存取該存儲(chǔ)器的存儲(chǔ)單元之那些操作模式。若儲(chǔ)存于存儲(chǔ)單元6的最小值大于該差值或儲(chǔ)存于存儲(chǔ)單元7的最大值小于該差值,則該最小值或最大值由該差值取代。之后,存取標(biāo)志AF被設(shè)定為值”0”(由此在”1”及”0”間交替變化)及該現(xiàn)存時(shí)間戳記被自該時(shí)間計(jì)數(shù)器4寫至相關(guān)列。在此方法步驟303結(jié)束后,該存儲(chǔ)單元6及7因而儲(chǔ)存由關(guān)于許多存儲(chǔ)器列的許多時(shí)間戳記的總數(shù)所決定的個(gè)別極值最小值、最大值。
在下一個(gè)方法步驟中(第4B圖),進(jìn)行檢查以決定該個(gè)別時(shí)間戳記是否具值”0”,若此為肯定的,錯(cuò)誤情況存在,此需要修正步驟對(duì)當(dāng)不欲進(jìn)行無窮盡的回路之情況,若適當(dāng),則該個(gè)別最小值及最大值被輸出及接著該操作方法被結(jié)束。對(duì)當(dāng)無窮盡回路模式被選擇之情況,對(duì)新的企圖新的行組y=y(tǒng)+1被選擇用于更新的路徑(此會(huì)更詳細(xì)說明于下文)。
對(duì)適當(dāng)運(yùn)作的情況(時(shí)間戳記≠0),進(jìn)行檢查以決定是否所有該存取標(biāo)志AF具值”0”。對(duì)此不為真的情況,時(shí)間戳記至存儲(chǔ)器列的寫入被持續(xù)(根據(jù)第4A圖方法步驟303),否則,作動(dòng)問題以決定是否最小值及/或最大值要被輸出,在此肯定情況,相對(duì)應(yīng)值被輸出;對(duì)不欲作動(dòng)此的情況,下一個(gè)方法步驟作動(dòng)問題以決定是否相對(duì)應(yīng)時(shí)間信息意欲被寫至存儲(chǔ)單元數(shù)組的新的行組y=y(tǒng)+1,若否,則該方法被結(jié)束,否則,該行組的地址被相對(duì)應(yīng)地增加,故現(xiàn)存行組ypres=y(tǒng)pres+1。在根據(jù)第1圖的實(shí)例中,在寫至該行組y=1之后,在到達(dá)該極限值標(biāo)記Rmax時(shí),相對(duì)應(yīng)時(shí)間戳記因而被寫至下一個(gè)更高行組y=2。
對(duì)過流動(dòng)未于此確認(rèn)的情況下,亦即ypres≠0,如上所述,在新的行組該操作方法以存儲(chǔ)單元6及7及時(shí)間計(jì)數(shù)器4的重新設(shè)定繼續(xù)(方法步驟301)。已關(guān)于寫至該行組y=1于上敘述的該個(gè)別后續(xù)方法步驟接著作動(dòng)。對(duì)過流動(dòng)ypres=0被確認(rèn)的情況下,該方法接著在無窮盡選項(xiàng)未被選擇的情況下結(jié)束。否則本行組被設(shè)定為ypres=1以重新寫入時(shí)間信息項(xiàng)及該方法以該存儲(chǔ)單元6及7及該時(shí)間計(jì)數(shù)器4的重新設(shè)定(方法步驟301)繼續(xù)新的開始,如上所述。
如此,無窮盡的回路選項(xiàng)被選擇的操作情況,在存儲(chǔ)器區(qū)域的其一的字線以上升的列地址被連續(xù)地選擇直到存儲(chǔ)器列到達(dá)該相關(guān)存儲(chǔ)器區(qū)域的設(shè)定標(biāo)記Rmax。之后,該存儲(chǔ)器列的串行在進(jìn)一步、不同存儲(chǔ)器區(qū)域持續(xù)直到此模式結(jié)束。在此情況下,在任何時(shí)間測(cè)試模式能夠起始化該”更新監(jiān)測(cè)”及接著重新起始、中斷、繼續(xù)或結(jié)束之。在該時(shí)間戳記的產(chǎn)生結(jié)束后,該監(jiān)督參數(shù)Min及Max亦可經(jīng)由信息終端管腳DQ永遠(yuǎn)輸出或僅當(dāng)由測(cè)試模式呼叫時(shí)永遠(yuǎn)輸出。
第5圖顯示具監(jiān)督芯片的模塊裝置之具體實(shí)施例,存儲(chǔ)單元更新率之評(píng)估及控制的根據(jù)本發(fā)明電路被裝設(shè)其上。該存儲(chǔ)模塊裝置100具許多存儲(chǔ)芯片101至103,在正常操作模式,經(jīng)由終端陣列105及該信號(hào)及信息路徑104信息被讀入該存儲(chǔ)芯片101及102,及再次讀出。因此,為進(jìn)行此目的,指令信號(hào)CMD被施用于該存儲(chǔ)模塊裝置100及信息經(jīng)由信息終端管腳DQ0至DQ15被轉(zhuǎn)移,相反的,該存儲(chǔ)芯片103被設(shè)計(jì)做為監(jiān)督芯片及切換至該其余存儲(chǔ)器芯片101及102的信號(hào)及信息路徑104以控制它們的存儲(chǔ)單元更新率。該存儲(chǔ)芯片103因而被用做其它存儲(chǔ)芯片101及102的”更新控制器”。進(jìn)行此的必要條件為該存儲(chǔ)器芯片101至103被相同的特別是關(guān)于該存儲(chǔ)單元數(shù)組被建構(gòu)。
為永遠(yuǎn)構(gòu)形該存儲(chǔ)芯片103,可使用已知制造方法如一般稱的黏著選擇或是熔絲的電或光程序化(接觸橋)之裝設(shè)。若該存儲(chǔ)芯片103被構(gòu)形為”更新控制器”,送至該存儲(chǔ)芯片的所有讀取及寫入指令被抑制,該芯片不再能被外部地寫入或讀取。僅經(jīng)由特殊管腳或地址管腳傳送的測(cè)試模式能通過固定地程序化的硬件預(yù)先設(shè)定,此有利地使得其可能執(zhí)行客戶送回的監(jiān)督及關(guān)于符合信息留置時(shí)間的應(yīng)用。
評(píng)估及控制存儲(chǔ)單元更新率的根據(jù)本發(fā)明電路可被整合為完全或部分于該存儲(chǔ)芯片本身上,或是完全或部分在存儲(chǔ)控制器的硬件,其例如產(chǎn)生自動(dòng)更新指令或起始標(biāo)的激活-預(yù)充電循環(huán)。
參考符號(hào)清單1存儲(chǔ)單元數(shù)組2指令譯碼器3存取控制器4時(shí)間計(jì)數(shù)器5振蕩器6,7 存儲(chǔ)單元11至14 存儲(chǔ)器組WL 字線(列)BL 位線(行)MC 存儲(chǔ)單元DQ0至DQ15信息終端管腳ACT 激活指令PRE 預(yù)充電指令CMD 指令信號(hào)ZS 時(shí)間戳記AZS 現(xiàn)有時(shí)間戳記TM 測(cè)試模式信號(hào)RST 重新設(shè)定信號(hào)x列y行組Rmax 極限值標(biāo)記AF 控制位(存取標(biāo)志)S輸出信號(hào)Min 最小值Max 最大值A(chǔ),B 指令順序100 存儲(chǔ)模塊裝置101至103 存儲(chǔ)芯片104 信號(hào)及信息路徑105 終端陣列200 方法步驟301至303 方法步驟
權(quán)利要求
1.一種評(píng)估及控制動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元更新率之電路,-具一種控制電路(3)以控制至動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元之存取,其可以許多操作模式操作,-具一種存儲(chǔ)電路(1),其系由該控制電路(3)驅(qū)動(dòng),以儲(chǔ)存關(guān)于被指定至該時(shí)間信息項(xiàng)的存儲(chǔ)單元(MC)之存取的時(shí)間信息項(xiàng)(ZS),-其中該控制電路(3)可以一種監(jiān)督操作模式被操作使得在至經(jīng)指定存儲(chǔ)單元之存取的情況下,時(shí)間信息項(xiàng)(ZS)藉由該控制電路被寫至該存儲(chǔ)電路(1),此時(shí)間信息項(xiàng)在至經(jīng)指定存儲(chǔ)單元之后續(xù)存取的情況下被讀出,-其中該讀出時(shí)間信息項(xiàng)(ZS)被送至評(píng)估電路(6、7)藉由此關(guān)于在至該經(jīng)指定存儲(chǔ)單元之個(gè)別存取間的時(shí)間期間評(píng)估信息項(xiàng)(S)可輸出于該存儲(chǔ)器外部。
2.根據(jù)權(quán)利要求第1項(xiàng)的電路,其中-該評(píng)估電路(6、7),用于決定評(píng)估信息項(xiàng)(S),系執(zhí)行儲(chǔ)存于該存儲(chǔ)電路(1)的該時(shí)間信息項(xiàng)(ZS)與參考時(shí)間信息項(xiàng)(AZS)之比較,特別是計(jì)算由此的差,-該評(píng)估電路具存儲(chǔ)單元(6、7)以儲(chǔ)存許多連續(xù)決定評(píng)估信息項(xiàng)的個(gè)別值(最大值,最小值),-該存儲(chǔ)單元(6、7)的內(nèi)容可藉由該評(píng)估電路輸出至該存儲(chǔ)器外部。
3.根據(jù)權(quán)利要求第2項(xiàng)的電路,其中輸出評(píng)估信息項(xiàng)的該評(píng)估電路(6、7),可連接至該動(dòng)態(tài)存儲(chǔ)器的信息終端管腳(DQ0-DQ15)。
4.根據(jù)權(quán)利要求第1至3項(xiàng)其中一項(xiàng)的電路,其中-該電路具計(jì)數(shù)寄存器(4),-該電路具振蕩器(5),其系連接至該計(jì)數(shù)寄存器(4),以使用經(jīng)定義計(jì)時(shí)速率增量或減量該計(jì)數(shù)寄存器,-該計(jì)數(shù)寄存器(4)可連接至該存儲(chǔ)電路(1)以進(jìn)行寫入該時(shí)間信息項(xiàng)(ZS)的目的。
5.根據(jù)權(quán)利要求第4項(xiàng)的電路,其中-該參考時(shí)間信息項(xiàng)(AZS)可在該計(jì)數(shù)寄存器(4)分接以與儲(chǔ)存于該存儲(chǔ)電路(1)的該時(shí)間信息項(xiàng)(ZS)比較。
6.根據(jù)權(quán)利要求第4項(xiàng)的電路,其中該計(jì)數(shù)寄存器(4)可由操作模式信號(hào)(TM、RT)設(shè)定或重新設(shè)定。
7.根據(jù)權(quán)利要求第1至3項(xiàng)其中一項(xiàng)的電路,其中該存儲(chǔ)電路(1)系由排列于沿動(dòng)態(tài)存儲(chǔ)器的可尋址字線(WL)的存儲(chǔ)區(qū)域(y=1)的該存儲(chǔ)單元(MC)形成。
8.根據(jù)權(quán)利要求第1至3項(xiàng)其中一項(xiàng)的電路,其中該存儲(chǔ)電路(1)具一種存儲(chǔ)區(qū)域(y=0)以儲(chǔ)存控制位(AF)其以一種依據(jù)所儲(chǔ)存時(shí)間信息項(xiàng)(ZS)的方式被設(shè)定及由該控制電路(3)讀出。
9.根據(jù)權(quán)利要求第1至3項(xiàng)其中一項(xiàng)的電路,其中-該電路被排列于許多存儲(chǔ)芯片(103)的其一上,該許多存儲(chǔ)芯片(101至103)形成存儲(chǔ)模塊裝置(100),-該存儲(chǔ)芯片(103)的其一系連接進(jìn)入其余存儲(chǔ)芯片的信號(hào)及信息路徑(104)以評(píng)估及控制它們的存儲(chǔ)單元的更新率。
10.一種評(píng)估及控制動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元更新率之方法,-其中關(guān)于至存儲(chǔ)單元(MC)中的至少一個(gè)的存取之時(shí)間信息項(xiàng)(ZS)被指定于其及被儲(chǔ)存于存儲(chǔ)電路(1),-其中,以存儲(chǔ)器的監(jiān)督操作模式,該時(shí)間信息項(xiàng)(ZS)在至該經(jīng)指定存儲(chǔ)單元之存取的情況下被儲(chǔ)存及在至該經(jīng)指定存儲(chǔ)單元之后續(xù)存取的情況下被讀出,-其中,該讀出時(shí)間信息項(xiàng)(ZS)被送至外部評(píng)估,其產(chǎn)生關(guān)于在至該經(jīng)指定存儲(chǔ)單元之個(gè)別存取間的時(shí)間期間的評(píng)估信息項(xiàng)(S)。
11.根據(jù)權(quán)利要求第10項(xiàng)的方法,其中個(gè)別極值(最大值,最小值)系由關(guān)于許多存儲(chǔ)單元的許多評(píng)估信息項(xiàng)的總數(shù)決定。
12.根據(jù)權(quán)利要求第11項(xiàng)的方法,其中-該動(dòng)態(tài)存儲(chǔ)器具許多字線(WL),許多該存儲(chǔ)單元(MC)在每一情況下系可由該字線選擇的,及亦至少一個(gè)存儲(chǔ)器區(qū)域(y=1)其中許多字線被排列,-該存儲(chǔ)單元在字線(WL)的單元被存取,-藉由在該存儲(chǔ)器區(qū)域(y=1)內(nèi)的字線(WL)的串行,個(gè)別存取及相對(duì)應(yīng)評(píng)估被連續(xù)進(jìn)行直到字線到達(dá)該存儲(chǔ)器區(qū)域的設(shè)定標(biāo)記(Rmax)。
13.根據(jù)權(quán)利要求第12項(xiàng)的方法,其中對(duì)該字線(WL)到達(dá)該存儲(chǔ)器區(qū)域(y=1)的設(shè)定標(biāo)記(Rmax)之情況,字線的串行接著在進(jìn)一步、不同的存儲(chǔ)器區(qū)域(y=2)內(nèi)作動(dòng)。
14.根據(jù)權(quán)利要求第10至12項(xiàng)其中一項(xiàng)的方法,其中-為存取該動(dòng)態(tài)存儲(chǔ)器的存儲(chǔ)單元,一種激活指令(ACT)被產(chǎn)生用于該存儲(chǔ)器的字線(WL)之選擇及激活且一種預(yù)充電指令(PRE)被產(chǎn)生用于在激活后預(yù)充電該字線,-該經(jīng)指定存儲(chǔ)單元的儲(chǔ)存時(shí)間信息項(xiàng)(ZS),其以經(jīng)激活字線選擇,系藉由該激活指令(ACT)讀出及該經(jīng)指定存儲(chǔ)單元的新時(shí)間信息項(xiàng)(AZS)系藉由預(yù)充電指令(PRE)儲(chǔ)存。
15.根據(jù)權(quán)利要求第10至12項(xiàng)其中一項(xiàng)的方法,其中-提供許多不同的操作模式以存取該存儲(chǔ)器的存儲(chǔ)單元,在每一情況下,一種激活指令(ACT)被產(chǎn)生用于該存儲(chǔ)器的字線(WL)之選擇及激活且一種預(yù)充電指令(PRE)被產(chǎn)生用于在激活后預(yù)充電該字線,及-一種選擇被進(jìn)行,其系關(guān)于操作模式的其一,在此操作模式中該存儲(chǔ)器的監(jiān)督操作模式被激活用于該時(shí)間信息項(xiàng)(ZS)的紀(jì)錄。
16.根據(jù)權(quán)利要求第10至12項(xiàng)其中一項(xiàng)的方法,其中在該存儲(chǔ)器的起始化操作中,在電路進(jìn)入該監(jiān)督操作模式前,預(yù)先放置一值于該存儲(chǔ)電路(1)或其零件。
17.根據(jù)權(quán)利要求第10至12項(xiàng)其中一項(xiàng)的方法,其中一種控制位(AF)以一種依據(jù)儲(chǔ)存于該存儲(chǔ)電路的個(gè)別時(shí)間信息項(xiàng)(ZS)的方式被設(shè)定及被讀出以能夠確定是否時(shí)間信息項(xiàng)已被事先寫入。
全文摘要
控制動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元更新率之電路,包括控制電路(3)以控制至動(dòng)態(tài)存儲(chǔ)器存儲(chǔ)單元之存取,其可以許多操作模式操作。由該控制電路驅(qū)動(dòng)的存儲(chǔ)電路用于儲(chǔ)存關(guān)于被指定至該時(shí)間信息項(xiàng)的存儲(chǔ)單元之存取的時(shí)間信息項(xiàng)。該控制電路可以監(jiān)督操作模式被操作使得在至經(jīng)指定存儲(chǔ)單元之存取時(shí),時(shí)間信息項(xiàng)藉由控制電路被寫至該存儲(chǔ)電路,此時(shí)間信息項(xiàng)在至經(jīng)指定存儲(chǔ)單元之后續(xù)存取時(shí)被讀出。該讀出時(shí)間信息項(xiàng)被送至評(píng)估電路,藉由此關(guān)于在至經(jīng)指定存儲(chǔ)單元之個(gè)別存取間的時(shí)間期間的評(píng)估信息時(shí)間項(xiàng)可輸出于該存儲(chǔ)器外部。根據(jù)本發(fā)明電路,該存儲(chǔ)單元的更新率可以該監(jiān)督操作模式依所需被登入、監(jiān)督及修正。
文檔編號(hào)G11C11/406GK1591679SQ20041005676
公開日2005年3月9日 申請(qǐng)日期2004年8月18日 優(yōu)先權(quán)日2003年8月18日
發(fā)明者M·佩納 申請(qǐng)人:因芬尼昂技術(shù)股份公司