国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      Pll電路及使用該電路的光盤裝置的制作方法

      文檔序號(hào):6754448閱讀:153來源:國(guó)知局
      專利名稱:Pll電路及使用該電路的光盤裝置的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明是涉及從記錄數(shù)據(jù)的光盤進(jìn)行數(shù)據(jù)再現(xiàn)的裝置。
      背景技術(shù)
      已知作為信息記錄介質(zhì)的有光盤。將光盤中所記錄的數(shù)據(jù)再現(xiàn)時(shí),由PLL電路生成與再現(xiàn)信號(hào)同步的再現(xiàn)時(shí)鐘,使用該再現(xiàn)時(shí)鐘進(jìn)行再現(xiàn)信號(hào)的辨別、解調(diào)處理,復(fù)原所記錄的信息。
      為了實(shí)現(xiàn)記錄信息的穩(wěn)定復(fù)原,又有了設(shè)置有同步引入用的同步引入模式的光盤。對(duì)這樣的光盤進(jìn)行再現(xiàn)時(shí),在同步引入模式再現(xiàn)時(shí)(同步過程),通過增大反饋循環(huán)的循環(huán)增益,實(shí)現(xiàn)在早期穩(wěn)定的再現(xiàn)時(shí)鐘,在同步后的數(shù)據(jù)再現(xiàn)時(shí),通過減小循環(huán)增益,減少雜音等外來的不良影響。
      近年來隨著光盤的大容量化記錄的線密度提高,提出了對(duì)再現(xiàn)信號(hào)取樣化,使用PRML(部分響應(yīng)完全匹配Partial Response MaximumLikelihood)方式等的數(shù)字信號(hào)處理,更高精度地復(fù)原記錄數(shù)據(jù)的提案,也提出了適合于此的PLL電路(特開2000-285605號(hào)公報(bào))。
      特開2000-285605號(hào)公報(bào)中所記述的PLL電路是對(duì)由數(shù)字處理信號(hào)的俘獲范圍進(jìn)行補(bǔ)助的好方法,但在直至與再現(xiàn)信號(hào)同步、同步引入模式終了的情況下,則會(huì)原封不動(dòng)地維持再現(xiàn)信號(hào)與再現(xiàn)時(shí)鐘固有相位差,在這種狀態(tài)下,變換循環(huán)增益時(shí),會(huì)有再現(xiàn)信號(hào)與再現(xiàn)時(shí)鐘不同步的問題。以圖7的模擬結(jié)構(gòu)的PLL電路為例對(duì)此進(jìn)行說明。
      圖7是PLL電路的方框圖,80是相位比較電路,81是相位類濾波器,82是頻率類濾波器,83是加法電路,84是振蕩電路(VCO),85是增益控制電路。
      在相位比較電路80中,進(jìn)行再現(xiàn)信號(hào)與再現(xiàn)時(shí)鐘的相位比較,將對(duì)應(yīng)于相位差的誤差信號(hào)(例如對(duì)應(yīng)于相位差的電流)輸出到相位濾波器81與頻率濾波器82。相位濾波器81生成以規(guī)定的增益放大相位誤差量的相位誤差電壓,輸出到加法電路83。另一方面,在頻率濾波器82中,將對(duì)應(yīng)于相位差的電流充電于電容器,生成由規(guī)定的增益對(duì)相位誤差量積分的頻率電壓,輸出到加法電路83。
      加法電路83對(duì)相位誤差電壓與頻率誤差電壓進(jìn)行加法運(yùn)算,作為振蕩控制電壓供給到振蕩電路84。在振蕩電路84生成與由振蕩器所輸入的振蕩控制電壓相對(duì)應(yīng)的頻率的時(shí)鐘。通過以上的運(yùn)作而控制來自振蕩電路84的再現(xiàn)時(shí)鐘,以減少相位誤差量,生成與再現(xiàn)信號(hào)相位同步的再現(xiàn)時(shí)鐘。
      而且,在同步引入模式終了的情況下,為了使數(shù)據(jù)再現(xiàn)時(shí)不受噪音等外在因素的影響,由增益控制電路85控制相位濾波器81與頻率濾波器82,使其增益降低。
      接著,使用圖8對(duì)PLL電路的同步過程加以說明。在該圖中,(a)是同步過程中控制電壓的時(shí)間推移圖,實(shí)線是振蕩控制電壓,虛線是頻率誤差電壓。所以,實(shí)線與虛線的差值構(gòu)成相位誤差電壓。首先在引入開始的鎖定開始時(shí)刻,在再現(xiàn)時(shí)鐘的頻率偏差的情況下,首先檢測(cè)出由頻率偏差引起的相位偏差,變化相位誤差電壓,由此控制振蕩控制電壓,變化振蕩頻率,使再現(xiàn)時(shí)鐘與再現(xiàn)信號(hào)的頻率同步。
      接著,通過該相位誤差的積分而使頻率誤差電壓緩慢變化。此時(shí),使再現(xiàn)時(shí)鐘與再現(xiàn)信號(hào)的頻率的同步不偏離,減少與頻率誤差電壓的變化部分相對(duì)應(yīng)的分相位誤差,就是說,再現(xiàn)信號(hào)與再現(xiàn)時(shí)鐘成為大體相同的頻率,其后,減少相位誤差,得到所希望的相位同步關(guān)系,同步完了,鎖定完了。
      圖8(b)表示該鎖定完了前的殘留相位誤差狀態(tài)的再現(xiàn)信號(hào)與再現(xiàn)時(shí)鐘的關(guān)系。該圖是再現(xiàn)信號(hào)以再現(xiàn)時(shí)鐘的周期單位而變化的情況,虛線的位置是所希望的同步位置,在該位置再現(xiàn)時(shí)鐘的前邊緣同步時(shí)鎖定完了。
      這里,考慮鎖定完了前同步引入模式終了的情況。在該時(shí)刻,例如,如該圖(b)所示,在具有相位差的狀態(tài)下變換相位濾波器81與頻率濾波器82的增益。在這種情況下,作為頻率濾波器82的輸出的頻率誤差電壓,由于如上所述是由積分相位誤差而生成,所以不會(huì)發(fā)生瞬時(shí)的變化。
      但是,作為相位濾波器81的輸出的相位誤差電壓,由于是由規(guī)定的增益放大相位誤差量而生成的,所以對(duì)應(yīng)于增益的變換而急劇變化。并且,由于振蕩控制電壓是由上述頻率誤差電壓與相位誤差電壓相加而生成,所以振蕩控制電壓對(duì)應(yīng)于增益的變換而急劇變化,再現(xiàn)信號(hào)與再現(xiàn)時(shí)鐘的頻率發(fā)生偏差。而且,由于此時(shí)增益設(shè)定得低,所以不能由頻率的偏差量而再次引入,數(shù)據(jù)再現(xiàn)時(shí)再現(xiàn)信號(hào)與再現(xiàn)時(shí)鐘不能同步,就會(huì)出現(xiàn)數(shù)據(jù)不能再現(xiàn)的問題。

      發(fā)明內(nèi)容
      所述課題是生成與來自具有同步引入模式(pattern)區(qū)域和數(shù)據(jù)區(qū)域的光盤的再現(xiàn)信號(hào)同步的再現(xiàn)時(shí)鐘的PLL電路,設(shè)置有生成再現(xiàn)時(shí)鐘的再現(xiàn)時(shí)鐘生成單元、檢測(cè)所述再現(xiàn)信號(hào)與再現(xiàn)時(shí)鐘相位差的相位差檢測(cè)單元、以及生成修正所述相位差的修正信號(hào)的修正信號(hào)生成單元。所述再現(xiàn)時(shí)鐘生成單元,將表示所述相位差的信號(hào)以及所述修正信號(hào)作為輸入信號(hào),由生成再現(xiàn)時(shí)鐘的PLL電路進(jìn)一步改善。
      而且,生成與光盤的再現(xiàn)信號(hào)同步的再現(xiàn)時(shí)鐘的PLL電路,具有對(duì)再現(xiàn)信號(hào)取樣化的取樣化單元,生成再現(xiàn)時(shí)鐘的再現(xiàn)時(shí)鐘生成單元,檢測(cè)所述取樣化信號(hào)與所述再現(xiàn)時(shí)鐘相位差的相位比較單元,以規(guī)定的倍率對(duì)該相位比較單元的輸出進(jìn)行積分處理的頻率濾波器,以規(guī)定的倍率放大所述相位比較單元的輸出的相位濾波器,從所述相位比較單元的輸出檢測(cè)相位誤差的變化量的相位誤差變動(dòng)檢測(cè)單元,將來自所述相位誤差變動(dòng)檢測(cè)單元的供給值與所述頻率濾波器單元的輸出相加的第一加法計(jì)算單元,從所述相位濾波器的輸出減去來自所述相位誤差變動(dòng)檢測(cè)單元的供給值的減法計(jì)算單元,將所述第一加法計(jì)算單元的輸出與所述減法計(jì)算單元的輸出進(jìn)行加法計(jì)算的第二加法計(jì)算單元,以及將所述第二加法計(jì)算單元的輸出變換為電壓的數(shù)值模擬變換單元。所述再現(xiàn)時(shí)鐘生成單元基于所述數(shù)值模擬變換單元的輸出而控制振蕩頻率,通過將相等的值供給到所述第一加法計(jì)算單元與所述減法計(jì)算單元的PLL電路,改善所述相位誤差變動(dòng)檢測(cè)單元。
      能夠?qū)崿F(xiàn)短期間的相位同步以及穩(wěn)定的增益變換,在裝置適用中能夠使用PRML等數(shù)字信號(hào)處理,提供可靠性更高的裝置。


      圖1是使用了本發(fā)明的裝置的方框圖。
      圖2是PLL電路的方框圖。
      圖3是數(shù)字頻率濾波器的一個(gè)結(jié)構(gòu)例。
      圖4是數(shù)字相位誤差變動(dòng)檢測(cè)電路的一個(gè)結(jié)構(gòu)例。
      圖5是數(shù)字相位誤差變動(dòng)檢測(cè)電路的一個(gè)結(jié)構(gòu)例。
      圖6是表示控制電平推移變化的圖。
      圖7是歷來的PLL電路的方框圖。
      圖8是表示歷來的PLL電路的控制電壓的推移變化。
      具體實(shí)施例方式
      圖1是本發(fā)明中一個(gè)實(shí)施例的光盤裝置的方框圖。在圖1中,1是可記錄光盤,2是主軸馬達(dá),3是控制主軸馬達(dá)轉(zhuǎn)速的主軸馬達(dá)控制電路,4是光拾取器,5是記錄信號(hào)處理電路,6是伺服電路,7是再現(xiàn)信號(hào)處理電路,8是控制器,9是接口電路,10是PLL電路,11是波形均值化電路。
      以下根據(jù)圖1對(duì)本發(fā)明的再現(xiàn)動(dòng)作的一例加以說明。首先,控制器8通過接口電路9從外部接受再現(xiàn)命令。此時(shí),光拾取器基于再現(xiàn)命令將再現(xiàn)功率的激光照射到光盤1。這里,光拾取器4檢測(cè)出來自光盤1的反射光,作為再現(xiàn)信號(hào)傳送到波形均值化電路11及伺服電路6。伺服電路6根據(jù)再現(xiàn)信號(hào)檢測(cè)出光盤的旋轉(zhuǎn)速度,輸出到主軸馬達(dá)控制電路3。主軸馬達(dá)控制電路3控制主軸馬達(dá)2,使上述旋轉(zhuǎn)速度達(dá)到期望值。而且,在伺服電路6檢測(cè)出光盤1上的光拾取器4的再現(xiàn)激光的照射位置,控制光拾取器4的位置,使光拾取器4的再現(xiàn)激光照射到所希望的位置。
      另一方面,輸入到波形均值化電路11的再現(xiàn)信號(hào),調(diào)整電平、頻率特性等后輸入到PLL電路10。PLL電路10生成與輸入的再現(xiàn)信號(hào)同步的再現(xiàn)時(shí)鐘,同時(shí)由再現(xiàn)時(shí)鐘對(duì)再現(xiàn)信號(hào)取樣化,作為數(shù)字再現(xiàn)信號(hào)與再現(xiàn)時(shí)鐘一起輸出到再現(xiàn)信號(hào)處理電路7。在再現(xiàn)信號(hào)處理電路7,將輸入的數(shù)字再現(xiàn)信號(hào),以再現(xiàn)時(shí)鐘作為基準(zhǔn)處理單位,使用PRML等數(shù)字信號(hào)處理高精度地復(fù)原記錄數(shù)據(jù),根據(jù)來自控制器8的指示,通過接口電路9向外部輸出。
      接著對(duì)具有本發(fā)明特征的PLL電路10進(jìn)行詳細(xì)的說明。圖2是表示本發(fā)明的PLL電路的一個(gè)實(shí)施例方框圖。在圖2中,12例如是模擬數(shù)字變換器等的將再現(xiàn)信號(hào)進(jìn)行取樣化的取樣化電路(AD變換器),13是數(shù)字相位比較電路,14是數(shù)字相位濾波器,15是數(shù)字頻率濾波器,16是減法運(yùn)算電路,17是第一加法運(yùn)算電路,18是第二加法運(yùn)算電路,19是數(shù)字模擬變換電路,20是電壓控制振蕩器,21是增益控制電路,22是數(shù)字相位誤差變動(dòng)檢測(cè)電路。輸入的再現(xiàn)信號(hào)在取樣化電路12按照每一個(gè)再現(xiàn)時(shí)鐘變換為多值的再現(xiàn)數(shù)字信號(hào),輸出到數(shù)字相位比較電路13。
      在數(shù)字相位比較電路13中,例如從檢測(cè)再現(xiàn)數(shù)字信號(hào)的零交叉時(shí)刻等而生成進(jìn)行相位比較的時(shí)刻,而且,從零交叉時(shí)刻前后的數(shù)字再現(xiàn)信號(hào)電平檢測(cè)出再現(xiàn)信號(hào)與再現(xiàn)時(shí)鐘的相位誤差。這里,表示進(jìn)行相位比較的相位比較時(shí)刻信號(hào)輸出到數(shù)字相位誤差變動(dòng)檢測(cè)電路22,檢測(cè)出的相位誤差電平輸出到數(shù)字相位濾波器14及數(shù)字頻率濾波器15。
      作為來自數(shù)字相位濾波器14輸出的相位誤差控制電平供給到減法運(yùn)算器16,作為來自數(shù)字頻率濾波器15輸出的頻率誤差控制電平供給到第一加法運(yùn)算器17。減法運(yùn)算器16根據(jù)來自數(shù)字相位誤差變動(dòng)檢測(cè)電路22的基于修正信號(hào)的指示進(jìn)行減法運(yùn)算,生成相位控制電平,向第二加法運(yùn)算器輸出。而且,第一加法運(yùn)算器17根據(jù)來自數(shù)字相位誤差變動(dòng)檢測(cè)電路22的基于修正信號(hào)的指示進(jìn)行加法運(yùn)算,生成頻率控制電平,向第二加法運(yùn)算器輸出。第二加法運(yùn)算器18,將來自減法運(yùn)算器16的相位控制電平與來自第一加法運(yùn)算器17的頻率控制電平進(jìn)行加法運(yùn)算,生成振蕩控制電平,振蕩控制電平在數(shù)字模擬變電路19中變換為模擬電壓,決定電壓控制振蕩器20的頻率。
      接著,對(duì)數(shù)字相位濾波器14的結(jié)構(gòu)例進(jìn)行具體的說明。輸入到數(shù)字相位濾波器14的相位誤差電平,輸入到濾波器內(nèi)部設(shè)置的系數(shù)器,增加規(guī)定的增益系數(shù)倍,供給到數(shù)字LPF。數(shù)字LPF的輸出作為相位誤差控制電平而輸出。這里,數(shù)字LPF例如可以由橫向?yàn)V波器等構(gòu)成,僅衰減高頻響應(yīng),生成輸出相位誤差電平。還有,數(shù)字LPF并不一定需要,僅在欲控制PLL的高頻響應(yīng)時(shí)使用。而且,系數(shù)器構(gòu)成為可變換系數(shù),設(shè)定成根據(jù)輸入的增益變換信號(hào),例如數(shù)據(jù)再現(xiàn)中與同步引入模式中進(jìn)行比較而增益變小。
      接著,數(shù)字頻率濾波器15的結(jié)構(gòu)例如圖3所示。在圖3中,25是系數(shù)器,26是加法計(jì)算器,27是延遲器。輸入的相位誤差電平輸入到系數(shù)器25,增加規(guī)定的增益系數(shù)倍,輸入到加法計(jì)算器26。加法計(jì)算器26對(duì)延遲器27的輸出與系數(shù)器25的輸出進(jìn)行加法運(yùn)算并輸出。這里,延遲器27是將輸入與加法計(jì)算器26的輸出相連接,例如通過將輸入延遲再現(xiàn)時(shí)鐘的一個(gè)循環(huán)而構(gòu)成,由此數(shù)字頻率濾波器15動(dòng)作,以再現(xiàn)時(shí)鐘單位對(duì)相位誤差電平進(jìn)行積分。而且,系數(shù)器25構(gòu)成為可變換系數(shù),設(shè)定成根據(jù)輸入的增益變換信號(hào),例如數(shù)據(jù)再現(xiàn)中與同步引入模式中進(jìn)行比較而增益變小。
      進(jìn)而,數(shù)字相位誤差變動(dòng)檢測(cè)電路22的結(jié)構(gòu)例如圖4所示。在圖4中,28是平均化電路,29是穩(wěn)定判定電路,30是頻率穩(wěn)定判別電路。還有,各電路在每一個(gè)作為進(jìn)行相位比較的時(shí)刻的相位比較時(shí)刻信號(hào)進(jìn)行動(dòng)作。輸入的相位誤差控制電平在平均化電路28計(jì)算連續(xù)的n1個(gè)(n1是正整數(shù))的平均值。接著將計(jì)算的平均值與輸入到穩(wěn)定判定電路29的規(guī)定值進(jìn)行比較,在平均值在規(guī)定值以下的情況下輸出穩(wěn)定判別信號(hào)。在頻率穩(wěn)定判別電路30,在穩(wěn)定判別信號(hào)在n2(n2是正整數(shù))次的相位比較中保持連續(xù)的情況下輸出頻率穩(wěn)定信號(hào)。而且,此時(shí)也輸出相位誤差控制電平。還有,數(shù)字相位誤差變動(dòng)檢測(cè)電路22根據(jù)圖1中控制器8或再現(xiàn)信號(hào)處理電路7的指示而進(jìn)行動(dòng)作,僅在再現(xiàn)時(shí)鐘引入時(shí)進(jìn)行動(dòng)作。
      在圖2的PLL電路的減法運(yùn)算器16及第一加法運(yùn)算器17中,在輸出上述頻率穩(wěn)定信號(hào)的時(shí)刻,僅進(jìn)行平均相位誤差電平部分的減法、加法運(yùn)算。此時(shí)各控制電平的時(shí)間推移的模樣如圖5所示。在該圖中,實(shí)線是振蕩控制電平,虛線是頻率控制電平。所以,實(shí)線與虛線的差就成為相位控制電平。首先,在引入開始的鎖定開始時(shí)刻再現(xiàn)時(shí)鐘的頻率有偏差的情況下,首先檢測(cè)出基于頻率偏差的相位誤差,相位控制電平發(fā)生變化。由此控制振蕩控制電平,變換振蕩頻率,使再現(xiàn)時(shí)鐘與再現(xiàn)信號(hào)的頻率同步。
      接著,通過該相位誤差的積分使頻率控制電平緩慢變化。此時(shí),相位控制電平僅減少對(duì)應(yīng)于頻率控制電平的變化部分,使得再現(xiàn)時(shí)鐘與再現(xiàn)信號(hào)的頻率的同步不偏離。就是說,再現(xiàn)信號(hào)與再現(xiàn)時(shí)鐘大體為相同的頻率,其后,相位誤差減少,向所希望的相位同步關(guān)系而推移。
      在本實(shí)施例中相位完全同步之前,由數(shù)字相位誤差變動(dòng)檢測(cè)電路22檢測(cè)出相位誤差變動(dòng)量,進(jìn)行頻率穩(wěn)定判別。在判斷了相位誤差變動(dòng)小于規(guī)定量、頻率穩(wěn)定的情況下,為了進(jìn)行將減法運(yùn)算電路16的輸出大體為零的值傳送到減法運(yùn)算電路16及第一加法運(yùn)算電路17的加減法運(yùn)算處理,如圖5所示,頻率控制電平瞬間收斂為所希望的值。由于該狀態(tài)是頻率鎖定的相位偏差的狀態(tài),所以從此為了相位引入,變化相位控制電平,使振蕩控制電平變動(dòng),引入相位。
      以上動(dòng)作的流程如圖6所示。首先由同步模式檢測(cè)等開始同步(S701)。接著設(shè)定同步用增益使引入PLL特性的范圍進(jìn)一步擴(kuò)大(S702)。接著由相位誤差變動(dòng)量進(jìn)行頻率穩(wěn)定判別(S703)。在判斷了頻率穩(wěn)定過的情況下,對(duì)相位控制電平與頻率控制電平實(shí)行加減運(yùn)算(S704)。其后,為了使PLL特性強(qiáng)于噪音,設(shè)定數(shù)據(jù)再現(xiàn)用的增益,同步化終了(S705、S706)。在以上的動(dòng)作中,通過在頻率穩(wěn)定時(shí)對(duì)相位控制電平與頻率控制電平實(shí)行相同值的運(yùn)算,由于能夠抑制由運(yùn)算帶來的振蕩控制電平的變動(dòng),可實(shí)現(xiàn)穩(wěn)定的引入。
      而且,由于以運(yùn)算值作為相位控制電平的平均值,由于頻率控制電平能夠瞬時(shí)達(dá)到所希望的值并推移到相位引入狀態(tài),所以能夠?qū)崿F(xiàn)與歷來相比而比較早的實(shí)現(xiàn)相位同步。
      進(jìn)而,在頻率穩(wěn)定判斷中,通過使用平均化電路進(jìn)而實(shí)行連續(xù)判定,即使是在噪音多、相位誤差變動(dòng)的情況下,也能夠除去噪音的影響,實(shí)現(xiàn)穩(wěn)定的控制。進(jìn)而,通過在上述運(yùn)算后變更PLL的特性,能夠?qū)崿F(xiàn)在短時(shí)間的穩(wěn)定的引入與最適合于數(shù)據(jù)再現(xiàn)的PLL特性的組合。而且,由于上述PLL是由數(shù)字電路所構(gòu)成,與PRML等數(shù)字信號(hào)處理的親和性好、可對(duì)記錄數(shù)據(jù)進(jìn)行高精度的復(fù)原,從而提供實(shí)現(xiàn)更高可靠性的裝置。
      權(quán)利要求
      1.一種PLL電路,生成與來自具有同步引入模式區(qū)域與數(shù)據(jù)區(qū)域的光盤的再現(xiàn)信號(hào)同步的再現(xiàn)時(shí)鐘,其特征在于,具有生成再現(xiàn)時(shí)鐘的再現(xiàn)時(shí)鐘生成單元;檢測(cè)所述再現(xiàn)信號(hào)與再現(xiàn)時(shí)鐘相位差的相位差檢測(cè)單元;和生成修正所述相位差的修正信號(hào)的修正信號(hào)生成單元,所述再現(xiàn)時(shí)鐘生成單元,將表示所述相位差的信號(hào)以及所述修正信號(hào)作為輸入信號(hào),生成再現(xiàn)時(shí)鐘。
      2.根據(jù)權(quán)利要求1中所述的PLL電路,其特征在于基于表示所述相位差的信號(hào)以及所述修正信號(hào)的再現(xiàn)時(shí)鐘的生成,在所述同步引入模式區(qū)域的再現(xiàn)中進(jìn)行。
      3.根據(jù)權(quán)利要求1中所述的PLL電路,其特征在于所述修正信號(hào)的大小與表示所述相位差的信號(hào)相同。
      4.一種PLL電路,生成與光盤的再現(xiàn)信號(hào)同步的再現(xiàn)時(shí)鐘,其特征在于,具有對(duì)再現(xiàn)信號(hào)取樣化的取樣化單元;生成再現(xiàn)時(shí)鐘的再現(xiàn)時(shí)鐘生成單元;檢測(cè)所述取樣化信號(hào)與所述再現(xiàn)時(shí)鐘相位差的相位比較單元;以規(guī)定的倍率對(duì)該相位比較單元的輸出進(jìn)行積分處理的頻率濾波器;以規(guī)定的倍率放大所述相位比較單元的輸出的相位濾波器;從所述相位比較單元的輸出檢測(cè)相位誤差的變化量的相位誤差變動(dòng)檢測(cè)單元;將來自所述相位誤差變動(dòng)檢測(cè)單元的供給值加到所述頻率濾波器單元的輸出的第一加法計(jì)算單元;從所述相位濾波器的輸出減去來自所述相位誤差變動(dòng)檢測(cè)單元的供給值的減法計(jì)算單元;將所述第一加法計(jì)算單元的輸出與所述減法計(jì)算單元的輸出進(jìn)行加法計(jì)算的第二加法計(jì)算單元;和將所述第二加法計(jì)算單元的輸出變換為電壓的數(shù)字模擬變換單元,所述再現(xiàn)時(shí)鐘生成單元基于所述數(shù)字模擬變換單元的輸出而控制振蕩頻率,所述相位誤差變動(dòng)檢測(cè)單元將相等的值供給所述第一加法計(jì)算單元與所述減法計(jì)算單元。
      5.根據(jù)權(quán)利要求4中所述的PLL電路,其特征在于所述相位誤差變動(dòng)檢測(cè)單元供給所述減法計(jì)算單元的輸出大體為零的值。
      6.根據(jù)權(quán)利要求4中所述的PLL電路,其特征在于所述相位比較單元在相位比較的時(shí)刻將時(shí)刻信號(hào)輸出到所述相位誤差變動(dòng)檢測(cè)單元,所述相位誤差變動(dòng)檢測(cè)單元從所述相位比較單元將相位比較時(shí)刻信號(hào)作為時(shí)刻信號(hào),計(jì)算連續(xù)n1個(gè)(n1是正整數(shù))的相位比較結(jié)果的移動(dòng)平均,而且構(gòu)成為,在該移動(dòng)平均的變化量連續(xù)n2次(n2是正整數(shù))為規(guī)定值以內(nèi)的情況下,向所述第一加法計(jì)算單元與所述減法計(jì)算單元輸出加減運(yùn)算的時(shí)刻信號(hào)。
      7.根據(jù)權(quán)利要求4中所述的PLL電路,其特征在于在向所述第一加法計(jì)算單元與所述減法計(jì)算單元的加減運(yùn)算終了后,變更所述頻率濾波器及所述相位濾波器的增益。
      8.一種光盤裝置,具有權(quán)利要求4所述的PLL電路,其特征在于具有從利用所述模擬數(shù)字變換器而取樣化的信號(hào)再現(xiàn)記錄數(shù)據(jù)的部件。
      全文摘要
      本發(fā)明提供一種PLL電路及使用它的光盤裝置。由數(shù)字電路構(gòu)成PLL,在頻率穩(wěn)定時(shí)刻演算相位控制電平與頻率控制電平,通過求得誤差量并對(duì)誤差進(jìn)行修正,能夠?qū)崿F(xiàn)短期間的相位同步與穩(wěn)定的增益變換,能夠在裝置中使用PRML等的數(shù)字信號(hào)處理,提供保持更高可靠性的裝置。能夠?qū)崿F(xiàn)和數(shù)字信號(hào)處理的良好親和性以及短時(shí)間內(nèi)穩(wěn)定的引入。
      文檔編號(hào)G11B5/09GK1629968SQ20041010147
      公開日2005年6月22日 申請(qǐng)日期2004年12月16日 優(yōu)先權(quán)日2003年12月16日
      發(fā)明者勝木學(xué) 申請(qǐng)人:株式會(huì)社日立制作所, 日立樂金資料儲(chǔ)存股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1