專利名稱:電子模塊中的信息傳輸方法和相應(yīng)結(jié)構(gòu)的裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種用于電子模塊中信息傳輸?shù)姆椒?,特別是一列數(shù)字存儲器的一部分,以及涉及一種裝置,特別是一種根據(jù)該方法所設(shè)計的DRAM存儲系統(tǒng)。
背景技術(shù):
主要為了節(jié)省空間,相互重疊地排列具有特殊硬件結(jié)構(gòu)、例如DRAM結(jié)構(gòu)的電子模塊(例如,多列的多個部分)。一個電子模塊的輸出連接與下一個電子模塊的輸入連接相連。因此,電子模塊被設(shè)計成它們能夠在相應(yīng)輸出連接的輸出側(cè)傳遞未改變的信息(中繼器功能),該信息是它們在特殊輸入連接的輸入側(cè)接收的,以便在輸入側(cè)與下一個電子模塊的輸出連接相連的電子模塊能夠在它的輸入連接接收與下一個電子模塊相同的信息。由于封裝路由的原因,在輸入連接與安排在它上面的另一個電子模塊的輸出連接相連之前會出現(xiàn)電子模塊的輸入連接必須被反射和/或旋轉(zhuǎn)。如果串聯(lián)地排列電子模塊的輸入和輸出連接,這意味著第一組件的第一輸入連接沒有同第一輸出連接相連,而是與第二組件的最后的輸出連接相連,而第一組件的第二輸入連接與第二組件的倒數(shù)第二個輸出連接相連,等等。
每個傳統(tǒng)的電子模塊被設(shè)計成,如果它預(yù)先接收了信息,它的輸入連接以倒序接收數(shù)據(jù),則它為通過它的輸入連接接收的數(shù)據(jù)重定路徑。換句話說,每個電子模塊具有附加的硬件,以便它能夠處理以下兩種情形輸入連接以正序接收數(shù)據(jù)的情況以及輸入連接以倒序接收數(shù)據(jù)的情況。在初始化階段期間,每個電子模塊被告知會出現(xiàn)一種情況還是另一種情況。
發(fā)明內(nèi)容
提供了一種用于電子模塊中信息傳輸?shù)姆椒?,其中以串?lián)電路連接電子模塊,以使得一個電子模塊的輸入連接與另一個電子模塊的輸出連接相連。每個電子模塊將在它的第n個輸入連接接收的信息未處理和未改變地循環(huán)到它的第n個輸出連接,以便在輸出側(cè)與之連接的電子模塊也可以以未改變的形式獲得該信息。對于每個電子模塊,以相同幾何排列來排列每個電子模塊的輸入和輸出連接。不考慮一個或多個電子模塊的輸入連接的幾何方向相對于與在輸入側(cè)和相應(yīng)電子模塊相連的電子模塊的這些輸入連接相連的輸出連接的幾何方向,在輸入側(cè)相連的電子模塊的相同輸入連接上接收一個特殊信息,或者通過在輸入側(cè)相連的電子模塊的相同輸出連接傳送一個特殊信息。特別地,根據(jù)一個實施例,不考慮一個或多個電子模塊的輸入連接的幾何排列相對于與在輸入側(cè)和相應(yīng)電子模塊相連的電子模塊的這些輸入連接相連的輸出連接的幾何排列是否被反射、旋轉(zhuǎn)、反射并旋轉(zhuǎn)還是沒有被反射也沒有被旋轉(zhuǎn),在輸入側(cè)相連的電子模塊的相同輸入連接上接收一段特殊信息,或者通過在輸入側(cè)相連的電子模塊的相同輸出連接傳送一段特殊信息。
下面參照附圖,使用優(yōu)選的實施例更加詳細地說明本發(fā)明。
圖1示出了一種根據(jù)發(fā)明的實施例的存儲系統(tǒng)的示意圖,其中每列只示出了一個列部分。
圖2示出了當一個列部分的連接的反射和旋轉(zhuǎn)對稱排列具有兩個反射或旋轉(zhuǎn)對稱對齊方式(alignment)時,圖1中描述的DRAM存儲部件的所有可能的不同排列。
圖3示出了根據(jù)發(fā)明的另一個實施例的具有四個列的存儲系統(tǒng)的示意圖,其中每個依次被構(gòu)造成若干個列部分。
圖4示出了一個列部分(rank part)的連接的反射和旋轉(zhuǎn)對稱的不同幾何排列。
具體實施例方式
由于在電子模塊的相同輸入連接總是接收特殊信息,所以即使它的輸入連接與輸入側(cè)呈現(xiàn)的電子模塊的輸出連接反射和/或旋轉(zhuǎn)地相連,該電子模塊也不需要附加的硬件,以便例如第一輸入連接與最后的輸出連接相連,第二輸入連接與倒數(shù)第二個輸出連接相連,等等。即便特殊的電子模塊的輸入連接沒有與相應(yīng)的輸出連接反射或旋轉(zhuǎn)地相連,這也同樣適用,但是前述的電子模塊的輸入連接同與其相連的輸出連接反射和/或旋轉(zhuǎn)地相連。由于現(xiàn)在不需要附加的硬件來重新路由組件中的特殊信息,有利地,不會發(fā)生通過該附加硬件的附加運行時間。因此可以節(jié)省附加硬件的成本,使每個組件更便宜。
與本發(fā)明的該實施例相比,傳統(tǒng)的方法將一個附加硬件添加到每個電子模塊中,這導致較高的單元價格。另外,額外的硬件,其通常包括電子模塊的接收器部分上的多路復用器,與不具有該多路復用器的電子模塊相比會導致較長的運行時間。特別地,如果硬件結(jié)構(gòu)是包括DRAM存儲器的存儲系統(tǒng)而電子模塊是該存儲系統(tǒng)一列的一些部分,則較高的單元成本和較長的運行時間變得很浪費。
本發(fā)明的上述實施例消除了個別組件中為了處理輸入連接的排列的任何反射和/或旋轉(zhuǎn)所必須的成本。根據(jù)本發(fā)明的實施例,輸入連接的這種排列的任何反射和/或旋轉(zhuǎn)的處理轉(zhuǎn)換為控制多個組件的控制設(shè)備。
根據(jù)進一步的實施例,所有電子模塊的輸入和輸出連接的幾何排列是反射對稱和/或旋轉(zhuǎn)對稱的。另外,分別接收和傳送特殊信息的每個電子模塊上的輸入和輸出連接可以排列在該幾何排列的中心區(qū)域,其中該中心區(qū)域的特點在于,它相對于輸入和輸出連接的幾何排列的任何反射對稱和/或旋轉(zhuǎn)對稱對齊方式是不變的。這意味著,不考慮輸入連接與輸出連接相連的反射對稱和/或旋轉(zhuǎn)對稱對齊方式,在中心區(qū)域排列的連接(輸入和輸出連接)是相同的或者該中心區(qū)域沒有變化。
由于在反射對稱和/或旋轉(zhuǎn)對稱的幾何排列的中心排列傳送特殊信息的連接,該反射對稱和/或旋轉(zhuǎn)對稱排列的反射和/或旋轉(zhuǎn)對稱的旋轉(zhuǎn)導致相同數(shù)量的連接或傳送特殊信息的相同連接,即,承載特殊信息的連接的數(shù)量保持不變。
根據(jù)發(fā)明的實施例,提供了一種電子裝置,特別是包含DRAM存儲部件的存儲系統(tǒng),其包括多個電子模塊,特別是一列的多個部分。以串聯(lián)電路的形式連接電子模塊,使得一個電子模塊的特殊數(shù)量的多個輸入連接與另一個電子模塊的特殊數(shù)量的多個輸出連接相連。每個電子模塊將在特殊輸入連接的輸入側(cè)接收的信息傳遞到它的一個輸出連接,該輸出連接在它的特殊數(shù)量的輸出連接中扮演與它的特殊數(shù)量的輸入連接中的特殊輸入連接相同的角色。在相同的幾何排列中排列每個電子模塊的輸入和輸出連接。組件被設(shè)計為,每個電子模塊在它相同數(shù)量的輸入連接上接收特殊信息,或者從在輸入側(cè)與它相連的電子模塊的相同數(shù)量的輸出連接傳送特殊信息,而不考慮一個或多個電子模塊的輸入連接的幾何排列相對于和輸入連接相連的輸出連接的幾何排列是否被反射、旋轉(zhuǎn)、反射并旋轉(zhuǎn)或者既不被反射也不被旋轉(zhuǎn)。
該裝置的優(yōu)點與上述方法的討論中描述的那些相同,所以這里不再重復。
根據(jù)進一步的實施例,在包含DRAM存儲部件的存儲系中使用上述的方法和裝置,在這些DRAM存儲部件中,該DRAM中一列的多達四個部分被彼此排列于另一個上。然而顯然,本發(fā)明不被限定到申請的該優(yōu)選區(qū)域,但是無論何時觸發(fā)相互重疊排列的相對設(shè)計的電子模塊,都可以使用本發(fā)明。
圖1示出了具有存儲器控制器MC何四個列部分1-4的存儲系統(tǒng)10的示意圖,其中每個部分屬于四個列之一。串聯(lián)排列四個列部分1-4,以便除了第一個列部分1之外,列部分2-4的輸入連接11與在輸入側(cè)排列的列部分1-3的輸出連接12相連。第一個列部分1的輸入連接11與存儲器控制器MC的輸出連接相連。
當存儲器控制器將指令(例如,讀取指令)傳送到列部分1-4之一時,它將包含多個字符元素的幀傳送到第一個列部分1的輸入連接11,該第一個列部分1將所傳送的數(shù)據(jù)傳遞到另一個列部分1-3。讀取包含諸如數(shù)據(jù)的行和列地址的信息的數(shù)據(jù)。由于指令可以涉及四個列部分1-4之一,所以通過存儲器控制器MC傳送的指令必須包含相應(yīng)列部分1-4的標識,以便僅僅通過有關(guān)的列部分1-4讀取和執(zhí)行指令。在圖1中所示的具有四個列部分1-4的DRAM存儲部件10中,用包含兩個比特的地址來尋址四個列部分1-4。在各種情況下,在四個列部分1-4的六個輸入連接11和六個輸出連接12的中心以及因此也在存儲器控制器MC的六個輸出連接的中心排列地址。
由于在各種情況下,從中心的兩個連接(六個連接的第三和第四)傳送地址,當列部分1-4的輸入連接的幾何排列相對于與之連接的輸出連接的幾何排列而被反射時,也從中心的兩個連接傳送地址。在圖1所示的實施例中,連接11,12的幾何排列是行,因此,幾何排列只有兩個旋轉(zhuǎn)對稱或反射對稱的對齊方式。換句話說,第一輸入連接與第一輸出連接相連,第二輸入連接與第二輸出連接相連等等。或者第一輸入連接與第六輸出連接相連,第二輸入連接與第五輸出連接相連等等。
因此,如果輸入連接的幾何排列相對于輸出連接的幾何排列而被反射,則第三輸入連接與第四輸出連接相連而第四輸入連接與第三輸出連接相連。因此,如上所述,中心的輸入連接承載地址,即,承載地址的連接數(shù)量沒有變化。
取第一個列部分的實際地址為0/0、第二個列部分2的地址為0/1、第三個列部分的地址為1/0以及第四個列部分4的地址為1/1,為了尋址第二個列部分2和第三個列部分3,存儲器控制器MC對于第三和第四個輸出連接的占用取決于是否排列了列部分1-3,以便將第二個列部分2或第三個列部分3的第三個連接與來自存儲器控制器MC的第三個輸出連接或與第四個輸出連接相耦合。因此,在DRAM存儲部件的單個初始化階段,通知第二個列部分2和第三個列部分3,它們應(yīng)當分別響應(yīng)當前的地址0/1和1/0或者1/0和0/1。由于第一個列部分1和第四個列部分4的地址0/0和1/1分別是反射對稱的,所以在各種情況下它們當前的地址與實際地址相應(yīng)。
關(guān)于列部分的地址,應(yīng)當指出的是,相同列的所有列部分1-4通常具有相同的地址,該地址可以是列地址。由于上述部分沒有關(guān)注于列而是關(guān)注于列部分,所述的列部分的地址通常意味著列部分所屬的列的地址。
另外,可以獨立于每個列地實際地址來分配個別列部分或列的當前的地址。為此,初始化階段中的存儲器控制器MC為下面確定的每個列部分1-4配置地址。例如,第一個存儲器控制器用計數(shù)器確定每個列部分1-4或列的唯一地址。然后,在進一步的步驟中,確定由于在從存儲器控制器MC到相應(yīng)的列部分途中列部分1-4之間的連接的反射和旋轉(zhuǎn),該地址會怎樣改變,并且據(jù)此確定每個列部分的當前地址。在該步驟中,存儲器控制器MC估計有關(guān)如何旋轉(zhuǎn)和反射列部分1-4之間的連接的信息。然后,存儲器控制器MC將該當前地址宣布給每個列部分1-4。很可能的是,若干個列部分1-4被分配了相同的當前地址。
關(guān)于其他連接,即,第一、第二、第五和第六連接,在單個初始化階段,通知存儲器控制器MC是否需要改變其他輸出連接的占用。換句話說,在單個初始化階段之后,存儲器控制器MC知道它的第一輸出連接與任何列部分1-4的第一還是第六輸入連接相連。根據(jù)該信息,它占用與希望用相應(yīng)的指令尋址的那些列部分1-4相應(yīng)的它的第一、第二、第五和第六輸出連接。
圖2示出了列部分1-4之間和/或存儲器控制器MC與第一部分1之間的反射或旋轉(zhuǎn)或非反射或非旋轉(zhuǎn)連接的所有可能的組合。上述每個列部分1-4示出了相應(yīng)于列部分的實際地址,即,通過該地址為相應(yīng)的組合尋址該列部分。
采用標記為d)的組合,第二個列部分2的當前地址是0/1而第三個列部分的當前地址也是0/1。換句話說,當在它的第三輸入連接接收指令上的0而在它的第四輸入連接接收指令上的1時,組合d)中第二個列部分響應(yīng)。如果在它的第三輸入連接它接收0而在它的第四輸入連接接收1,則第三個列部分3以相同的方式作出反應(yīng)。由于第二個列部分2與第三個列部分3之間的連接是被反射或旋轉(zhuǎn)的,這不會引起問題。例如,為了尋址第三個列部分3,存儲器控制器MC用第三個列部分的實際地址1/0占用它的第三和第四輸出連接,即,第三個連接具有1而第四個連接具有0。
關(guān)于它的第一、第二、第五和第六輸出連接的占用,存儲器控制器MC知道,它必須占用相對于第一個列部分和第二個列部分2是正常的并且相對于第三個列部分3和第四個列部分4是被反射或旋轉(zhuǎn)的這些輸出連接。
圖2的右手邊示出了所有可能的連接i-p,在這些連接上存儲器控制器MC與第一個列部分1之間的連接被反射或旋轉(zhuǎn)。
圖3示出了根據(jù)發(fā)明的實施例的另一個存儲系統(tǒng)10的示意圖。該存儲系統(tǒng)10包括四個列5,其每一個包括若干個列部分1-4。例如,列5可以包括四個、八個或九個列部分1-4。當然,也可能每個列只包括一個列部分。圖3中相互重疊排列的列部分1-4被堆疊排列,這意味著它們以堆棧的形式相互坐落??梢钥吹?,存儲器控制器MC通過它自身的線來控制列部分1-4的每個堆棧排列,以便存儲器控制器MC能夠控制并聯(lián)的列部分1-4的所有堆棧排列。
圖4示出了四個不同的反射對稱或旋轉(zhuǎn)對稱幾何排列21-24。
圖4a示出了串聯(lián)排列連接11,12的反射對稱和旋轉(zhuǎn)對稱幾何排列。然而,與圖1中所示本發(fā)明的實施例相反,圖4a的排列示出了不是六個而是七個輸入側(cè)上的連接11和輸出側(cè)上的連接12。中心的三個連接承載有將被尋址的列的地址信息,然而,用參考數(shù)字14標記的連接沒有承載地址信息。中心的連接15承載了地址信息的校驗位,作為檢測錯誤的位。
幾何排列“行”具有兩個反射對稱或旋轉(zhuǎn)對稱對齊方式??梢灾赋龅氖?,如果連接的數(shù)量是不相等的,則中心的連接保持它的位置,而獨立于反射對稱或旋轉(zhuǎn)對稱對齊方式。因此,由于接收列部分必須知道校驗位的位置,為校驗位預(yù)定中心的位置。
圖4b以三角的形式示出了連接11,12的旋轉(zhuǎn)對稱(以及相對于y-軸的反射對稱)幾何排列22。中心的三個連接13傳送列或列部分的地址信息。由于這是一個等邊三角形,該幾何排列22可能具有六個反射對稱和/或旋轉(zhuǎn)對稱對齊方式(三個只旋轉(zhuǎn)而另外三個通過后面的旋轉(zhuǎn)而反射)。顯然,在各種情況下,中心的三個連接13傳送地址信息而不考慮存在這六個反射對稱和/或旋轉(zhuǎn)對稱對齊方式中的哪一個。
圖4c以正方形的形式示出了連接11,12的另一個旋轉(zhuǎn)對稱幾何排列23。這里,還是中心的四個連接13傳送列的地址信息。該幾何排列23可能具有八個反射對稱和/或旋轉(zhuǎn)對稱對齊方式(四個只旋轉(zhuǎn)而另外四個通過后面的旋轉(zhuǎn)而反射),當然,在各種情況下,中心的四個連接13傳送地址信息,而不考慮可能存在八個反射對稱和/或旋轉(zhuǎn)對稱對齊方式中的哪一個。
圖4d示出了連接11,12的長方形幾何排列24,其中用參考數(shù)字13標記仍然傳送地址信息的連接,而用參考數(shù)字14標記仍然傳送非地址信息的連接。圖4d中所示的反射對稱和旋轉(zhuǎn)對稱幾何排列24具有四個反射對稱和/或旋轉(zhuǎn)對稱排列。圖4d中所示的排列24沒有連接15,該連接15在所有的反射對稱和旋轉(zhuǎn)對稱對齊方式上位于相同的位置上或者不會變化。
如果現(xiàn)在通過具有圖4d中描述的幾何排列24的連接傳送檢測或校正錯誤的兩個比特,則例如,可能用參考數(shù)字31-34所標記的連接。如果假設(shè)連接31-34的占用只相對于圍繞y軸的反射是不變的,則連接31-34可以傳送校正或檢測錯誤的兩個比特。由于連接31和32圍繞y軸反射分別變?yōu)檫B接32和31,正如采用連接33和34以及連接34和33的情況,所以存儲器控制器MC為每個連接31,32以及連接33,34設(shè)定了相同的占用。因此,傳送檢測或校正錯誤的比特的連接31-34的占用相對于圍繞y軸反射而獲得的兩種排列是不變的。這意味著,在幾何排列24的兩個對齊方式中,連接31-34的占用是相同的。
如果假設(shè)連接的占用相對于圍繞x軸的反射是不變的,則為了獲得檢測或校正錯誤的兩個比特,存儲器控制器MC為每個連接31,33以及連接32,34設(shè)定了相同的占用。
然而,如果假設(shè)連接的占用相對于圍繞x軸的反射以及圍繞y軸的反射是不變的,則連接31-34可以僅僅用于執(zhí)行一個檢測錯誤的比特或一個校驗位。
當然,也可以通過其他的連接傳送排列24中檢測或校正錯誤的比特。這些連接應(yīng)當被選擇,以至于每個傳送一個檢測或校正錯誤的比特的多個連接相對于該幾何排列24的反射和旋轉(zhuǎn)對稱對齊方式是不變的。
權(quán)利要求
1.用于在電子模塊中傳輸信息的方法,其中電子模塊被連接為串聯(lián)電路,以使得一個電子模塊的特殊數(shù)量的輸入連接與另一個電子模塊的特殊數(shù)量的輸出連接相連,其中在每個電子模塊上,將在它的輸入側(cè)的第n個輸入連接接收的信息傳輸?shù)剿牡趎個輸出連接,其中以相同的幾何排列排列每個電子模塊的輸入連接和輸出連接,其中每個電子模塊在它的相同輸入連接上接收由在輸入側(cè)與之連接的電子模塊的相同輸出連接傳送的特殊信息,而不考慮相應(yīng)電子模塊的輸入連接的幾何方向相對于在輸入側(cè)與相應(yīng)的電子模塊相連的電子模塊的輸出連接的幾何方向。
2.用于在電子模塊中傳輸?shù)刂返姆椒?,其中電子模塊被連接為串聯(lián)電路,以至于一個電子模塊的特殊數(shù)量的輸入連接與另一個電子模塊的特殊數(shù)量的輸出連接相連,其中在每個電子模塊上,將它在輸入側(cè)接收的信息傳輸?shù)剿妮敵鰝?cè),其中以相同的幾何排列排列每個電子模塊的輸入連接和輸出連接,其中每個電子模塊在它的相同輸入連接上接收由在輸入側(cè)與之連接的電子模塊的相同輸出連接傳送的地址,而不考慮相應(yīng)電子模塊的輸入連接的幾何方向相對于在輸入側(cè)和相應(yīng)的電子模塊相連的電子模塊的輸出連接的幾何方向。
3.根據(jù)權(quán)利要求1的方法,其中每個電子模塊在它的相同輸入連接上接收由在輸入側(cè)與其相連的電子模塊的相同輸出連接傳送的特殊信息,而不考慮相應(yīng)電子模塊的輸入連接的幾何方向相對于在輸入側(cè)和相應(yīng)電子模塊相連的電子模塊的輸出連接的幾何方向是否被反射、旋轉(zhuǎn)、反射并旋轉(zhuǎn)或者既不被反射也不被旋轉(zhuǎn)。
4.根據(jù)權(quán)利要求1的方法,其中的特殊信息是電子模塊的地址。
5.根據(jù)權(quán)利要求1或2的方法,其中每個電子模塊是一列數(shù)字存儲器的一部分。
6.根據(jù)權(quán)利要求1的方法,其中幾何排列是反射對稱和/或旋轉(zhuǎn)對稱的,并且其中在該排列的中心區(qū)域排列承載該特殊信息的每個電子模塊的那些輸入連接和輸出連接,該中心區(qū)域相對于幾何排列的反射對稱和/或旋轉(zhuǎn)對稱對齊方式是不變的。
7.根據(jù)權(quán)利要求1的方法,其中在初始化階段,將特殊信息提供給每個電子模塊,以至于如果在接收特殊信息的第一組件的輸入連接上應(yīng)用該電子模塊特有的特殊信息,則相應(yīng)的電子模塊在它的接收特殊信息的輸入連接上接收預(yù)先指定的特殊信息,其中考慮組件之間的旋轉(zhuǎn)和/或反射連接。
8.根據(jù)權(quán)利要求1的方法,其中將通過傳送特殊信息的輸入連接而被傳送到一個電子模塊的信息被應(yīng)用到傳送該特殊信息的第一電子模塊的輸入連接上,以至于不用考慮電子模塊的輸入連接和輸出連接的任何反射和/或旋轉(zhuǎn)連接,并且其中將通過不傳送該特殊信息的輸入連接而被傳送到一個電子模塊的信息被應(yīng)用到不傳送該特殊信息的第一電子模塊的輸入連接上,以便考慮電子模塊的輸入連接和輸出連接的任何反射和/或旋轉(zhuǎn)連接。
9.根據(jù)權(quán)利要求1的方法,其中,如果特殊信息包括校驗位,則通過每個電子模塊的中心輸入連接或輸出連接傳送該校驗位。
10.根據(jù)權(quán)利要求1的方法,其中,如果特殊信息包括檢測或校正錯誤的n比特,其中n是自然數(shù),則通過每個電子模塊的n個特殊輸入連接或輸出連接將該特殊信息傳送d次,其中d是大于1的自然數(shù),其指定在兩個相鄰電子模塊的連接中要考慮多少個幾何排列的反射對稱和/或旋轉(zhuǎn)對稱對齊方式,并且其中通過每個電子模塊的d×n個特殊輸入連接或輸出連接傳送特殊信息,以至于每個電子模塊的d×n個特殊輸入連接或輸出連接的占用相對于將要考慮的幾何排列的d個反射對稱和/或旋轉(zhuǎn)對稱對齊方式是不變的。
11.根據(jù)權(quán)利要求3的方法,其中,如果特殊信息包括檢測或校正錯誤的n比特,其中n是自然數(shù),則通過每個電子模塊沒有經(jīng)過旋轉(zhuǎn)或反射的n個另外的輸入連接或輸出連接來傳送檢測或校正錯誤的n比特。
12.包括若干個電子模塊的電子裝置,其中電子模塊被連接成串聯(lián)電路以至于一個電子模塊的特殊數(shù)量的輸入連接與另一個電子模塊的特殊數(shù)量的輸出連接相連,其中每個電子模塊將它在輸入側(cè)的第n個輸入連接接收的信息傳遞到它的第n個輸出連接,其中將每個電子模塊的輸入連接和輸出連接排列為相同的幾何排列,其中每個電子模塊在它的相同的輸入連接上接收由在輸入側(cè)與之相連的電子模塊的相同輸出連接傳送的特殊信息,而不考慮相應(yīng)電子模塊的輸入連接的幾何方向相對于在輸入側(cè)和相應(yīng)電子模塊相連的電子模塊的輸出連接的幾何方向。
13.包括若干個電子模塊的電子裝置,其中電子模塊被連接成串聯(lián)電路以至于一個電子模塊的特殊數(shù)量的輸入連接與另一個電子模塊的特殊數(shù)量的輸出連接相連,其中每個電子模塊將它在輸入側(cè)接收的信息傳遞到它的輸出側(cè),其中將每個電子模塊的輸入連接和輸出連接排列為相同的幾何排列,其中每個電子模塊在它的相同的輸入連接上接收由在輸入側(cè)與之相連的電子模塊的相同輸出連接傳送的地址,而不考慮相應(yīng)電子模塊的輸入連接的幾何方向相對于在輸入側(cè)和相應(yīng)電子模塊相連的電子模塊的輸出連接的幾何方向。
14.根據(jù)權(quán)利要求12的裝置,其中每個電子模塊在它的相同輸入連接上接收由在輸入側(cè)與其相連的電子模塊的相同輸出連接傳送的特殊信息,而不考慮相應(yīng)電子模塊的輸入連接的幾何方向相對于在輸入側(cè)和相應(yīng)電子模塊相連的電子模塊的輸出連接的幾何方向是否被反射、旋轉(zhuǎn)、反射并旋轉(zhuǎn)或者既不被反射也不被旋轉(zhuǎn)。
15.根據(jù)權(quán)利要求12的裝置,其中特殊信息是電子模塊的地址。
16.根據(jù)權(quán)利要求12或13的裝置,其中每個電子模塊是一列數(shù)字存儲器的一部分。
17.根據(jù)權(quán)利要求12的裝置,其中幾何排列是反射對稱和/或旋轉(zhuǎn)對稱的,并且其中在該排列的中心區(qū)域排列每個電子模塊中傳送特殊信息的那些輸入連接和輸出連接,該中心區(qū)域相對于幾何排列的反射對稱和/或旋轉(zhuǎn)對稱對齊方式是不變的。
18.根據(jù)權(quán)利要求12的裝置,其中該裝置還包括控制設(shè)備,其中控制設(shè)備占用第一電子模塊的輸入連接并且在初始化階段為每個電子模塊指定特殊信息,以至于當控制設(shè)備將電子模塊特有的特殊信息應(yīng)用到接收特殊信息的第一組件的輸入連接時,相應(yīng)的電子模塊在它的接收特殊信息的輸入連接接收指定的特殊信息,其中考慮組件之間的旋轉(zhuǎn)和/或反射連接,其中可以向控制設(shè)備指定采用何種方式在組件之間反射和/或旋轉(zhuǎn)連接。
19.根據(jù)權(quán)利要求12的裝置,其中控制設(shè)備將個別的特殊信息傳送到電子模塊之一上,通過將該個別的特殊信息應(yīng)用到傳送特殊信息的第一電子模塊的輸入連接而不用考慮電子模塊的輸入連接和輸出連接的任何反射和/或旋轉(zhuǎn)連接,并且通過將經(jīng)由不傳送該特殊信息的輸入連接而傳送的信息應(yīng)用到不傳送特殊信息的第一電子模塊的輸入連接上的一個電子模塊,以便考慮針對電子模塊的輸入連接和輸出連接的任何反射和/或旋轉(zhuǎn)連接而被指定給控制設(shè)備的信息。
20.根據(jù)權(quán)利要求12的裝置,其中,如果特殊信息包括校驗位,則通過每個電子模塊的中心輸入連接或輸出連接而傳送該檢驗位。
21.根據(jù)權(quán)利要求12的裝置,其中,如果特殊信息包括檢測或校正錯誤的n比特,其中n是自然數(shù),則通過每個電子模塊的n個特殊的輸入連接或輸出連接將特殊信息傳送d次,其中d是大于1的自然數(shù),其指定了將要考慮幾何排列的多少個反射對稱和/或旋轉(zhuǎn)對稱對齊方式,并且其中通過每個電子模塊的d×n個特殊的輸入連接或輸出連接而傳送特殊信息,以至于每個電子模塊的d×n個特殊的輸入連接或輸出連接的占用相對于將要考慮的幾何排列的d個反射對稱和/或旋轉(zhuǎn)對稱對齊方式是不變的。
22.根據(jù)權(quán)利要求14的裝置,其中,如果特殊信息包括檢測或校正錯誤的n比特,其中n是自然數(shù),則通過沒有經(jīng)過旋轉(zhuǎn)的每個電子模塊的n個另外的輸入連接或輸出連接來傳送檢測或校正錯誤的n比特。
23.根據(jù)權(quán)利要求12或13的裝置,其中電子模塊在結(jié)構(gòu)上是相同的。
24.根據(jù)權(quán)利要求12或13的裝置,其中該裝置是存儲系統(tǒng)。
全文摘要
在包括一連串電子模塊的電路的裝置中,每個電子模塊在它的輸入連接上不改變地將存在的信息循環(huán)到它的輸出連接。在相同的幾何排列中排列每個電子模塊的輸入連接和輸出連接。不考慮一個或多個電子模塊的輸入連接的幾何排列相對于在輸入側(cè)上和相應(yīng)電子模塊相連的電子模塊的這些輸入連接相連的輸出連接的幾何排列,是否被反射、旋轉(zhuǎn)、反射并旋轉(zhuǎn)或者既不被反射也不被旋轉(zhuǎn),在輸入側(cè)連接的電子模塊的相同的輸入連接上接收特殊信息,或者通過輸入側(cè)連接的電子模塊的相同的輸出連接傳送特殊信息,特別是用來尋址一個電子模塊的地址信息。
文檔編號G11C8/00GK1941363SQ200610147008
公開日2007年4月4日 申請日期2006年9月27日 優(yōu)先權(quán)日2005年9月27日
發(fā)明者S·卡爾姆斯, C·韋斯 申請人:奇夢達股份公司