專利名稱:雙內(nèi)存條供電電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種供電電路,特別涉及一種給內(nèi)存條提供電能的供電電路。
背景技術(shù):
目前,電腦已經(jīng)成為人們?nèi)粘9ぷ鳌W(xué)習(xí)非常重要的工具,被廣泛應(yīng)用在各個(gè)領(lǐng)域,其 中衡量電腦的一個(gè)重要指標(biāo)的內(nèi)存條技術(shù)也不斷更新?lián)Q代,發(fā)展迅速?,F(xiàn)在市場(chǎng)上推出了兩 代內(nèi)存條產(chǎn)品,即第一代雙倍數(shù)據(jù)率同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器(Double Data Rate I SDRAM, DDR I SDRAM)及第二代雙倍數(shù)據(jù)率同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器(Double Data Rate IISDRAM, DDRII SDRAM)。上述兩種內(nèi)存條的接口 (DDR I內(nèi)存條引腳為180, DDRII內(nèi)存條引腳為240 )、電壓(DDRI內(nèi)存條工作電壓為2.6V, DDRII內(nèi)存條工作電壓為1.8V)均不同,故不能使 用相同的內(nèi)存條插槽。
為了方便用戶升級(jí)內(nèi)存,許多主板上集成了上述兩種內(nèi)存條插槽,這樣一塊主板既可以 使用DDRI內(nèi)存條,也可以使用DDRII內(nèi)存條。但是, 一般情況下這兩種內(nèi)存條插槽各自擁有 獨(dú)立的電源轉(zhuǎn)換模塊來(lái)提供電源,這樣的話所用元器件就會(huì)較多, 一方面增加了成本,另一 方面占用了 一定的電路板空間,從而提高了主板設(shè)計(jì)難度。
發(fā)明內(nèi)容
鑒于以上內(nèi)容,有必要提供一種可滿足兩種內(nèi)存條的供電要求的雙內(nèi)存條供電電路。 一種雙內(nèi)存條供電電路,用于給一主板上的兩種內(nèi)存條插槽供電,其包括一插槽偵測(cè)端 、 一電開(kāi)關(guān)元件、 一第一電阻、 一第二電阻、 一第三電阻及一電壓輸出端,所述插槽偵測(cè)端 連接所述主板上一用于偵測(cè)內(nèi)存條插槽插接內(nèi)存條狀態(tài)的控制信號(hào)引腳并連接到所述電開(kāi)關(guān) 元件的第一端,所述電開(kāi)關(guān)元件的第二端接地,所述電開(kāi)關(guān)元件的第三端通過(guò)所述第一電阻 后接所述電壓輸出端,所述第二電阻及第三電阻串接于一第一電源端與地之間,所述電壓輸 出端還分別連接于所述第二電阻及第三電阻之間的節(jié)點(diǎn)及所述兩內(nèi)存條插槽的電壓輸入引腳
相較現(xiàn)有技術(shù),所述雙內(nèi)存條供電電路根據(jù)插接內(nèi)存條的不同來(lái)控制所述電開(kāi)關(guān)元件對(duì) 電阻的切換,從而可自動(dòng)調(diào)整供給內(nèi)存條插槽的電壓值,而不需對(duì)兩種內(nèi)存條插槽分別獨(dú)立 設(shè)置供電電路,不但節(jié)省了電路板空間,也大大降低了主板設(shè)計(jì)難度與制造成本。
下面參考附圖結(jié)合具體實(shí)施方式
對(duì)本發(fā)明作進(jìn)一步的說(shuō)明。 圖1為本發(fā)明雙內(nèi)存條供電電路的較佳實(shí)施方式的電路圖。
具體實(shí)施例方式
請(qǐng)參考圖l,本發(fā)明雙內(nèi)存條供電電路用于給一電腦主板上的兩種內(nèi)存條插槽供電,其 較佳實(shí)施方式包括一插槽偵測(cè)端X、 一電開(kāi)關(guān)元件Q、 一限流電阻R、 一第一電阻R1、 一第二 電阻R2、 一第三電阻R3、 一電壓負(fù)反饋電路IO、 一瓷片電容C1、 一電解電容C2及一電壓輸出 端Y。
所述電壓負(fù)反饋電路10包括一運(yùn)算放大器U、 一第一場(chǎng)效應(yīng)管Q1及一第二場(chǎng)效應(yīng)管Q2。 所述運(yùn)算放大器U包括一同相輸入端3、 一反相輸入端2、 一電源端8、 一接地端4及一輸出端 1。本實(shí)施方式中,所述電開(kāi)關(guān)元件Q為一PNP型三極管,所述兩種內(nèi)存條插槽為DDRI內(nèi)存條 插槽及DDRII內(nèi)存條插槽。所述第一電阻R1的電阻值為1.75KQ,所述第二電阻R2的電阻值為 1KQ,所述第三電阻R3的電阻值為3. 7KQ。
其中,所述插槽偵測(cè)端X連接所述主板上一控制信號(hào)引腳(該控制信號(hào)引腳可偵測(cè)主板 上內(nèi)存條的插接狀態(tài),并輸出相應(yīng)控制信號(hào)),所述插槽偵測(cè)端X通過(guò)所述限流電阻R后連接 到所述電開(kāi)關(guān)元件Q的第一端(基極),所述電開(kāi)關(guān)元件Q的第二端(集電極)接地,所述電 開(kāi)關(guān)元件Q的第三端(發(fā)射極)通過(guò)所述第一電阻R1后接所述運(yùn)算放大器U的同相輸入端3, 所述第二電阻R2及第三電阻R3串接于一3. 3V第一電源端VCC與地之間,所述運(yùn)算放大器U的同 相輸入端3還連接于所述第二電阻R2及第三電阻R3之間的節(jié)點(diǎn)。所述運(yùn)算放大器U的反相輸入 端2連接所述電壓輸出端Y,所述運(yùn)算放大器U的反相輸入端2還分別連接所述瓷片電容C1及電 解電容C2后接地。所述運(yùn)算放大器U的電源端8接一12V第二電源端VDD,所述運(yùn)算放大器U的 接地端4接地。所述運(yùn)算放大器U的輸出端1分別連接到所述第一場(chǎng)效應(yīng)管Q1及第二場(chǎng)效應(yīng)管 Q2的柵極,所述第一場(chǎng)效應(yīng)管Q1及第二場(chǎng)效應(yīng)管Q2的漏極均接所述第一電源端VCC,所述第 一場(chǎng)效應(yīng)管Q1及第二場(chǎng)效應(yīng)管Q2的源極均接所述運(yùn)算放大器U的反相輸入端2,形成電壓負(fù)反 饋電路,所述電壓輸出端Y連接所述DDRI內(nèi)存條插槽及DDRII內(nèi)存條插槽的電壓輸入引腳( 未示出)。
工作時(shí),當(dāng)只插接DDRI內(nèi)存條而不插接DDRII內(nèi)存條時(shí),所述插槽偵測(cè)端X將接收到所 述控制信號(hào)引腳發(fā)出的一高電平信號(hào),故使所述電開(kāi)關(guān)元件Q處于截止?fàn)顟B(tài),所述3.3V第一 電壓端VCC的電壓通過(guò)所述第二電阻R2及第三電阻R3分壓后使所述運(yùn)算放大器U的同相輸入端 3的電壓變?yōu)閂+=[3. 7/(3. 7+1)]*3. 3=2. 6V。經(jīng)過(guò)所述電壓負(fù)反饋電路10的負(fù)反饋?zhàn)饔茫?所述運(yùn)算放大器U的反相輸入端2得到一穩(wěn)定的2. 6V電壓,所述穩(wěn)定的2. 6V電壓通過(guò)所述電壓輸出端Y直接給所述DDR I內(nèi)存條供電,所述瓷片電容C1用于過(guò)濾高頻雜訊,所述電解電容 C2用于過(guò)濾低頻雜訊,以進(jìn)一步保證輸出電壓的穩(wěn)定。當(dāng)只插接DDRII內(nèi)存條而不插接DDRI內(nèi)存條時(shí),所述插槽偵測(cè)端X將接收到所述控制信 號(hào)引腳發(fā)出的一低電平信號(hào),故使所述電開(kāi)關(guān)元件Q處于導(dǎo)通狀態(tài),所述3.3V第一電壓端 VCC的電壓通過(guò)所述第一電阻R1、所述第二電阻R2及第三電阻R3分壓后,使所述運(yùn)算放大器U 的同相輸入端3的電壓變?yōu)閂+={[(3. 7*1. 75)/(3. 7+1. 75)]/[1+(3. 7*1. 75)/(3. 7+1. 75)]}*3. 3=1. 8V。經(jīng)過(guò)所述電 壓負(fù)反饋電路10的負(fù)反饋?zhàn)饔?,使所述運(yùn)算放大器U的反相輸入端2得到一穩(wěn)定的1. 8V電壓, 所述穩(wěn)定的l. 8V電壓通過(guò)電壓輸出端Y直接給所述DDRI1內(nèi)存條供電。當(dāng)同時(shí)插接DDRII內(nèi)存條及DDRI內(nèi)存條時(shí),所述插槽偵測(cè)端X將接收到所述控制信號(hào)引 腳發(fā)出的低電平信號(hào),根據(jù)上述可知所述電壓輸出端Y將輸出所述1.8V電壓,此時(shí)DDRI內(nèi)存 條不工作,但DDRII內(nèi)存條可繼續(xù)工作,電腦系統(tǒng)仍可正常運(yùn)行。如果對(duì)所述雙內(nèi)存條供電電路的供電電壓要求不高時(shí),也可將所述用于穩(wěn)定電壓的電壓 負(fù)反饋電路l0去掉,而直接將所述電壓輸出端Y連接到所述第二電阻R2與第三電阻R3之間的 節(jié)點(diǎn)上即可。本發(fā)明雙內(nèi)存條供電電路可根據(jù)內(nèi)存條插槽上插接的內(nèi)存條的類型直接提供與 之匹配的電壓,其應(yīng)用了較少的元器件并占用了較少的電路板空間,從而降低了主板設(shè)計(jì)難 度及成本。
權(quán)利要求
1.一種雙內(nèi)存條供電電路,用于給一主板上的兩種內(nèi)存條插槽供電,其包括一插槽偵測(cè)端、一電開(kāi)關(guān)元件、一第一電阻、一第二電阻、一第三電阻及一電壓輸出端,所述插槽偵測(cè)端連接所述主板上一用于偵測(cè)內(nèi)存條插槽插接內(nèi)存條狀態(tài)的控制信號(hào)引腳并連接到所述電開(kāi)關(guān)元件的第一端,所述電開(kāi)關(guān)元件的第二端接地,所述電開(kāi)關(guān)元件的第三端通過(guò)所述第一電阻后接所述電壓輸出端,所述第二電阻及第三電阻串接于一第一電源端與地之間,所述電壓輸出端還分別連接于所述第二電阻及第三電阻之間的節(jié)點(diǎn)及所述兩內(nèi)存條插槽的電壓輸入引腳。
7.如權(quán)利要求5所述的雙內(nèi)存條供電電路,其特征在于所述插槽偵測(cè)端通過(guò)一限流電阻與所述電開(kāi)關(guān)元件的第一端相連。
8.如權(quán)利要求5所述的雙內(nèi)存條供電電路,其特征在于所述電開(kāi)關(guān) 元件為一PNP型三極管。
9.如權(quán)利要求5所述的雙內(nèi)存條供電電路,其特征在于所述第一電 源端的電壓為3.3V,所述第一電阻的電阻值為1.75KQ,所述第二電阻的電阻值為1KQ,所 述第三電阻的電阻值為3. 7KQ 。
10.如權(quán)利要求5所述的雙內(nèi)存條供電電路,其特征在于所述電壓 輸出端還分別連接一瓷片電容及一電解電容后接地。
全文摘要
一種雙內(nèi)存條供電電路,用于給一主板上的兩種內(nèi)存條插槽供電,其包括一插槽偵測(cè)端、一電開(kāi)關(guān)元件、一第一電阻、一第二電阻、一第三電阻及一電壓輸出端,所述插槽偵測(cè)端連接所述主板上一用于偵測(cè)內(nèi)存條插槽插接內(nèi)存條狀態(tài)的控制信號(hào)引腳并連接到所述電開(kāi)關(guān)元件的第一端,所述電開(kāi)關(guān)元件的第二端接地,所述電開(kāi)關(guān)元件的第三端通過(guò)所述第一電阻后接所述電壓輸出端,所述第二電阻及第三電阻串接于一第一電源端與地之間,所述電壓輸出端還分別連接于所述第二電阻及第三電阻之間的節(jié)點(diǎn)及所述兩內(nèi)存條插槽的電壓輸入引腳。所述雙內(nèi)存條供電電路可自動(dòng)給兩種內(nèi)存條插槽供電。
文檔編號(hào)G11C5/14GK101295534SQ20071020056
公開(kāi)日2008年10月29日 申請(qǐng)日期2007年4月29日 優(yōu)先權(quán)日2007年4月29日
發(fā)明者熊金良, 櫻 陳 申請(qǐng)人:鴻富錦精密工業(yè)(深圳)有限公司;鴻海精密工業(yè)股份有限公司