專利名稱:檢測(cè)位錯(cuò)誤率的電路與系統(tǒng)以及檢測(cè)抖動(dòng)容忍度的方法
技術(shù)領(lǐng)域:
本發(fā)明一般是有關(guān)于一種檢測(cè)位錯(cuò)誤率的電路與系統(tǒng)以及檢測(cè)抖動(dòng)容忍度的方法,特別是有關(guān)于一種應(yīng)用于集成電路裝置的檢測(cè)位錯(cuò)誤率電路與系統(tǒng)以及檢測(cè)抖動(dòng)容忍度方法。
背景技術(shù):
在現(xiàn)代的集成電路中,數(shù)據(jù)率(Data Rate)可達(dá)到每秒5千兆(Giga)位以上。對(duì)一些產(chǎn)品而目,例如與快速夕卜圍構(gòu)件互連(Peripheral Component Interconnect Express ; PCI Express)標(biāo)準(zhǔn)兼容的產(chǎn)品,當(dāng)以這些數(shù)據(jù)率來(lái)進(jìn)行工作時(shí),信號(hào)抖動(dòng)(Jitter)會(huì)變成明顯的問題,而對(duì)于其它產(chǎn)品而言也一樣會(huì)變成明顯的問題。很多的標(biāo)準(zhǔn)使用位錯(cuò)誤率 (Bit Error Rate ;BER)來(lái)規(guī)范信號(hào)抖動(dòng)的測(cè)試以及設(shè)定信號(hào)抖動(dòng)的標(biāo)準(zhǔn)。更具體而言,信號(hào)抖動(dòng)容許度可通過量測(cè)BER來(lái)評(píng)估。在PCI Express中,例如具有10_12階的典型BER是可接受的。慣例上,量測(cè)BER典型地需要特別設(shè)計(jì)的測(cè)試裝備。
發(fā)明內(nèi)容
本發(fā)明的一方面是在提供一種自我檢測(cè)位錯(cuò)誤率的電路與系統(tǒng)以及檢測(cè)抖動(dòng)容忍度的方法,以提供各種不同相位偏差的抖動(dòng)調(diào)變數(shù)據(jù)信號(hào),并提供低成本高效率的方式來(lái)檢測(cè)抖動(dòng)容忍度。根據(jù)本發(fā)明的一實(shí)施例,此自我檢測(cè)位錯(cuò)誤率的電路包含抖動(dòng)調(diào)變電路、多相位時(shí)脈產(chǎn)生器以及相位選擇區(qū)塊。抖動(dòng)調(diào)變電路具有第一信號(hào)輸入端、第一輸出端以及第一控制輸入端。第一信號(hào)輸入端是用以承載數(shù)據(jù)信號(hào)。第一輸出端是用以產(chǎn)生調(diào)變數(shù)據(jù)信號(hào)。 第一控制輸入端是用以接收來(lái)自多相位時(shí)脈產(chǎn)生器的調(diào)變信號(hào)。多相位時(shí)脈產(chǎn)生器具有用以接收來(lái)自相位選擇區(qū)塊的控制信號(hào)的第二控制輸入端、多個(gè)第二信號(hào)輸入端以及耦接至抖動(dòng)調(diào)變電路的第一控制輸入端的第二輸出端。相位選擇區(qū)塊具有基于數(shù)值計(jì)算器的有限狀態(tài)機(jī)以及控制信號(hào)輸出端。此控制信號(hào)輸出端是耦接至該多相位時(shí)脈產(chǎn)生器的該第二控制輸入端。根據(jù)本發(fā)明的另一實(shí)施例,此檢測(cè)抖動(dòng)容忍度的方法是通過使用內(nèi)建自我檢測(cè)位錯(cuò)誤率電路來(lái)進(jìn)行。在此檢測(cè)抖動(dòng)容忍度的方法中,首先產(chǎn)生具有不同相位差的多個(gè)信號(hào)。 接著,根據(jù)由有限狀態(tài)機(jī)所給定的選擇信號(hào)來(lái)從這些信號(hào)中選擇出調(diào)變時(shí)脈信號(hào)。然后,透過數(shù)據(jù)閂鎖器來(lái)傳輸數(shù)據(jù)信號(hào),以修正一數(shù)據(jù)信號(hào)來(lái)產(chǎn)生一調(diào)變數(shù)據(jù)信號(hào),其中該數(shù)據(jù)閂鎖器是以調(diào)變時(shí)脈信號(hào)來(lái)對(duì)該數(shù)據(jù)信號(hào)計(jì)時(shí)。接著,比較調(diào)變數(shù)據(jù)信號(hào)和數(shù)據(jù)信號(hào)。根據(jù)本發(fā)明的又一實(shí)施例,此檢測(cè)抖動(dòng)容忍度的系統(tǒng)包含傳送器、接收器、數(shù)據(jù)比較器以及抖動(dòng)調(diào)變器電路。傳送器是設(shè)置來(lái)作為輸入/輸出級(jí)以接收調(diào)變數(shù)據(jù)信號(hào),并設(shè)置來(lái)利用傳輸媒介送出調(diào)變數(shù)據(jù)信號(hào)至接收器。接收器是設(shè)置來(lái)送出調(diào)變數(shù)據(jù)信號(hào)至數(shù)據(jù)比較器。數(shù)據(jù)比較器是設(shè)置來(lái)比較調(diào)變數(shù)據(jù)信號(hào)和原始信號(hào)。抖動(dòng)調(diào)變器電路還包含一串?dāng)?shù)據(jù)閂鎖器、多相位時(shí)脈產(chǎn)生器以及相位選擇區(qū)塊。多相位時(shí)脈產(chǎn)生器是用以接收相位選擇區(qū)塊所輸入的控制信號(hào),且具有耦接至數(shù)據(jù)閂鎖器串的時(shí)脈輸入端的輸出端。該相位選擇區(qū)塊具有基于數(shù)值計(jì)算器的有限狀態(tài)機(jī)、耦接至系統(tǒng)時(shí)脈的輸入端以及第一輸出端,其中第一輸出端是耦接至多相位時(shí)脈產(chǎn)生器的控制信號(hào)輸入端。本發(fā)明可以提供各種不同相位偏差的抖動(dòng)調(diào)變數(shù)據(jù)信號(hào),并提供低成本高效率的方式來(lái)檢測(cè)抖動(dòng)容忍度。
為讓本發(fā)明的上述和其它目的、特征、和優(yōu)點(diǎn)能更明顯易懂,上文特舉一較佳實(shí)施例,并配合所附附圖,作詳細(xì)說(shuō)明如下圖1是繪示內(nèi)建自我檢測(cè)位錯(cuò)誤率的檢測(cè)器的高階視圖;圖2是繪示圖1的內(nèi)建自我檢測(cè)位錯(cuò)誤率的檢測(cè)器的方塊圖;圖3是繪示正弦抖動(dòng)調(diào)變的時(shí)序圖;圖4是繪示與正弦波的振幅成比例的相位偏差;圖5是繪示抖動(dòng)調(diào)變單元的方塊圖;圖6是繪示相位內(nèi)插器的方塊圖、輸入信號(hào)的相應(yīng)波形圖以及此相位內(nèi)插器的輸出信號(hào);圖7是繪示圖6的相位內(nèi)插器的詳細(xì)電路圖;圖8是繪示延遲鏈的方塊圖、輸入信號(hào)的相應(yīng)波形時(shí)序圖以及此延遲鏈的輸出信號(hào);圖9是繪示圖5的相位選擇有限狀態(tài)機(jī)單元的詳細(xì)電路圖、基于延遲鏈的多相位時(shí)脈產(chǎn)生器以及基于相位內(nèi)插器的多相位時(shí)脈產(chǎn)生器;圖10是繪示包含圖9的時(shí)脈、D1、Q1、D2以及Q2的波形圖;圖11是繪示圖10的兩位有限狀態(tài)機(jī)的狀態(tài)轉(zhuǎn)換;圖12是繪示圖11的兩位有限狀態(tài)機(jī)的時(shí)序圖;圖13是繪示N位有限狀態(tài)機(jī)、N相位延遲鏈以及N相位內(nèi)插器的詳細(xì)電路圖。主要組件符號(hào)說(shuō)明100位錯(cuò)誤率檢測(cè)器110測(cè)試圖案產(chǎn)生器120數(shù)據(jù)比較器130傳送器電路140接收器電路200集成電路裝置210抖動(dòng)調(diào)變器單元214數(shù)據(jù)輸入信號(hào)218調(diào)變輸出信號(hào)224內(nèi)建自我檢測(cè)旗標(biāo)244小信號(hào)250時(shí)脈數(shù)據(jù)回復(fù)單元260決定電路264輸出信號(hào)2A1、2A2、2A3信號(hào)3A1、,3A2、3A3信號(hào)304抖動(dòng)時(shí)脈306正弦抖動(dòng)調(diào)變波形4A1、4A2信號(hào)510數(shù)據(jù)閂鎖器520數(shù)據(jù)閂鎖器530數(shù)據(jù)R鎖器540多任務(wù)器550相位選擇區(qū)塊560多相位時(shí)脈產(chǎn)生器568相位偏移時(shí)脈信號(hào)570震蕩器574系統(tǒng)時(shí)脈610、620時(shí)脈650時(shí)序圖710、720、730緩沖器750、760、770反相器780、790、740反相器795多任務(wù)器810、820、830緩沖器840、850緩沖器910、930 D型正反器920“與”門
6940 “與非”門 960延遲鏈 1110抖動(dòng)調(diào)變波形 1220輸入信號(hào) 1240調(diào)變時(shí)脈 1320延遲鏈 CLK2信號(hào) Clock I、Clock Q時(shí)脈 DLC信號(hào) QU Q2數(shù)據(jù)輸出 SEL_1 選擇信號(hào) si、s2、s3信號(hào)
950時(shí)脈除法器 970相位內(nèi)插器 1210多任務(wù)器
1230輸入信號(hào)
1310有限狀態(tài)機(jī) 1330相位內(nèi)插器 CLK D時(shí)脈
Dl、D2數(shù)據(jù)輸入 DATAl、DATA2數(shù)據(jù)
SEL控制信號(hào) SEL_2選擇信號(hào) SEL N選擇信號(hào)
s4、s5、s6信號(hào)
具體實(shí)施例方式本發(fā)明的較佳實(shí)施例的制作和使用是詳述如下。然而,可理解的是,本發(fā)明提供許多可應(yīng)用的發(fā)明概念,這些發(fā)明概念可實(shí)于廣泛種類的特定內(nèi)容。在此討論的實(shí)施例僅為實(shí)行和使用本發(fā)明的特定方法的揭示,并不限制本發(fā)明的范圍。本發(fā)明將以有關(guān)于一具體內(nèi)容的較佳實(shí)施例的來(lái)描述,此具體內(nèi)容稱為內(nèi)建自我檢測(cè)位錯(cuò)誤率。然而,本發(fā)明亦可應(yīng)用于對(duì)此處所揭露的半導(dǎo)體裝置展現(xiàn)出類似特性的其它電子裝置。對(duì)此領(lǐng)域中有經(jīng)驗(yàn)的技術(shù)人員而言,本發(fā)明可被應(yīng)用及延伸而不脫離本發(fā)明的范圍。圖1是繪示根據(jù)第一實(shí)施例的內(nèi)建自我檢測(cè)位錯(cuò)誤率的檢測(cè)器100的高階視圖。 在圖1中,輸入數(shù)據(jù)信號(hào)被送至測(cè)試圖案產(chǎn)生器110,測(cè)試圖案產(chǎn)生器110包含圖2所示的抖動(dòng)調(diào)變器單元210以及包含用以提供通道的一路徑,此路徑是提供數(shù)據(jù)信號(hào)到達(dá)數(shù)據(jù)比較器120的通道。從測(cè)試圖案產(chǎn)生器110而來(lái)的抖動(dòng)修改信號(hào)是透過傳送器電路130和接收器電路140來(lái)被送至數(shù)據(jù)比較器120的另一輸入端。比較器120比較此兩輸入,并于錯(cuò)誤率超過BER限制時(shí)送出內(nèi)建自我檢測(cè)旗標(biāo)(BIST Flag)。接著請(qǐng)參照?qǐng)D2,其是繪示第一實(shí)施例。位于集成電路裝置200中的新穎內(nèi)建自我檢測(cè)BER電路是在此揭露。首先,集成電路裝置200包含抖動(dòng)調(diào)變器單元210。抖動(dòng)調(diào)變器單元210根據(jù)數(shù)據(jù)輸入信號(hào)214來(lái)產(chǎn)生調(diào)變輸出信號(hào)218。調(diào)變輸出信號(hào)218是由數(shù)據(jù)輸入信號(hào)214修改而來(lái),且此修改是通過使調(diào)變輸出信號(hào)218經(jīng)過抖動(dòng)調(diào)變器單元210來(lái)進(jìn)行。其次,集成電路裝置200亦包含傳送器電路130。傳送器電路130是接收調(diào)變輸出信號(hào)218且在功能上是做一為輸入/輸出(I/O)級(jí),以將調(diào)變輸出信號(hào)放大為適當(dāng)大小的信號(hào)。傳送器電路130是利用傳送媒介來(lái)耦接至接收器電路140。接收器電路140在功能上是作為緩沖級(jí),以將大信號(hào)轉(zhuǎn)換成小信號(hào)對(duì)4。小信號(hào)244被饋入時(shí)脈數(shù)據(jù)回復(fù)(ClockData Recovery ;CDR)單元250以及決定電路沈0。CDR單元250是用來(lái)從小信號(hào)244中萃取(Extract)時(shí)脈或計(jì)時(shí)信息,如此由被萃取的時(shí)脈所驅(qū)動(dòng)的決定電路沈0可對(duì)小信號(hào)M4 所包含的數(shù)據(jù)重新定時(shí)(Retime)并使脈沖方形化(Square Up),其中當(dāng)數(shù)據(jù)經(jīng)過傳輸媒介后,其脈沖會(huì)具有鈍化的前緣(Leading Edge)和后緣(Trailing Edge)。數(shù)據(jù)比較器單元 120是比較數(shù)據(jù)輸入信號(hào)214和從決定電路260而來(lái)的輸出信號(hào)沈4,并于數(shù)據(jù)比較器120 決定出有無(wú)法接受的錯(cuò)誤發(fā)生時(shí)來(lái)送出內(nèi)建自我檢測(cè)旗標(biāo)224,其中數(shù)據(jù)比較器120是根據(jù)抖動(dòng)調(diào)變器單元210所造成的傳輸數(shù)據(jù)修改來(lái)決定錯(cuò)誤發(fā)生。本案所描述的實(shí)施例的有益特征為整個(gè)內(nèi)建自我檢測(cè)電路被包含于集成電路中。請(qǐng)參照?qǐng)D3,時(shí)序圖302是繪示穩(wěn)定的時(shí)脈,而時(shí)序圖304是繪示抖動(dòng)調(diào)變時(shí)脈, 其中此兩時(shí)序圖皆以時(shí)間域來(lái)繪示。抖動(dòng)調(diào)變時(shí)脈是周期性地針對(duì)穩(wěn)定參考時(shí)脈302來(lái)偏移。以虛線來(lái)表示的時(shí)域相位差是清楚地繪示出抖動(dòng)時(shí)脈304與穩(wěn)定時(shí)脈的偏差。在每一周期中,抖動(dòng)時(shí)脈304和穩(wěn)定時(shí)脈302間的峰值偏差是與正弦抖動(dòng)調(diào)變波形306的振幅成比例來(lái)變化,而穩(wěn)定時(shí)脈的相位是直接與時(shí)間成比例。換句話說(shuō),穩(wěn)定時(shí)脈的相位和時(shí)間是以此方式來(lái)變化,如此它們會(huì)具有一固定比值。相對(duì)地,抖動(dòng)調(diào)變時(shí)脈的相位是以穩(wěn)定時(shí)脈線為基準(zhǔn)來(lái)偏移。相位的偏移是構(gòu)成以曲線360所示的正弦包絡(luò)線(Envelope)。圖4是繪示如本案所揭露的實(shí)施例所包含的正弦相位調(diào)變的范例。在圖4中,水平軸為時(shí)間。垂直軸代表相位偏差。在本圖中,相位偏差是與正弦波的振幅成比例來(lái)變化。例如,當(dāng)正弦相位調(diào)變波形達(dá)到它的正峰值時(shí),時(shí)域上的相應(yīng)相位偏差為3ΔΤ,其中ΔΤ代表時(shí)域中的時(shí)間間隔。同樣地,當(dāng)參考正弦波形達(dá)到它的負(fù)峰值時(shí), 抖動(dòng)調(diào)變時(shí)脈與穩(wěn)定時(shí)脈間的相位偏差為-3 △ T。類似地,當(dāng)正弦波形跨過圖形中值為零的線時(shí),不會(huì)有相位偏差。請(qǐng)參照?qǐng)D5,圖2所繪示的抖動(dòng)調(diào)變器單元210被繪示得更為詳細(xì)。抖動(dòng)調(diào)變器單元210包含第一數(shù)據(jù)閂鎖器510,第一數(shù)據(jù)閂鎖器510具有信號(hào)輸入端、輸出端以及時(shí)脈輸入端,其中信號(hào)輸入端是用以接收數(shù)據(jù)信號(hào)214、時(shí)脈輸入端是用以接收從系統(tǒng)時(shí)脈574 而來(lái)的時(shí)脈信號(hào),而輸出端是輸出信號(hào)DATA1。抖動(dòng)調(diào)變器單元210也包含第二數(shù)據(jù)閂鎖器520,第二數(shù)據(jù)閂鎖器520具有信號(hào)輸入端、輸出端以及時(shí)脈輸入端,信號(hào)輸入端是用以接收從第一數(shù)據(jù)閂鎖器510的輸出端而來(lái)的數(shù)據(jù)DATA1,時(shí)脈輸入端是用以接收從系統(tǒng)時(shí)脈574而來(lái)的時(shí)脈信號(hào),時(shí)脈輸入端是用以接收從多任務(wù)器540而來(lái)的時(shí)脈信號(hào)CLK2,而輸出端是用以產(chǎn)生相位調(diào)變輸出信號(hào)DATA2。當(dāng)從多任務(wù)器540而來(lái)的時(shí)脈信號(hào)CLK2與系統(tǒng)時(shí)脈574之間具有180度的相位偏差時(shí),相位調(diào)變輸出信號(hào)DATA2與第二數(shù)據(jù)閂鎖器520的輸入信號(hào)DATAl之間具有180 度的相位偏差。此情況會(huì)發(fā)生于當(dāng)DLC信號(hào)具有“ 1,,的邏輯狀態(tài)時(shí),其中邏輯狀態(tài)“ 1”是指出系統(tǒng)處于抖動(dòng)容忍度檢測(cè)中。另一方面,當(dāng)DLC信號(hào)具有“0”的邏輯狀態(tài)時(shí),系統(tǒng)則處于正常操作中,而多任務(wù)器540選擇系統(tǒng)時(shí)脈574并送出系統(tǒng)時(shí)脈574至D型正反器(D Flip-Flop ;DFF) 520的時(shí)脈輸入端。因此,因?yàn)閺亩嗳蝿?wù)器540而來(lái)的時(shí)脈信號(hào)CLK2是與系統(tǒng)時(shí)脈574同相,所以輸出信號(hào)DATA2是與輸入信號(hào)DATAl同相。抖動(dòng)調(diào)變器單元210還包含第三數(shù)據(jù)閂鎖器530,第三數(shù)據(jù)閂鎖器530具有信號(hào)輸入端、輸出端以及時(shí)脈輸入端,信號(hào)輸入端是用以接收從第二數(shù)據(jù)閂鎖器520的輸出端而來(lái)的數(shù)據(jù)DATA2,時(shí)脈輸入端是用以接收相位偏移時(shí)脈信號(hào)568,相位偏移時(shí)脈信號(hào)568的相位是被多相位時(shí)脈產(chǎn)生器560所調(diào)變。第三數(shù)據(jù)閂鎖器530是產(chǎn)生相位調(diào)變輸出信號(hào) 218,其中相位調(diào)變輸出信號(hào)218是與第三數(shù)據(jù)閂鎖器530的相位偏移時(shí)脈568。多任務(wù)器540具有兩個(gè)數(shù)據(jù)輸入端和一控制輸入端。多任務(wù)器的第一數(shù)據(jù)輸入端是直接接收系統(tǒng)時(shí)脈574。多任務(wù)器的第二數(shù)據(jù)輸入端是接收一時(shí)脈,此時(shí)脈與系統(tǒng)時(shí)脈 574間有180度的相位差??刂戚斎攵耸菑南到y(tǒng)接收數(shù)據(jù)閂鎖控制信號(hào)DLC。如上所述, DLC的邏輯狀態(tài)是指出系統(tǒng)是否處于抖動(dòng)容忍度測(cè)試中。多任務(wù)器540是根據(jù)數(shù)據(jù)閂鎖控制信號(hào)DLC的狀態(tài)來(lái)選擇第一輸入信號(hào)(系統(tǒng)時(shí)脈574)或第二輸入信號(hào)(180度相位偏移時(shí)脈),并轉(zhuǎn)移所選擇的輸入信號(hào)至輸出端來(lái)作為信號(hào)CLK2。如上所述,CLK2是耦接至第二閂鎖器520的時(shí)脈輸入端。抖動(dòng)調(diào)變器單元210還包含鎖相回路(Phase-Locked Loop ;PLL)環(huán)式震蕩器570, PLL震蕩器570具有5個(gè)門,其是連接成鏈狀,其中最后一個(gè)門的輸出被回饋到第一個(gè)門的輸入。從PLL環(huán)式震蕩器的兩個(gè)門的輸出是耦接至多相位時(shí)脈產(chǎn)生器,而從PLL環(huán)式震蕩器的最后一個(gè)門的輸出是用來(lái)做為系統(tǒng)時(shí)脈574。本領(lǐng)域具有通常知識(shí)者可理解PLL僅為產(chǎn)生時(shí)脈信號(hào)的一種方式而已,而且其它可供選擇實(shí)施的PLL也可被采用(例如采用不同數(shù)量的門和分接頭(Tap)),再者其它的電路(例如電壓控制震蕩器、延遲鎖相回路等)也可被采用來(lái)達(dá)成此功能。多相位時(shí)脈產(chǎn)生器560具有兩個(gè)輸入端、一輸出端以及控制信號(hào)輸入端,此兩輸入端是用以接收從PLL環(huán)式震蕩器570而來(lái)的兩時(shí)脈信號(hào),控制信號(hào)輸入端是用以接收從相位選擇區(qū)塊550而來(lái)的控制信號(hào)SEL,輸出端是耦接至第三數(shù)據(jù)閂鎖器530的時(shí)脈輸入端。抖動(dòng)調(diào)變器單元還包含相位選擇區(qū)塊陽(yáng)0,此相位選擇區(qū)塊具有用以接收系統(tǒng)時(shí)脈574 的輸入端以及輸出SEL的輸出端。輸出SEL的輸出端是耦接至多相位時(shí)脈產(chǎn)生器560的控制信號(hào)輸入端。多種技術(shù)可用來(lái)建構(gòu)多相位時(shí)脈產(chǎn)生器。圖6是提供一方塊圖來(lái)具體地解說(shuō)多相位時(shí)脈產(chǎn)生器560的操作,此多相位時(shí)脈產(chǎn)生器560可稱為基于相位內(nèi)插器的多相位時(shí)脈產(chǎn)生器。在圖6中,Clock I 610和Clock Q 620代表多相位時(shí)脈產(chǎn)生器560的兩輸入信號(hào)。如上述說(shuō)明,調(diào)變的時(shí)脈568為相位混合信號(hào)的結(jié)果。相位內(nèi)插器640可具有許多串接的相位選擇級(jí)級(jí)I、級(jí)II、級(jí)III...級(jí)N。第一相位內(nèi)插器級(jí)(級(jí)I)設(shè)定相位混合信號(hào)PB至兩輸入信號(hào)間的中點(diǎn)(Midpoint)(在本例中為Clock I 610和Clock Q 620)。根據(jù)圖5的控制信號(hào)SEL,輸入信號(hào)的一者(在本例中為Clock Q 620)與相位混合信號(hào)PB被選擇并輸出至下一相位內(nèi)插器級(jí)。第二級(jí)(級(jí)Π)重復(fù)與第一級(jí)相同的相位混合和選擇流程。經(jīng)過多個(gè)級(jí)后,相位內(nèi)插器可將輸出時(shí)脈568設(shè)定至輸入Clock I 610和輸入Clock Q 620之間的中間點(diǎn)antermediate Point)。也就是說(shuō),在時(shí)間域中,調(diào)變的區(qū)塊56具有位于Clock I 610和Clock Q 620的上升緣間的上升緣。在圖6中,650為詳細(xì)的時(shí)序圖,其是繪示Clock I 610, Clock Q 620和調(diào)變時(shí)脈568之間的關(guān)系。接著請(qǐng)參照?qǐng)D7,其是繪示圖6的相位內(nèi)插器的第一級(jí)的詳細(xì)方塊圖,以解說(shuō)相位混合的流程。第二和其它接續(xù)的級(jí)具有與第一級(jí)相同的架構(gòu),即便它們沒有在此被具體詳細(xì)地被繪示出。第一級(jí)包含反相器780、790、740、750、760和770。第一級(jí)亦包含緩沖器 710、720、730、多任務(wù)器795以及從圖5的相位選擇區(qū)塊550送來(lái)的選擇信號(hào)SEL。反相器780、790是分別反相從圖5的PLL環(huán)式震蕩器570送來(lái)的輸入信號(hào)ClockQ和Clock I。反相器780送出它的輸出信號(hào)至下游(Downstream)的反相器740和750。 同樣地,反相器790送出它的輸出信號(hào)至下游的反相器760和770。反相器740和770的輸出是分別與輸入信號(hào)Clock I和Clock Q同相。通過將反相器750和760的兩輸出端連結(jié)在一起,可將反相器750和760的兩輸出混合在一起。如此,反相器750和760是構(gòu)成相位混合器并產(chǎn)生相位偏移信號(hào)2A2,此相位偏移信號(hào)具有位于其它兩輸出信號(hào)2A1和2A3間的中間相位。緩沖器270調(diào)整相位混合信號(hào)2A2的形狀來(lái)輸出具有銳利上升緣的干凈方波信號(hào)。緩沖器710和730兩者是用以創(chuàng)造故意的延遲來(lái)匹配由緩沖器720所造成的延遲, 如此所有的三個(gè)輸出信號(hào)3A1、3A2和3A3具有相同的傳遞延遲。相位內(nèi)插器理想上是將輸出3A2設(shè)定至輸出3A1和3A3的中點(diǎn)。多任務(wù)器795將相位偏移信號(hào)3A2轉(zhuǎn)移至它輸出端的一者上,其中此信號(hào)被稱為4A2,以指出此信號(hào)為下一級(jí)的輸入信號(hào)。再者,多任務(wù)器795 是根據(jù)選擇信號(hào)SEL_1來(lái)選擇從緩沖器710和730而來(lái)的兩輸出信號(hào)中的一者,借此產(chǎn)生輸出信號(hào)4A1。在這個(gè)例子中,3A1被選擇并轉(zhuǎn)移至多任務(wù)器795的輸出端,而被稱為4A1。兩輸出信號(hào)4A1和4A2從多任務(wù)器795而來(lái)的兩輸出信號(hào)4A1和4A2被送出至下一相位內(nèi)插器級(jí),在下一相位內(nèi)插器中,同樣的電路架構(gòu)是重復(fù)相同的相位混合流程并根據(jù)選擇信號(hào)SEL_2來(lái)選擇兩輸出信號(hào)。通過給予適當(dāng)?shù)目刂菩盘?hào)至每個(gè)級(jí),在重多次此相位混合排程后,相位內(nèi)插器可產(chǎn)生調(diào)變信號(hào),此調(diào)變信號(hào)具有落在兩原本輸入信號(hào)Clock I 和Clock Q之間任何一點(diǎn)上的相位。在最后一級(jí)中,只有一個(gè)信號(hào)被選擇來(lái)回饋至圖5的第三數(shù)據(jù)閂鎖器510的時(shí)脈輸入端。在上述的實(shí)施例中,多相位時(shí)脈產(chǎn)生器560是通過使用圖7的相位內(nèi)插器來(lái)建立。 另外,圖8是繪示使用延遲鏈(Delay Chain)來(lái)產(chǎn)生多相位時(shí)脈信號(hào)的范例。在圖8中,延遲鏈包含5個(gè)緩沖器810、820、830、840以及850,而這5個(gè)緩沖器是分別輸出信號(hào)s2、s3、 s4、s5、s6以及si。每一緩沖器會(huì)增加關(guān)于輸入信號(hào)的傳遞延遲至它的輸出信號(hào)上。如時(shí)序圖所繪示,第一延遲單元810是將輸入信號(hào)延遲一段延遲時(shí)間。同樣地,其它的延遲單元具有與第一延遲單元810相同的架構(gòu)且分別將它們的輸入信號(hào)延遲另一段延遲時(shí)間。通過使用此延遲鏈,具有不同相位的多個(gè)信號(hào)可通過在延遲鏈中各個(gè)不同的點(diǎn)進(jìn)行分接(Taping Off)來(lái)產(chǎn)生。多相位時(shí)脈產(chǎn)生器可根據(jù)選擇信號(hào)來(lái)產(chǎn)生與輸入信號(hào)有一相位差的調(diào)變信號(hào),并將此調(diào)變信號(hào)送至圖5的第三數(shù)據(jù)閂鎖器510的時(shí)脈輸入端。本領(lǐng)域具有通常知識(shí)者可理解圖8所繪示的延遲鏈僅為一實(shí)施例,其它用來(lái)建構(gòu)延遲鏈的架構(gòu),例如包含不同數(shù)量的延遲組件和分接位置,亦可被采用。請(qǐng)參照?qǐng)D9,其是繪示圖5的相位選擇區(qū)塊550的方塊圖。在繪示的實(shí)施例中,相位選擇區(qū)塊550是被設(shè)置來(lái)作為有限狀態(tài)機(jī)(Finite-Mate-Machine)。有限狀態(tài)機(jī)的輸出 SEL被用來(lái)當(dāng)作多重相位時(shí)脈產(chǎn)生器560的選擇信號(hào)。多重相位時(shí)脈產(chǎn)生器560可通過延遲鏈960來(lái)建立。另外,相位內(nèi)插器970可被用來(lái)產(chǎn)生多重相位時(shí)脈信號(hào)。在本實(shí)施例中, 相位選擇區(qū)塊550包含D型正反器910、“與”門(AND Gate) 920、D型正反器930、“與非”門 (NAND Gate)940以及時(shí)脈除法器950。圖5所示的系統(tǒng)時(shí)脈信號(hào)574是由時(shí)脈除法器950 所接收,時(shí)脈除法器950是將系統(tǒng)時(shí)脈信號(hào)574除以N而從快的系統(tǒng)時(shí)脈來(lái)產(chǎn)生慢的時(shí)脈信號(hào)CLK_D。時(shí)脈除法器950的輸出是用來(lái)當(dāng)做D型正反器910和D型正反器930的時(shí)脈信號(hào)?!芭c非”門940具有用來(lái)接收重置信號(hào)(RESET)的一輸入端以及用來(lái)接收信號(hào)Q2的另一輸入端,其中信號(hào)Q2是來(lái)自D型正反器910的輸出端。D型正反器930的數(shù)據(jù)輸入端是耦接至“與非”門940的輸出端。“與”門920具有用來(lái)接收RESET信號(hào)的一輸入端以及用來(lái)接收信號(hào)Ql的另一輸入端,其中信號(hào)Ql是來(lái)自D型正反器930的輸出端?!芭c”門920 的輸出被送至D型正反器910的數(shù)據(jù)輸入端。D型正反器910和930以及邏輯門920和940是做為有限狀態(tài)機(jī)。有限狀態(tài)機(jī)包含兩個(gè)結(jié)合性的邏輯組件,例如門和順序組件Sequential Element),如正反器。因?yàn)镈型正反器在設(shè)計(jì)上相當(dāng)簡(jiǎn)易,所以D型正反器被選擇采用。D型正反器的真值表為本領(lǐng)域人員所熟知。根據(jù)D型正反器的操作真值表,D型正反器的輸入在它的時(shí)脈上緣期間被轉(zhuǎn)移到它的輸出端。其它架構(gòu)的順序組件也在本發(fā)明的考慮范圍內(nèi),如其它架構(gòu)和類型的組合邏輯(Combinational Logic)。圖10給出一個(gè)例子來(lái)圖解此狀態(tài)機(jī)的基礎(chǔ)操作。接著請(qǐng)參照?qǐng)D10,D型正反器910和930的輸出是根據(jù)CLK_D的上升緣以一短暫的延遲來(lái)改變它們個(gè)別的邏輯狀態(tài)。邏輯門920和940是分別作為緩沖器和反相器來(lái)工作。 “與”門920的輸出是與D型正反器930的輸出同相。“與非”門940的輸出與D型正反器 910的輸出間有180度的相位偏差。圖10是提供由圖9的有限狀態(tài)機(jī)所產(chǎn)生的循環(huán)碼(Cyclic Code)的范例。假設(shè)循環(huán)碼從“00”開始。也就是說(shuō),兩個(gè)D型正反器910和930的輸出和Ql)是處于初始值“0”。如此,D型正反器930的數(shù)據(jù)輸入(Dl)為邏輯高準(zhǔn)位,此是因?yàn)椤芭c非”門940具有反相器的功能;D型正反器910的數(shù)據(jù)輸入(D2)為邏輯低準(zhǔn)位,此是因?yàn)椤芭c”門920具有緩沖器的功能。此是對(duì)應(yīng)至圖10的時(shí)間區(qū)段“1”。當(dāng)時(shí)脈CLK_D&下一上升緣發(fā)生時(shí), 在短暫的延遲內(nèi),D型正反器930根據(jù)D型正反器的操作真值表來(lái)閂鎖住邏輯高準(zhǔn)位狀態(tài)。 類似地,D型正反器910閂鎖住邏輯低準(zhǔn)位狀態(tài)。D型正反器930的輸出Oil)和D型正反器910的輸出是分別維持為高和低,直到CLK_D的下一個(gè)上升緣發(fā)生為止。同時(shí),根據(jù)在正反器930和910的輸出端上的邏輯狀態(tài)的變更,D型正反器930的數(shù)據(jù)輸入(Dl)是接收來(lái)自D型正反器910的被反相的邏輯高準(zhǔn)位。類似地,D型正反器910的數(shù)據(jù)輸入(D2) 是透過“與”門920來(lái)接收來(lái)自D型正反器930的輸出的邏輯高準(zhǔn)位。在短暫的時(shí)間中,在第一個(gè)上升緣過后,D1、Q1、D2和Q2的邏輯狀態(tài)是分別為高、高、高和低。此是對(duì)應(yīng)至圖10 的時(shí)間區(qū)段“2”。根據(jù)D型正反器的操作真值表,在四個(gè)時(shí)脈周期過后,D1、Q1、D2和Q2的邏輯狀態(tài)是與第一個(gè)CLK_D時(shí)脈的初始邏輯狀態(tài)相同。因此,正反器930、“與”門920、正反器910以及“與非”門940構(gòu)成循環(huán)碼產(chǎn)生器,其是繪示于圖11中。在圖11中,狀態(tài)機(jī)示意圖是用來(lái)概述圖10的Ql和Q2的狀態(tài)轉(zhuǎn)換。如果使用數(shù)值計(jì)算器(Counter)來(lái)計(jì)算正反器910和930邏輯狀態(tài)的數(shù)值,數(shù)值計(jì)算器的初始值為“00”, 其可反應(yīng)出正反器930和910在第一個(gè)時(shí)脈周期中的邏輯狀態(tài)。數(shù)值計(jì)算器是從“00”開始并計(jì)算“01”、“10”以及“11”,然后回到“00”,接著再重復(fù)。包含這四個(gè)節(jié)點(diǎn)的狀態(tài)轉(zhuǎn)換示意圖是繪示于圖11中。如圖9所示,SEUQ2),被送到相位內(nèi)插器970或延遲鏈960的控制輸入端來(lái)從多個(gè)信號(hào)中選擇出一信號(hào)。根據(jù)數(shù)值計(jì)算器的每一個(gè)邏輯狀態(tài),不同的相位偏差被加入至數(shù)據(jù)信號(hào)。例如,在如圖9所示的兩位有限狀態(tài)機(jī)中,有四個(gè)不同的可用邏輯狀態(tài),名為“ 00 ”、” 01”、” 11”和“ 10 ”。如圖11所示,每一邏輯狀態(tài)是對(duì)應(yīng)至抖動(dòng)調(diào)變波形 1110中所示的不同相位偏差。圖12是繪示兩位有限狀態(tài)機(jī)的時(shí)序圖。在此范例中,有兩個(gè)輸入信號(hào)Clock I 1220和Clock Q 1230。他們可從延遲鏈或相位內(nèi)插器的輸出被分接出來(lái)。在這個(gè)范例中,Clock I 1220和Clock Q 1230之間的相位偏移為3 Δ Τ。當(dāng)信號(hào)SEL的邏輯狀態(tài)為“0”時(shí), 多任務(wù)器1210選擇出Clock I 1220。同樣地,當(dāng)信號(hào)SEL為“ 1 ”時(shí),多任務(wù)器1210選擇出 Clock Q 1230。調(diào)變時(shí)脈1240表示基于此兩位有限狀態(tài)機(jī)的抖動(dòng)調(diào)變。在圖11的數(shù)值計(jì)算器的一個(gè)時(shí)間區(qū)段中,數(shù)值計(jì)算器是從“00”開始并計(jì)算“01”、“10”以及“11”,然后回到 “00”,接著再重復(fù)。對(duì)應(yīng)的信號(hào)SEL從“0”變成“0”、“1”和“1”,然后回到“0”,接著再重復(fù)。如圖12所示,調(diào)變時(shí)脈1240的相位偏移是從0變化至3 Δ T、0和-3 Δ T,然后回到0, 接著再重復(fù)。在一個(gè)周期中的相位偏移是形成正弦包絡(luò)線。圖11是繪示基于兩位有限狀態(tài)機(jī)的簡(jiǎn)單抖動(dòng)調(diào)變控制信號(hào)。在圖3中,正弦曲線 306表示在一個(gè)正弦周期中有更多的相位偏移步驟。如果需要這樣做,本領(lǐng)域技術(shù)人員可理解到通過采用具有多級(jí)的相位內(nèi)插器可達(dá)到此目的。如上所述,多級(jí)相位內(nèi)插器可產(chǎn)生一相位偏移,此相位偏移是位于兩輸入信號(hào)間的任一中間點(diǎn)。如圖6所示,具有多級(jí)的相位內(nèi)插器640需要多重控制信號(hào)。多重控制信號(hào)可通過使用多位有限狀態(tài)機(jī)來(lái)產(chǎn)生。圖13是繪示N位有限狀態(tài)機(jī)1310、N相位的延遲鏈1320以及N相位的相位內(nèi)插器1330的詳細(xì)電路圖。N位有限狀態(tài)機(jī)1310包含N個(gè)D型正反器。此N個(gè)正反器的輸出
是形成一組控制信號(hào)。從左到右,控制信號(hào)可稱為Bit
、Bit[l].....Bit[N-l]。在實(shí)施
例中,來(lái)自η位有限狀態(tài)機(jī)1310的控制信號(hào)是被施加至N相位延遲鏈1320。根據(jù)施加于N 相位延遲鏈的控制信號(hào),信號(hào)被選擇并轉(zhuǎn)移至輸出端來(lái)做為調(diào)變時(shí)脈。在另一實(shí)施例中,控
制信號(hào)(BitW]、Bit[l].....Bit[N-l])被施加至N相位的相位內(nèi)插器1330。調(diào)變時(shí)脈是
根據(jù)由N位有限狀態(tài)機(jī)1310產(chǎn)生的控制信號(hào)來(lái)選擇。通過應(yīng)用上述的原理,內(nèi)建的抖動(dòng)調(diào)變電路不僅提供低成本高效率的方式來(lái)檢測(cè)抖動(dòng)容忍度,更可達(dá)到具有各種不同相位偏差的抖動(dòng)調(diào)變數(shù)據(jù)信號(hào)。本發(fā)明是提供一種方法與裝置來(lái)測(cè)量半導(dǎo)體裝置的抖動(dòng)容忍度。內(nèi)建的抖動(dòng)調(diào)變單元可產(chǎn)生抖動(dòng)信號(hào)而不需要外部的測(cè)試設(shè)備,且通過控制D型正反器的各種變化形的時(shí)脈輸出,此抖動(dòng)信號(hào)可用來(lái)改變數(shù)據(jù)信號(hào)。被抖動(dòng)污染的數(shù)據(jù)信號(hào)被反饋至比較單元,其中它會(huì)與原來(lái)的數(shù)據(jù)信號(hào)進(jìn)行比較,然后比較單元發(fā)送指出半導(dǎo)體裝置的抖動(dòng)容忍度的BIST 旗號(hào)。如此,本發(fā)明是提供一種低成本高效益的抖動(dòng)容忍度測(cè)試方案。雖然本發(fā)明與其優(yōu)點(diǎn)已具體詳述,但應(yīng)可了解的是,在不脫離本發(fā)明后附的申請(qǐng)專利范圍的精神和范圍內(nèi),當(dāng)可作各種的更動(dòng)與潤(rùn)飾。例如,以上討論的多個(gè)特征和功能可用軟件、硬件或韌體或其組合來(lái)完成。如同另一范例,本技術(shù)領(lǐng)域中具有通常知識(shí)者可變化此范例,但仍處在本發(fā)明的范圍中。此外,本申請(qǐng)案的范圍并非限制在說(shuō)明書所描述的制程、機(jī)械、制造、物質(zhì)成分、手段、方法以及步驟的特定實(shí)施例中。任何在此技術(shù)領(lǐng)域中具有通常知識(shí)者,將可輕易從本發(fā)明的揭露中了解到,現(xiàn)存或日后所發(fā)展出的可與上述的對(duì)應(yīng)的實(shí)施例執(zhí)行實(shí)質(zhì)相同的功能、或達(dá)到實(shí)質(zhì)相同的結(jié)果的制程、機(jī)械、制造、物質(zhì)成分、手段、方法或步驟,可依據(jù)本發(fā)明來(lái)加以應(yīng)用。因此,所附的申請(qǐng)專利范圍是用以將這類制程、機(jī)械、制造、物質(zhì)成分、手段、方法或步驟涵括在其范圍內(nèi)。
1權(quán)利要求
1.一種內(nèi)建的自我檢測(cè)位錯(cuò)誤率電路,其特征在于,包含 一抖動(dòng)調(diào)變電路,具有一第一信號(hào)輸入端,用以承載一數(shù)據(jù)信號(hào) 一第一輸出端,用以產(chǎn)生一調(diào)變數(shù)據(jù)信號(hào);以及一第一控制輸入端,用以接收來(lái)自一多相位時(shí)脈產(chǎn)生器的一調(diào)變信號(hào); 該多相位時(shí)脈產(chǎn)生器,具有用以接收來(lái)自一相位選擇區(qū)塊的控制信號(hào)的一第二控制輸入端、多個(gè)第二信號(hào)輸入端以及耦接至該抖動(dòng)調(diào)變電路的該第一控制輸入端的一第二輸出端;以及該相位選擇區(qū)塊,具有 一基于數(shù)值計(jì)算器的有限狀態(tài)機(jī);以及一控制信號(hào)輸出端,耦接至該多相位時(shí)脈產(chǎn)生器的該第二控制輸入端。
2.根據(jù)權(quán)利要求1所述的內(nèi)建自我檢測(cè)位錯(cuò)誤率電路,其特征在于,該抖動(dòng)調(diào)變電路包含一第一數(shù)據(jù)R鎖器,具有一第一數(shù)據(jù)R鎖器輸出端和耦接至該第一信號(hào)輸入端的一輸入端;一第二數(shù)據(jù)R鎖器,具有一第二數(shù)據(jù)R鎖器輸出端和耦接至該第一數(shù)據(jù)R鎖器輸出端的一輸入端;一第三數(shù)據(jù)R鎖器,具有耦接至該第二數(shù)據(jù)R鎖器輸出端的一輸入端和耦接至該多相位時(shí)脈產(chǎn)生器的時(shí)脈輸入端;以及一多任務(wù)器,耦接至該第一數(shù)據(jù)閂鎖器和該第二數(shù)據(jù)閂鎖器的時(shí)脈輸入端。
3.根據(jù)權(quán)利要求2所述的內(nèi)建自我檢測(cè)位錯(cuò)誤率電路,其特征在于,該多任務(wù)器具有耦接至該系統(tǒng)時(shí)脈的一第三輸入端以及耦接至與該系統(tǒng)時(shí)脈相差180度相位的時(shí)脈的一第四輸入端;該多任務(wù)器是選擇與該系統(tǒng)時(shí)脈相差180度相位的時(shí)脈來(lái)指出應(yīng)用該內(nèi)建自我檢測(cè)位錯(cuò)誤率電路的一裝置是處于一抖動(dòng)容忍度測(cè)試中。
4.根據(jù)權(quán)利要求1所述的內(nèi)建自我檢測(cè)位錯(cuò)誤率電路,其特征在于,還包含一鎖相回路環(huán)式震蕩器,該鎖相回路環(huán)式震蕩器具有耦接至該多相位時(shí)脈產(chǎn)生器的數(shù)據(jù)輸入端的兩輸出端,其中該鎖相回路環(huán)式震蕩器具有連成一串的五個(gè)門,最后一門的輸出被回饋至第一個(gè)門的輸入端,該鎖相回路環(huán)式震蕩器的兩個(gè)相鄰門的輸出是耦接至該多相位時(shí)脈產(chǎn)生器,其中該最后一門的輸出是用來(lái)作為該系統(tǒng)時(shí)脈。
5.根據(jù)權(quán)利要求1所述的內(nèi)建自我檢測(cè)位錯(cuò)誤率電路,其特征在于,該相位選擇區(qū)塊包含一第三信號(hào)輸入端,用以承載一重置信號(hào); 一第一數(shù)據(jù)閂鎖器; 一第二數(shù)據(jù)閂鎖器;一第一邏輯門,具有耦接至該第二數(shù)據(jù)R鎖器的輸出端的一第一輸入端、耦接至該重置信號(hào)的一第二輸入端以及耦接至該第一數(shù)據(jù)閂鎖器的數(shù)據(jù)輸入端的一輸出端;一第二邏輯門,具有耦接至該第一數(shù)據(jù)R鎖器的輸出端的一第三輸入端、耦接至該重置信號(hào)的一第二輸入端以及耦接至該第二數(shù)據(jù)閂鎖器的數(shù)據(jù)輸入端的一輸出端;以及一時(shí)脈除法器,用以將該系統(tǒng)時(shí)脈除以N,以產(chǎn)生一慢時(shí)脈,其中N為整數(shù)。
6.一種通過使用內(nèi)建自我檢測(cè)位錯(cuò)誤率電路來(lái)檢測(cè)抖動(dòng)容忍度的方法,其特征在于, 包含產(chǎn)生具有不同相位差的多個(gè)信號(hào);根據(jù)由一有限狀態(tài)機(jī)所給定的一選擇信號(hào)來(lái)從該些信號(hào)中選擇一調(diào)變時(shí)脈信號(hào); 透過一數(shù)據(jù)閂鎖器來(lái)傳輸一數(shù)據(jù)信號(hào),并修正該數(shù)據(jù)信號(hào)來(lái)產(chǎn)生一調(diào)變數(shù)據(jù)信號(hào),其中該數(shù)據(jù)閂鎖器是以調(diào)變時(shí)脈信號(hào)來(lái)對(duì)該數(shù)據(jù)信號(hào)計(jì)時(shí);以及比較該調(diào)變數(shù)據(jù)信號(hào)和該數(shù)據(jù)信號(hào)。
7.根據(jù)權(quán)利要求6所述的使用內(nèi)建自我檢測(cè)位錯(cuò)誤率電路來(lái)檢測(cè)抖動(dòng)容忍度方法,其特征在于,還包含透過一傳送器和一接收器來(lái)傳輸該調(diào)變數(shù)據(jù)信號(hào)。
8.—種檢測(cè)抖動(dòng)容忍度的系統(tǒng),其特征在于,包含一傳送器,設(shè)置來(lái)作為一輸入/輸出級(jí)以接收一調(diào)變數(shù)據(jù)信號(hào),并設(shè)置來(lái)利用一傳輸媒介送出該調(diào)變數(shù)據(jù)信號(hào)至一接收器;該接收器是設(shè)置來(lái)送出該調(diào)變數(shù)據(jù)信號(hào)至一數(shù)據(jù)比較器; 該數(shù)據(jù)比較器是設(shè)置來(lái)比較該調(diào)變數(shù)據(jù)信號(hào)和一原始信號(hào);以及一抖動(dòng)調(diào)變器電路,其中該抖動(dòng)調(diào)變器電路還包含 一串?dāng)?shù)據(jù)閂鎖器一多相位時(shí)脈產(chǎn)生器,用以接收從一相位選擇區(qū)塊所輸入的一控制信號(hào),且具有耦接至該串?dāng)?shù)據(jù)閂鎖器的時(shí)脈輸入端的一輸出端;以及該相位選擇區(qū)塊具有一基于數(shù)值計(jì)算器的有限狀態(tài)機(jī)、耦接至一系統(tǒng)時(shí)脈的輸入端以及一第一輸出端,其中該第一輸出端是耦接至該多相位時(shí)脈產(chǎn)生器的一控制信號(hào)輸入端。
9.根據(jù)權(quán)利要求8所述的檢測(cè)抖動(dòng)容忍度系統(tǒng),其特征在于,還包含一時(shí)脈數(shù)據(jù)回復(fù)單元,設(shè)置來(lái)從該調(diào)變數(shù)據(jù)信號(hào)中萃取出時(shí)脈信息以及送出萃取的時(shí)脈信息至一決定電路。
10.根據(jù)權(quán)利要求8所述的檢測(cè)抖動(dòng)容忍度系統(tǒng),其特征在于,還包含該決定電路,其中該決定電路是對(duì)該調(diào)變數(shù)據(jù)信號(hào)重新計(jì)時(shí)。
全文摘要
本發(fā)明提供一種檢測(cè)位錯(cuò)誤率的電路與系統(tǒng)以及檢測(cè)抖動(dòng)容忍度的方法。檢測(cè)位錯(cuò)誤率的電路包含抖動(dòng)調(diào)變電路、多相位時(shí)脈產(chǎn)生器以及相位選擇區(qū)塊。檢測(cè)位錯(cuò)誤率的系統(tǒng)包含傳送器、接收器、數(shù)據(jù)比較器以及抖動(dòng)調(diào)變器電路。在檢測(cè)抖動(dòng)容忍度的方法中,首先產(chǎn)生具有不同相位差的多個(gè)信號(hào)。接著,根據(jù)由有限狀態(tài)機(jī)所給定的選擇信號(hào)來(lái)從這些信號(hào)中選擇出調(diào)變時(shí)脈信號(hào)。然后,透過數(shù)據(jù)閂鎖器來(lái)傳輸數(shù)據(jù)信號(hào),以修正一數(shù)據(jù)信號(hào)來(lái)產(chǎn)生一調(diào)變數(shù)據(jù)信號(hào),其中該數(shù)據(jù)閂鎖器是以調(diào)變時(shí)脈信號(hào)來(lái)對(duì)該數(shù)據(jù)信號(hào)計(jì)時(shí)。接著,比較調(diào)變數(shù)據(jù)信號(hào)和數(shù)據(jù)信號(hào)。
文檔編號(hào)G11C29/12GK102403043SQ20111007676
公開日2012年4月4日 申請(qǐng)日期2011年3月25日 優(yōu)先權(quán)日2010年9月13日
發(fā)明者張智賢, 簡(jiǎn)駿業(yè) 申請(qǐng)人:臺(tái)灣積體電路制造股份有限公司