專利名稱:半導(dǎo)體存儲(chǔ)器件的制作方法
技術(shù)領(lǐng)域:
本發(fā)明的示例性實(shí)施例涉及一種半導(dǎo)體設(shè)計(jì)技術(shù),更具體而言,涉及一種設(shè)置有數(shù)據(jù)傳輸線的半導(dǎo)體存儲(chǔ)器件。
背景技術(shù):
通常,將半導(dǎo)體存儲(chǔ)器件分類為易失性存儲(chǔ)器件或非易失性存儲(chǔ)器件。動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)和靜態(tài)隨機(jī)存取存儲(chǔ)器(SRAM)為代表性的易失性存儲(chǔ)器件??删幊讨蛔x存儲(chǔ)器(PR0M)、可擦除可編程只讀存儲(chǔ)器(EPR0M)、電可擦除可編程只讀存儲(chǔ)器(EEPROM)和快閃存儲(chǔ)器件為非易失性存儲(chǔ)器件。用于區(qū)分易失性存儲(chǔ)器件與非易失性存儲(chǔ)器件的最重要特性是儲(chǔ)存在存儲(chǔ)器單元中的數(shù)據(jù)在無供電條件下是否保持。換言之,在易失性存儲(chǔ)器件中,儲(chǔ)存在存儲(chǔ)器單元中的數(shù)據(jù)在無供電條件下不保持,而在非易失性存儲(chǔ)器件中,儲(chǔ)存在存儲(chǔ)器單元中的數(shù)據(jù)在無供電條件下保持。尤其是,在DRAM的情況下,需要刷新操作以便保持?jǐn)?shù)據(jù),而這樣的刷新操作在非易失性存儲(chǔ)器件中不是必需的。由于非易失性存儲(chǔ)器件的這種特性適合低功率和高集成,近年來非易失性存儲(chǔ)器件已被廣泛地用作便攜式設(shè)備的存儲(chǔ)媒體。圖1是用于解釋現(xiàn)有半導(dǎo)體存儲(chǔ)器件的內(nèi)部配置的圖。為便于描述,將描述與一個(gè)存儲(chǔ)體(memory bank) 110相對(duì)應(yīng)的配置作為實(shí)例。參見圖1,半導(dǎo)體存儲(chǔ)器件包括存儲(chǔ)體110、設(shè)置在緩沖區(qū)120中的多個(gè)緩沖器PB
、以及多個(gè)列選擇單元CS
。存儲(chǔ)體110被配置為儲(chǔ)存期望的數(shù)據(jù),并且響應(yīng)于包括預(yù)定數(shù)目的比特的地址(未示出)而被訪問。緩沖器PB
中的每個(gè)在讀取操作中儲(chǔ)存在多個(gè)存儲(chǔ)器單元中所儲(chǔ)存的數(shù)據(jù),并且響應(yīng)于多個(gè)選擇信號(hào)S
中的被激活的一個(gè)而將儲(chǔ)存的數(shù)據(jù)傳送至位線BL
和取反位線/BL
。多個(gè)列選擇單元CS
將輸入地址譯碼并且基于被譯碼的輸入地址來激活相對(duì)應(yīng)的選擇信號(hào)。在下文中,將描述半導(dǎo)體存儲(chǔ)器件的讀取操作。首先,在讀取操作中,將儲(chǔ)存在存儲(chǔ)體110中的數(shù)據(jù)加載至多個(gè)緩沖器PB
。多個(gè)列選擇單元CS
響應(yīng)于輸入地址而激活多個(gè)選擇信號(hào)S
中的一個(gè),并且相對(duì)應(yīng)的緩沖器響應(yīng)于激活的選擇信號(hào)而被激活。接著,儲(chǔ)存在激活的緩沖器中的數(shù)據(jù)被傳送至位線BL
和取反位線/BL
。被傳送的數(shù)據(jù)通過感測(cè)放大器(未示出)放大并輸出。圖2是用于解釋圖1的多個(gè)緩沖器PB
的詳細(xì)結(jié)構(gòu)的電路圖。僅供參考,將耦接至第零位線BL
和第零取反位線/BL
的一組緩沖器PB
稱為第零緩沖單元200。參見圖2,第零緩沖單元200中的響應(yīng)于第零選擇信號(hào)S
而被激活的緩沖器PB
包括:響應(yīng)于控制信號(hào)(未示出)而儲(chǔ)存數(shù)據(jù)的鎖存部210,以及響應(yīng)于第零選擇信號(hào)S
而將儲(chǔ)存在鎖存部210中的數(shù)據(jù)傳送至第零位線BL
和第零取反位線/BL
的傳送部220。緩沖器PB
響應(yīng)于第零選擇信號(hào)S
的激活表示傳送部220的NMOS晶體管響應(yīng)于第零選擇信號(hào)S
而導(dǎo)通,并且儲(chǔ)存在鎖存部210中的數(shù)據(jù)被傳送至第零位線BL
和第零取反位線/BL[O]。另外,在現(xiàn)有結(jié)構(gòu)中,第零位線BL
和第零取反位線/BL
與第零緩沖單元200的多個(gè)緩沖器PB
連接。即,與相對(duì)應(yīng)的位線連接的所有晶體管的結(jié)電容都被反映在第零位線BL
和第零取反位線/BL
中。換言之,第零位線BL
和第零取反位線/BL
的電容是通過將8K個(gè)晶體管的結(jié)電容與第零位線BL
和第零取反位線/BL
的固有電容(self-capacitance)(與第零緩沖單元200的長(zhǎng)度LOB相對(duì)應(yīng))相加而獲得的,其中每個(gè)緩沖器有兩個(gè)晶體管彼此連接。第零緩沖單元200的長(zhǎng)度LOB表示與緩沖區(qū)120相對(duì)應(yīng)的長(zhǎng)度(參見圖1)。換言之,第零緩沖單元的長(zhǎng)度LOB表示與設(shè)置在第零緩沖單元200中的緩沖器PB
的數(shù)目相對(duì)應(yīng)的長(zhǎng)度。在圖2中,由于設(shè)置在第零緩沖單元200中的緩沖器PB
的數(shù)目為4K,故第零位線BL
和第零取反位線/BL
具有與4K個(gè)緩沖器相對(duì)應(yīng)的長(zhǎng)度。前述的第零位線BL
和第零取反位線/BL
的電容以相同方式反映在除了第零位線BL
和第零取反位線/BL
以外的其它位線和取反位線中。此處,反映在位線和取反位線中的電容增加表示對(duì)位線和取反位線預(yù)充電的時(shí)間增加,因此,表示感測(cè)經(jīng)由位線和取反位線所傳送的數(shù)據(jù)的時(shí)間增加。因此,感測(cè)數(shù)據(jù)的時(shí)間增加可能降低半導(dǎo)體存儲(chǔ)器件的數(shù)據(jù)處理速度。
發(fā)明內(nèi)容
本發(fā)明的示例性實(shí)施例針對(duì)一種具有比緩沖器的長(zhǎng)度更短的數(shù)據(jù)傳輸線的半導(dǎo)體存儲(chǔ)器件。根據(jù)本發(fā)明的一個(gè)實(shí)施例,一種半導(dǎo)體存儲(chǔ)器件包括:存儲(chǔ)體,所述存儲(chǔ)體被配置為儲(chǔ)存數(shù)據(jù);緩沖單元,所述緩沖單元包括多個(gè)緩沖器,所述多個(gè)緩沖器被設(shè)置成沿存儲(chǔ)體的X軸延伸以儲(chǔ)存從存儲(chǔ)體傳送的數(shù)據(jù);多個(gè)數(shù)據(jù)傳輸線,所述多個(gè)數(shù)據(jù)傳輸線被配置為傳送儲(chǔ)存在多個(gè)緩沖器中的數(shù)據(jù);以及路徑多路復(fù)用單元,所述路徑多路復(fù)用單元被配置為響應(yīng)于地址而選擇多個(gè)數(shù)據(jù)傳輸路徑中的一個(gè),并且經(jīng)由選中的數(shù)據(jù)傳輸路徑來傳送數(shù)據(jù)。根據(jù)本發(fā)明的另一個(gè)實(shí)施例,一種半導(dǎo)體存儲(chǔ)器件包括:多個(gè)子緩沖單元,所述多個(gè)子緩沖單元被配置為與一個(gè)存儲(chǔ)體相對(duì)應(yīng),并且通過將基于預(yù)定數(shù)目的多個(gè)緩沖器分組而獲得;多個(gè)數(shù)據(jù)傳輸線,所述多個(gè)數(shù)據(jù)傳輸線中的每個(gè)被配置為接收儲(chǔ)存在設(shè)置于子緩沖單元中的緩沖器內(nèi)的相應(yīng)的數(shù)據(jù),并且具有與子緩沖單元中的每個(gè)的長(zhǎng)度相對(duì)應(yīng)的長(zhǎng)度;以及路徑多路復(fù)用單元,所述路徑多路復(fù)用單元被配置為響應(yīng)于地址而選擇數(shù)據(jù)傳輸路徑中的一個(gè),并且輸出經(jīng)由多個(gè)數(shù)據(jù)傳輸線傳送的數(shù)據(jù)中的一個(gè)。根據(jù)本發(fā)明的另一個(gè)實(shí)施例,一種半導(dǎo)體存儲(chǔ)器件包括:第一緩沖單元,所述第一緩沖單元被配置為包括與第一位線相對(duì)應(yīng)的多個(gè)緩沖器;第二緩沖單元,所述第二緩沖單元被配置為包括與第二位線相對(duì)應(yīng)的多個(gè)緩沖器;以及第一路徑多路復(fù)用單元,所述第一路徑多路復(fù)用單元被配置為設(shè)置在所述第一緩沖單元與所述第二緩沖單元之間,并且選擇在設(shè)置于所述第一緩沖單元中的緩沖器與所述第一位線之間的數(shù)據(jù)傳輸路徑中的一個(gè)。在根據(jù)本發(fā)明實(shí)施例的半導(dǎo)體存儲(chǔ)器件中,設(shè)置了具有比緩沖器的長(zhǎng)度更短的長(zhǎng)度的數(shù)據(jù)傳輸線,使得可以減小影響數(shù)據(jù)傳輸線的電容。設(shè)置在半導(dǎo)體存儲(chǔ)器件中的數(shù)據(jù)傳輸線的長(zhǎng)度被設(shè)置成比緩沖器的長(zhǎng)度短,從而可以減小影響數(shù)據(jù)傳輸線的電容,由此改善半導(dǎo)體存儲(chǔ)器件的數(shù)據(jù)處理速度。此外,可以僅對(duì)執(zhí)行數(shù)據(jù)傳輸操作的傳輸線執(zhí)行預(yù)充電操作。這還可以帶來預(yù)充電時(shí)間的減少。
圖1是用于解釋現(xiàn)有半導(dǎo)體存儲(chǔ)器件的內(nèi)部配置的圖。圖2是用于解釋圖1的多個(gè)緩沖器的詳細(xì)結(jié)構(gòu)的電路圖。圖3是用于解釋根據(jù)本發(fā)明一個(gè)實(shí)施例的半導(dǎo)體存儲(chǔ)器件的內(nèi)部配置的圖。圖4是用于更詳細(xì)地解釋圖3的每個(gè)元件的圖。圖5是用于解釋圖3和圖4的第零路徑多路復(fù)用單元的圖。
具體實(shí)施例方式下面將參照附圖更加詳細(xì)地描述本發(fā)明的示例性實(shí)施例。然而,本發(fā)明可以用不同的方式來實(shí)施,并且不應(yīng) 當(dāng)被理解為限于本文所提出的實(shí)施例。確切地說,提供這些實(shí)施例是為了使本說明書清楚且完整,并且將會(huì)向本領(lǐng)域技術(shù)人員完全傳達(dá)本發(fā)明的范圍。在本說明書中,相同的附圖標(biāo)記在本發(fā)明的各個(gè)附圖和實(shí)施例中表示相同的部件。圖3是用于解釋根據(jù)本發(fā)明一個(gè)實(shí)施例的半導(dǎo)體存儲(chǔ)器件的內(nèi)部配置的圖。將描述與一個(gè)存儲(chǔ)體310相對(duì)應(yīng)的配置作為實(shí)例。參見圖3,半導(dǎo)體存儲(chǔ)器件包括存儲(chǔ)體310、多個(gè)緩沖器PB
、以及多個(gè)列選擇單元 CS
。存儲(chǔ)體310被配置為儲(chǔ)存期望的數(shù)據(jù),并且響應(yīng)于包括預(yù)定數(shù)目的比特的地址(未示出)而被訪問。緩沖器PB
中的每個(gè)被配置為在讀取操作中儲(chǔ)存在多個(gè)存儲(chǔ)器單元中所儲(chǔ)存的數(shù)據(jù),并且響應(yīng)于多個(gè)選擇信號(hào)S
中的被激活的選擇信號(hào)而將儲(chǔ)存的數(shù)據(jù)傳送至多個(gè)路徑多路復(fù)用單元MUX
。這里,緩沖器PB
被設(shè)置成沿存儲(chǔ)體310的X軸延伸,并且其它的緩沖器PB[1]、PB[2]、…、PB[7]也被設(shè)置成沿存儲(chǔ)體310的X軸線延伸。多個(gè)路徑多路復(fù)用單元MUX
被配置為選擇在多個(gè)緩沖器PB
與位線BL
或取反位線/BL
之間的數(shù)據(jù)傳輸路徑中的數(shù)據(jù)傳輸路徑。多個(gè)列選擇單元CS
被配置為將輸入地址譯碼,并且響應(yīng)于被譯碼的輸入地址而激活多個(gè)選擇信號(hào)S
中的與輸入地址相對(duì)應(yīng)的一個(gè)。在根據(jù)本發(fā)明的本實(shí)施例的半導(dǎo)體存儲(chǔ)器件中,第一至第二百五十六緩沖區(qū)320、…、330與一個(gè)存儲(chǔ)體310相對(duì)應(yīng),并且每個(gè)緩沖區(qū)包括多個(gè)緩沖器PB
。這里,將耦接至第零位線BL
和第零取反位線/BL
的一組緩沖器PB
稱為第零緩沖單元340,以及將耦接至第一位線BL[1]和第一取反位線/BL[1]的一組緩沖器PB[1]稱為第一緩沖單元350。第零路徑多路復(fù)用單元MUX
設(shè)置在第零緩沖單元340與第一緩沖單元350之間。此外,第零緩沖單元340以及與第零緩沖單元340相對(duì)應(yīng)的第零路徑多路復(fù)用單元MUX
在被包括在緩沖區(qū)中的同時(shí)以彼此相鄰的方式配置,并且除了第零路徑多路復(fù)用單元MUX
以外的其它路徑多路復(fù)用單元MUX [1:7]也被包括在緩沖區(qū)中。在下文中,將描述半導(dǎo)體存儲(chǔ)器件的讀取操作。首先,將儲(chǔ)存在存儲(chǔ)體310中的數(shù)據(jù)加載至多個(gè)緩沖器PB
。多個(gè)列選擇單元CS
響應(yīng)于輸入地址而激活多個(gè)選擇信號(hào)S
中的一個(gè)。多個(gè)緩沖器PB
中的一些響應(yīng)于多個(gè)選擇信號(hào)S
中的激活的選擇信號(hào)而被激活。此時(shí),路徑多路復(fù)用單元MUX
中的每個(gè)選擇在激活的緩沖器PB
與位線BL
或取反位線/BL
之間的多個(gè)數(shù)據(jù)傳輸路徑中的一個(gè)以保證傳輸路徑對(duì)應(yīng)于輸入地址,并且儲(chǔ)存在激活的緩沖器中的數(shù)據(jù)經(jīng)由所述傳輸路徑被傳送至位線BL
和取反位線/BL
。圖4是用于更詳細(xì)地解釋圖3的每個(gè)元件的圖,相同的參考標(biāo)號(hào)用以指示與圖3相同的元件。分別說明圖3的第零緩沖單元340和第零路徑多路復(fù)用單元360(MUX
)。將描述如下的結(jié)構(gòu)作為實(shí)例,所述結(jié)構(gòu)包括用于將一個(gè)緩沖區(qū)中的16個(gè)緩沖器分組的子緩沖單元。如圖4所示,在根據(jù)本發(fā) 明的本實(shí)施例的半導(dǎo)體存儲(chǔ)器件中,設(shè)置在第一緩沖區(qū)320中的第一子緩沖單元410連接至第零數(shù)據(jù)傳輸線10
和第零取反數(shù)據(jù)傳輸線/10
,設(shè)置在第二百五十六緩沖區(qū)330中的第二百五十六子緩沖單元420連接至第二百五十五數(shù)據(jù)傳輸線10[255]和第二百五十五取反數(shù)據(jù)傳輸線/10[255]。第零路徑多路復(fù)用單元360 (MUX
)將經(jīng)由第一至第二百五十六緩沖區(qū)320、…、330的數(shù)據(jù)傳輸線IO
和取反數(shù)據(jù)傳輸線/10
傳送的數(shù)據(jù)傳送至第零位線BL
和第零取反位線/BL[O]。S卩,根據(jù)本發(fā)明的本實(shí)施例的半導(dǎo)體存儲(chǔ)器件包括第一至第二百五十六子緩沖單元410、…、420,所述第一至第二百五十六子緩沖單元410、…、420是通過將基于與一個(gè)存儲(chǔ)體相對(duì)應(yīng)的預(yù)定數(shù)目的多個(gè)緩沖器分組而獲得的,其中第一至第二百五十六子緩沖單元410、…、420分別與第零至第二百五十五數(shù)據(jù)傳輸線10
和第零至第二百五十五取反數(shù)據(jù)傳輸線/10
連接。第零至第二百五十五數(shù)據(jù)傳輸線10
和第零至第二百五十五取反數(shù)據(jù)傳輸線/10
具有與第一至第二百五十六子緩沖單元410、…、420相對(duì)應(yīng)的長(zhǎng)度。舉例而言,第零數(shù)據(jù)傳輸線10
和第零取反數(shù)據(jù)傳輸線/10
具有與設(shè)置在第一緩沖區(qū)320中的第一子緩沖單元410所提供的緩沖器的總長(zhǎng)度相對(duì)應(yīng)的長(zhǎng)度。在本說明書中,將此長(zhǎng)度稱為“子緩沖單元的長(zhǎng)度3_11 ”,子緩沖單元的長(zhǎng)度S_L0B比第零緩沖單元340的長(zhǎng)度LOB短。圖5是用于說明圖3和圖4的第零路徑多路復(fù)用單元360 (MUX
)的圖。參見圖5,第零路徑多路復(fù)用單元360 (MUX
)包括第一路徑選擇部510、第二路徑選擇部520以及位線預(yù)充電部530。第一路徑選擇部510被配置為響應(yīng)于通過將輸入地址的一部分譯碼所獲得的第一譯碼信號(hào)DEC_ADD1〈0:15>而選擇在第零至第十五數(shù)據(jù)傳輸線10
或第零至第十五取反數(shù)據(jù)傳輸線/10
與第二路徑選擇部520之間的傳輸路徑中的一個(gè)。第二路徑選擇部520被配置為響應(yīng)于通過將輸入地址的剩余部分譯碼所獲得的第二譯碼信號(hào)DEC_ADD2〈0:15>而選擇在第一路徑選擇部510與第零位線BL
和第零取反位線/BL
之間的傳輸路徑中的一個(gè)。位線預(yù)充電部530被配置為響應(yīng)于預(yù)充電控制信號(hào)CTR_PRE而將第零位線BL
和第零取反位線/BL
預(yù)充電。根據(jù)本發(fā)明的本實(shí)施例的第零路徑多路復(fù)用單元360響應(yīng)于第一譯碼信號(hào)DEC_ADDKO:15>來選擇傳輸路徑的一部分,以及響應(yīng)于第二譯碼信號(hào)DEC_ADD2〈0:15>來選擇傳輸路徑的剩余部分。在本發(fā)明的本示例性實(shí)施例中,第零路徑多路復(fù)用單元360具有兩級(jí)配置。然而,可以根據(jù)不同的設(shè)計(jì)考量來改變級(jí)數(shù)。結(jié)果,在第零路徑多路復(fù)用單元360中,第一路徑選擇部510和第二路徑選擇部520響應(yīng)于地址而選擇傳輸路徑,經(jīng)由第零至第二百五十五數(shù)據(jù)傳輸線10
和第零至第二百五十五取反數(shù)據(jù)傳輸線/10
所傳送的數(shù)據(jù)中的一個(gè)經(jīng)由第一路徑選擇部510和第二路徑選擇部520選中的傳輸路徑被傳送至第零位線BL
和第零取反位線/BL
。另外,如圖4中所示,第零至第二百五十五數(shù)據(jù)傳輸線10
和第零至第二百五十五取反數(shù)據(jù)傳輸線/10
分別與設(shè)置在一個(gè)子緩沖單元中的16個(gè)緩沖器連接。如圖5中所示,第零至第二百五十五數(shù)據(jù)傳輸線10
和第零至第二百五十五取反數(shù)據(jù)傳輸線/10
被分組成16個(gè)數(shù)據(jù)傳輸線并連接至第一路徑選擇部510。第一路徑選擇部510的16個(gè)輸出信號(hào)連接至第二路徑選擇部520,并且第二路徑選擇部520連接至第零位線BL
和第零取反位線/BL
。因此,在讀取操作中,傳送數(shù)據(jù)的傳輸線的電容與圖4中所示的子緩沖單元的長(zhǎng)度S_L0B相對(duì)應(yīng)。更詳細(xì)地,除了與子緩沖單元的長(zhǎng)度S_L0B相對(duì)應(yīng)的電容外,還反映第零路徑多路復(fù)用單元360的30個(gè)晶體管的結(jié)電容。然而,與現(xiàn)有結(jié)構(gòu)的電容相比,本發(fā)明的本實(shí)施例的電容可以小得多。以下的表I說明現(xiàn)有結(jié)構(gòu)的操作速度與根據(jù)本發(fā)明的本實(shí)施例的結(jié)構(gòu)的操作速度的比較。表I
權(quán)利要求
1.一種半導(dǎo)體存儲(chǔ)器件,包括: 存儲(chǔ)體,所述存儲(chǔ)體被配置為儲(chǔ)存數(shù)據(jù); 緩沖單元,所述緩沖單元包括多個(gè)緩沖器,所述多個(gè)緩沖器被設(shè)置成沿所述存儲(chǔ)體的X軸延伸以儲(chǔ)存從所述存儲(chǔ)體傳送的數(shù)據(jù); 多個(gè)數(shù)據(jù)傳輸線,所述多個(gè)數(shù)據(jù)傳輸線被配置為傳送儲(chǔ)存在所述多個(gè)緩沖器中的數(shù)據(jù);以及 路徑多路復(fù)用單元,所述路徑多路復(fù)用單元被配置為響應(yīng)于地址而選擇多個(gè)數(shù)據(jù)傳輸路徑中的一個(gè),并且經(jīng)由選中的數(shù)據(jù)傳輸路徑來傳送經(jīng)由所述多個(gè)數(shù)據(jù)傳輸線傳送的數(shù)據(jù)。
2.如權(quán)利要求1所述的半導(dǎo)體存儲(chǔ)器件,其中,所述數(shù)據(jù)傳輸線中的每個(gè)具有比設(shè)置在所述緩沖單元中的緩沖器的總長(zhǎng)度更短的長(zhǎng)度。
3.如權(quán)利要求1所述的半導(dǎo)體存儲(chǔ)器件,還包括: 列選擇單元,所述列選擇單元被配置為響應(yīng)于所述地址而產(chǎn)生用于激活所述緩沖器的選擇信號(hào)。
4.如權(quán)利要求1所述的半導(dǎo)體存儲(chǔ)器件,其中,所述路徑多路復(fù)用單元被配置為響應(yīng)于所述地址的一部分而選擇所述數(shù)據(jù)傳輸路徑的一部分,以及響應(yīng)于所述地址的剩余部分而選擇所述數(shù)據(jù)傳輸路徑的剩余部分。
5.—種半導(dǎo)體存儲(chǔ)器件,包括: 多個(gè)子緩沖單元,所 述多個(gè)子緩沖單元被配置為與一個(gè)存儲(chǔ)體相對(duì)應(yīng),并且通過將基于預(yù)定數(shù)目的多個(gè)緩沖器分組而獲得; 多個(gè)數(shù)據(jù)傳輸線,所述多個(gè)數(shù)據(jù)傳輸線中的每個(gè)被配置為接收儲(chǔ)存在設(shè)置于所述子緩沖單元中的緩沖器內(nèi)的相應(yīng)的數(shù)據(jù),并且具有與所述子緩沖單元中的每個(gè)的長(zhǎng)度相對(duì)應(yīng)的長(zhǎng)度;以及 路徑多路復(fù)用單元,所述路徑多路復(fù)用單元被配置為響應(yīng)于地址而選擇數(shù)據(jù)傳輸路徑中的一個(gè),并且輸出經(jīng)由所述多個(gè)數(shù)據(jù)傳輸線傳送的數(shù)據(jù)中的一個(gè)。
6.如權(quán)利要求5所述的半導(dǎo)體存儲(chǔ)器件,其中,所述數(shù)據(jù)傳輸線中的每個(gè)的長(zhǎng)度與設(shè)置在所述子緩沖單元的每個(gè)中的緩沖器的總長(zhǎng)度相對(duì)應(yīng)。
7.如權(quán)利要求5所述的半導(dǎo)體存儲(chǔ)器件,其中,所述數(shù)據(jù)傳輸線中的每個(gè)的長(zhǎng)度與包括在所述子緩沖單元的每個(gè)中的緩沖器的數(shù)目相對(duì)應(yīng)。
8.如權(quán)利要求5所述的半導(dǎo)體存儲(chǔ)器件,還包括: 列選擇單元,所述列選擇單元被配置為響應(yīng)于所述地址而產(chǎn)生用于激活所述緩沖器的選擇信號(hào)。
9.如權(quán)利要求5所述的半導(dǎo)體存儲(chǔ)器件,其中,所述路徑多路復(fù)用單元被配置為響應(yīng)于所述地址的一部分而選擇所述數(shù)據(jù)傳輸路徑的一部分,以及響應(yīng)于所述地址的剩余部分而選擇所述數(shù)據(jù)傳輸路徑的剩余部分。
10.一種半導(dǎo)體存儲(chǔ)器件,包括: 第一緩沖單元,所述第一緩沖單元被配置為包括與第一位線相對(duì)應(yīng)的多個(gè)緩沖器; 第二緩沖單元,所述第二緩沖單元被配置為包括與第二位線相對(duì)應(yīng)的多個(gè)緩沖器;以及第一路徑多路復(fù)用單元,所述第一路徑多路復(fù)用單元被配置為設(shè)置在所述第一緩沖單元與所述第二緩沖單元之間,并且選擇在設(shè)置于所述第一緩沖單元中的緩沖器與所述第一位線之間的數(shù)據(jù)傳輸路徑中的一個(gè)。
11.如權(quán)利要求10所述的半導(dǎo)體存儲(chǔ)器件,其中,所述第一緩沖單元、所述第二緩沖單元以及所述第一路徑多路復(fù)用單元設(shè)置在緩沖區(qū)中。
12.如權(quán)利要求10所述的半導(dǎo)體存儲(chǔ)器件,其中,所述第一緩沖單元與所述第一路徑多路復(fù)用單元以及第一數(shù)據(jù)傳輸線連接,所述第二緩沖單元與不同于所述第一路徑多路復(fù)用單元的第二路徑多路復(fù)用單元以及第二數(shù)據(jù)傳輸線連接。
13.如權(quán)利要求12所述的半導(dǎo)體存儲(chǔ)器件,其中,所述第一數(shù)據(jù)傳輸線具有與設(shè)置在所述第一緩沖單元中的緩沖器的數(shù)目相對(duì)應(yīng)的長(zhǎng)度,所述第二數(shù)據(jù)傳輸線具有與設(shè)置在所述第二緩沖單元中的緩沖器的數(shù)目相對(duì)應(yīng)的長(zhǎng)度。
14.如權(quán)利要求10所述的半導(dǎo)體存儲(chǔ)器件,其中,所述第一路徑多路復(fù)用單元被配置為響應(yīng)于地址的一部分而選擇所述數(shù)據(jù)傳輸路徑的一部分,以及響應(yīng)于所述地址的剩余部分而選擇所述數(shù)據(jù)傳輸路徑 的剩余部分。
全文摘要
本發(fā)明提供一種半導(dǎo)體存儲(chǔ)器件,包括存儲(chǔ)體,被配置為儲(chǔ)存數(shù)據(jù);緩沖單元,包括多個(gè)緩沖器,所述多個(gè)緩沖器被設(shè)置成沿存儲(chǔ)體的X軸延伸以儲(chǔ)存從存儲(chǔ)體傳送的數(shù)據(jù);多個(gè)數(shù)據(jù)傳輸線,被配置為傳送儲(chǔ)存在多個(gè)緩沖器中的數(shù)據(jù);以及路徑多路復(fù)用單元,被配置為響應(yīng)于地址而選擇多個(gè)數(shù)據(jù)傳輸路徑中的一個(gè),并且經(jīng)由選中的數(shù)據(jù)傳輸路徑來傳送數(shù)據(jù)。
文檔編號(hào)G11C16/08GK103117089SQ20121041714
公開日2013年5月22日 申請(qǐng)日期2012年10月26日 優(yōu)先權(quán)日2011年10月27日
發(fā)明者金珉秀, 樸進(jìn)壽 申請(qǐng)人:愛思開海力士有限公司