參考存儲胞的偏壓產(chǎn)生器及偏壓提供方法
【專利摘要】本發(fā)明公開了一種參考存儲胞的偏壓產(chǎn)生器及偏壓提供方法。參考存儲胞的偏壓產(chǎn)生器包括數(shù)據(jù)讀取檢測器、截止信號產(chǎn)生器以及輸出級控制器。數(shù)據(jù)讀取檢測器接收感測放大器致能信號以及感測放大器閂鎖信號。數(shù)據(jù)讀取檢測器依據(jù)感測放大器致能信號以及感測放大器閂鎖信號的轉(zhuǎn)態(tài)點來產(chǎn)生檢測信號。截止信號產(chǎn)生器接收并依據(jù)檢測信號以通過一個時間延遲來產(chǎn)生截止信號,其中,截止信號的起始時間與依據(jù)時間延遲而決定。輸出級控制器依據(jù)截止信號以提供或中斷偏壓提供信號的產(chǎn)生。
【專利說明】參考存儲胞的偏壓產(chǎn)生器及偏壓提供方法
【技術(shù)領域】
[0001] 本發(fā)明是有關(guān)于一種串行接口快閃存儲器,且特別是有關(guān)于一種適用于串行接口 快閃存儲器的參考存儲胞的偏壓產(chǎn)生器。
【背景技術(shù)】
[0002] 在現(xiàn)有的【技術(shù)領域】中,對串行接口快閃存儲器進行讀取動作時,所需要對參考存 儲胞的柵極的偏壓動作會造成所謂的讀取干擾的效應。上述的讀取干擾的效應會依據(jù)參考 存儲胞的柵極被偏壓的電壓大小以及被偏壓的時間長短有關(guān)。而讀取干擾會降低串行接口 快閃存儲器的讀取邊界(read margin),進而影響到串行接口快閃存儲器的表現(xiàn)。
[0003] 在現(xiàn)有的【技術(shù)領域】中,串行接口快閃存儲器中施加于參考存儲胞的偏壓,在串行 接口快閃存儲器執(zhí)行讀取動作時,尤其是連續(xù)地址讀取動作,是持續(xù)的施加在參考存儲胞 的柵極上,因此,在長期的接收偏壓電壓作用的情況下,通常造成此存儲胞劣化。特別是,在 低工作頻率下操作的串行接口快閃存儲器,施加在參考存儲胞上的偏壓的時間長度更長, 其參考存儲胞所產(chǎn)生的損毀將更為嚴重。
【發(fā)明內(nèi)容】
[0004] 本發(fā)明提供一種參考存儲胞的偏壓產(chǎn)生器及其偏壓產(chǎn)生方法,有效降低快閃存儲 器的讀取干擾。
[0005] 本發(fā)明的參考存儲胞的偏壓產(chǎn)生器,適用于串行接口快閃存儲器,包括數(shù)據(jù)讀取 檢測器、截止信號產(chǎn)生器以及輸出級控制器。數(shù)據(jù)讀取檢測器接收感測放大器致能信號以 及感測放大器R鎖信號。數(shù)據(jù)讀取檢測器依據(jù)感測放大器致能信號以及感測放大器R鎖信 號的轉(zhuǎn)態(tài)點來產(chǎn)生檢測信號。截止信號產(chǎn)生器耦接數(shù)據(jù)讀取檢測器。截止信號產(chǎn)生器接收 并依據(jù)檢測信號以通過一個時間延遲來產(chǎn)生截止信號,其中,截止信號的起始時間與依據(jù) 時間延遲而決定。輸出級控制器耦接截止信號產(chǎn)生器。輸出級控制器依據(jù)截止信號的觸發(fā) 以中斷偏壓提供信號的產(chǎn)生。
[0006] 本發(fā)明的參考存儲胞的偏壓電壓的提供方法,適用于串行接口快閃存儲器,包括: 接收感測放大器致能信號以及感測放大器閂鎖信號,依據(jù)感測放大器致能信號以及感測放 大器閂鎖信號的轉(zhuǎn)態(tài)點來產(chǎn)生檢測信號;依據(jù)檢測信號以通過一個時間延遲來產(chǎn)生截止信 號,其中,截止信號的啟動時間依據(jù)時間延遲而決定;以及,依據(jù)截止信號的觸發(fā)以中斷偏 壓提供信號的產(chǎn)生。
[0007] 基于上述,本發(fā)明提供一種參考存儲胞的偏壓產(chǎn)生器及其偏壓產(chǎn)生方法,在快閃 存儲器為低頻率的操作下可適時的切斷提供給參考存儲胞的偏壓,有效降低快閃存儲器的 讀取干擾。
[0008] 為讓本發(fā)明的上述特征和優(yōu)點能更明顯易懂,下文特舉實施例,并配合所附圖式 作詳細說明如下。
【專利附圖】
【附圖說明】
[0009] 圖1為本發(fā)明實施例的一參考存儲胞的偏壓產(chǎn)生器的示意圖。
[0010] 圖2A為本發(fā)明另一實施例的偏壓產(chǎn)生器的示意圖。
[0011] 圖2B為本發(fā)明一實施例的輸出級控制器的實施方式。
[0012] 圖2C為本發(fā)明一實施例的輸出級控制器的另一實施方式。
[0013] 圖2D為本發(fā)明實施例的偏壓產(chǎn)生器的波形圖。
[0014] 圖3為本發(fā)明實施例的脈波產(chǎn)生器的一實施方式。
[0015] 圖4為本發(fā)明實施例的參考存儲胞的偏壓電壓的提供方法的流程圖。
[0016] 其中,附圖標記說明如下:
[0017] 100 :偏壓產(chǎn)生器
[0018] 110、210 :數(shù)據(jù)讀取檢測器
[0019] 120、220 :截止信號產(chǎn)生器
[0020] 130、230、240 :輸出級控制器
[0021] 211、212、235 :脈波產(chǎn)生器
[0022] 213、232 :SR 閂鎖器
[0023] 221 :延遲器
[0024] 222:與非門
[0025] 231 :參考存儲胞觸發(fā)邏輯電路
[0026] 233 :偏壓產(chǎn)生控制器
[0027] 234 :電壓提供器
[0028] RD_SIG :讀取動作信號
[0029] SET、RESET、OUT :脈波信號
[0030] SSAEN :感測放大器致能信號
[0031] SSALAT :感測放大器閂鎖信號
[0032] DET :檢測信號
[0033] DDET :延遲檢測信號
[0034] 0FFSIG :截止信號
[0035] 0FFP :截止信號脈波
[0036] TD:時間延遲
[0037] VG、VG1、VG2 :偏壓電壓
[0038] SAEN :感測放大器致能輸出信號
[0039] SALAT :感測放大器閂鎖輸出信號
[0040] S、R、CK、Q、D :端點
[0041] AND1 ?AND6:與門
[0042] 10 :輸出輸入信號
[0043] CLK :時脈信號
[0044] DFF1、DFF2 :D 型觸發(fā)器
[0045] INV1、INV2 :反向器
[0046] 0R1、0R2:或門
[0047] N0R1 :或非門
[0048] VDD :電源電壓
[0049] IN :輸入信號
[0050] RD_M0DE :讀取模式信號
[0051] S410?S430 :偏壓電壓的提供方法的步驟
【具體實施方式】
[0052] 以下請參照圖1,圖1繪示本發(fā)明實施例的一參考存儲胞的偏壓產(chǎn)生器100的 示意圖。偏壓產(chǎn)生器100適用于串行接口快閃存儲器中,例如是串行周邊界面(Serial Peripheral Interface, SPI)的快閃存儲器。偏壓產(chǎn)生器100包括數(shù)據(jù)讀取檢測器110、 截止信號產(chǎn)生器120以及輸出級控制器130。數(shù)據(jù)讀取檢測器110接收感測放大器致能信 號SSAEN以及感測放大器閂鎖信號SSALAT,此二信號均為同步時序系統(tǒng)中的時序信號,依 據(jù)感測放大器致能信號SSAEN以及感測放大器閂鎖信號SSALAT的轉(zhuǎn)態(tài)點來產(chǎn)生檢測信號 DET。截止信號產(chǎn)生器120耦接數(shù)據(jù)讀取檢測器110。截止信號產(chǎn)生器120接收并依據(jù)檢測 信號DET以通過時間延遲來產(chǎn)生截止信號0FFSIG,其中,截止信號0FFSIG的起始時間依據(jù) 時間延遲而決定,且其起始時間可不需與時脈信號CLK同步。輸出級控制器130耦接截止信 號產(chǎn)生器120。輸出級控制器130針對截止信號0FFSIG分別與感測放大器致能信號SSAEN 以及感測放大器閂鎖信號SSALAT進行邏輯運算以產(chǎn)生感測放大器致能輸出信號SAEN以及 感測放大器閂鎖輸出信號SALAT。輸出級控制器130并依據(jù)截止信號0FFSIG來中斷產(chǎn)生偏 壓提供信號,并據(jù)以中斷偏壓電壓VG的產(chǎn)生動作。在本發(fā)明實施例中,輸出級控制器130 可以依據(jù)所接收的讀取模式信號RDM0DE以及讀取動作信號RD_SIG來啟動提供偏壓電壓VG 至參考存儲胞的動作。其中,讀取動作信號RD_SIG可以選自連續(xù)發(fā)生的連續(xù)讀取信號或伴 隨連續(xù)讀取信號產(chǎn)生的地址觸發(fā)計數(shù)信號。在本發(fā)明一可能實施例中,讀取動作信號RD_ SIG也可改以感測放大器致能信號SSAEN或截止信號0FFSIG取代。
[0053] 另外,當串行接口快閃存儲器的讀取動作工作在較低的操作頻率的情況下,由于 輸出級控制器130會依據(jù)所產(chǎn)生的截止信號0FFSIG來中斷偏壓電壓VG的產(chǎn)生動作,并且 在連續(xù)地址的讀取動作被執(zhí)行時,輸出級控制器130可依據(jù)讀取動作信號RD_SIG或被重置 的截止信號0FFSIG來重新啟動提供偏壓電壓VG至參考存儲胞的動作。因此,本發(fā)明可避 免參考存儲胞在長期接收偏壓電壓作用所造成的劣化,提升存儲器的可靠度。
[0054] 值得注意的是,數(shù)據(jù)讀取檢測器110是依據(jù)感測放大器閂鎖輸出信號SSALAT以及 感測放大器致能信號SSAEN的轉(zhuǎn)態(tài)點來產(chǎn)生檢測信號DET。在此實施例中,檢測信號DET 是一個同步時序信號,其中,數(shù)據(jù)讀取檢測器110依據(jù)感測放大器致能信號SSAEN被致能的 轉(zhuǎn)態(tài)點來重置檢測信號DET等于第一邏輯電平,數(shù)據(jù)讀取檢測器110并依據(jù)感測放大器閂 鎖信號SSALAT被致能的轉(zhuǎn)態(tài)點來設定檢測信號DET等于第二邏輯電平,其中,第一與第二 邏輯電平互補。上述的感測放大器致能信號SSAEN被致能的轉(zhuǎn)態(tài)點可以是感測放大器致能 信號SSAEN由邏輯低電平轉(zhuǎn)態(tài)到邏輯高電平的轉(zhuǎn)態(tài)點,感測放大器閂鎖信號SSALAT被致能 的轉(zhuǎn)態(tài)點同樣可以是感測放大器閂鎖信號SSALAT由邏輯低電平轉(zhuǎn)態(tài)到邏輯高電平的轉(zhuǎn)態(tài) 點。當然,感測放大器致能信號SSAEN被致能的轉(zhuǎn)態(tài)點也可以是感測放大器致能信號SSAEN 由邏輯高電平轉(zhuǎn)態(tài)到邏輯低電平的轉(zhuǎn)態(tài)點,感測放大器閂鎖信號SSALAT被致能的轉(zhuǎn)態(tài)點 同樣可以是感測放大器閂鎖信號SSALAT由邏輯高電平轉(zhuǎn)態(tài)到邏輯低電平的轉(zhuǎn)態(tài)點。也就 是說,感測放大器閂鎖信號SSALAT與感測放大器致能信號SSAEN的被致能后的邏輯電平, 可以由設計者自行決定,沒有固定的限制。
[0055] 特別一提的是,截止信號產(chǎn)生器120所執(zhí)行的時間延遲的延遲量與串行接口快閃 存儲器的時脈信號CLK并不相干。換句話說,依據(jù)時間延遲所產(chǎn)生的截止信號0FFSIG在下 降緣并不需時脈信號CLK同步。因此,依據(jù)截止信號0FFSIG所產(chǎn)生的感測放大器致能輸出 信號SAEN以及感測放大器閂鎖輸出信號SALAT在下降緣也可不需與感測放大器致能信號 SSAEN以及感測放大器閂鎖信號SSALAT同步。
[0056] 以下請參照圖2A,圖2A繪示本發(fā)明一實施例的數(shù)據(jù)讀取檢測器以及截止信號產(chǎn) 生器的實施方式示意圖。在本實施例中,數(shù)據(jù)讀取檢測器210則包括脈波產(chǎn)生器211、212 以及SR閂鎖器213。脈波產(chǎn)生器211依據(jù)感測放大器閂鎖信號SSALAT被致能的轉(zhuǎn)態(tài)點來 產(chǎn)生脈波信號SET。脈波產(chǎn)生器212則依據(jù)感測放大器致能信號SSAEN被致能的轉(zhuǎn)態(tài)點來 產(chǎn)生脈波信號RESET。SR閂鎖器213具有重置端R、設定端S以及輸出端Q。SR閂鎖器213 的設定端S以及重置端R分別耦接脈波產(chǎn)生器211及212。SR閂鎖器213的輸出端Q產(chǎn)生 檢測信號DET。
[0057] 脈波產(chǎn)生器211、212可以分別通過所謂的單擊電路(one shot circuit)來建構(gòu)。 值得一提的是,脈波產(chǎn)生器211、212所分別產(chǎn)生的脈波信號SET以及RESET其脈波寬度大 于時脈信號CLK的周期的1/2,或是介于時脈信號CLK的1/2個周期與1個周期間。
[0058] 截止信號產(chǎn)生器220包括延遲器221以及與非門222。延遲器221耦接SR閂鎖器 213的輸出端Q以接收檢測信號DET。延遲器221并延遲檢測信號DET -個時間延遲以產(chǎn) 生延遲檢測信號DDET。與非門222耦接SR閂鎖器213的輸出端Q以及延遲器221。與非 門222接收延遲檢測信號DDET以及檢測信號DET以進行邏輯運算來產(chǎn)生或重置截止信號 0FFSIG。
[0059] 以下請參照圖2B,圖2B繪示本發(fā)明一實施例的輸出級控制器的實施方式。在圖2B 中,輸出級控制器230包括或門0R1、0R2、反向器INV1、參考存儲胞觸發(fā)邏輯電路231、SR閂 鎖器232、偏壓產(chǎn)生控制器233、電壓提供器234、脈波產(chǎn)生器235、與門AND 1及AND2。或門 0R1的一輸入端接收讀取模式信號RD_M0DE,其另一輸入端接收位讀取動作信號RD_SIG或 感測放大器致能信號SSAEN。參考存儲胞觸發(fā)邏輯電路231耦接至或門0R1的輸出端以接 收或門0R1的輸出端上的信號。反向器INV1的輸入端接收讀取模式信號RD_M0DE,其輸出 端耦接至或門0R2的一輸入端?;蜷T0R2的另一輸入端耦接至脈波產(chǎn)生器235的輸出端, 脈波產(chǎn)生器235的輸入端則接收截止信號0FFSIG?;蜷T0R2與參考存儲胞觸發(fā)邏輯電路 231的輸出端分別耦接至SR閂鎖器232的重置端R以及設定端S,SR閂鎖器232的輸出端 則耦接至偏壓產(chǎn)生控制器233。偏壓產(chǎn)生控制器233依據(jù)閂鎖器232的輸出端上的信號來 提供信號至電壓提供器234,以控制電壓提供器234開始或停止產(chǎn)生偏壓電壓VG1。
[0060] 附帶一提的,與門AND1的輸入端分別接收截止信號0FFSIG以及感測放大器閂鎖 信號SSALAT并產(chǎn)生感測放大器閂鎖輸出信號SALAT ;與門AND2的輸入端則分別接收截止 信號0FFSIG以及感測放大器致能信號SSAEN產(chǎn)生感測放大器致能輸出信號SAEN。
[0061] 在本實施方式中,讀取動作信號RD_SIG是當快閃存儲進行連續(xù)數(shù)據(jù)讀取時產(chǎn)生 的信號,也就是說,讀取動作信號RD_SIG會隨著讀取動作的進行而產(chǎn)生固定時序的規(guī)則脈 波。讀取模式信號RD_MODE則是用來指示快閃存儲進行數(shù)據(jù)讀取的信號,簡單來說,當讀取 模式信號RD_MODE處于被致能的狀態(tài)(例如等于邏輯高電平),表示快閃存儲器持續(xù)進行數(shù) 據(jù)讀取動作。
[0062] 以下請參照圖2C,圖2C繪示本發(fā)明一實施例的輸出級控制器的另一實施方式。 在圖2C中,輸出級控制器240包括與門AND3?AND5、偏壓產(chǎn)生控制器233以及電壓提供 器234。與門AND3接收讀取模式信號RD_M0DE及截止信號0FFSIG。與門AND4接收截止信 號0FFSIG以及感測放大器閂鎖信號SSALAT,并產(chǎn)生感測放大器閂鎖輸出信號SALAT。與門 AND5接收截止信號0FFSIG以及感測放大器致能信號SSAEN,并產(chǎn)生感測放大器致能輸出信 號 SAEN。
[0063] 偏壓產(chǎn)生控制器233耦接至與門AND3的輸出端并依據(jù)與門AND3的輸出端上的信 號來產(chǎn)生偏壓提供信號。偏壓產(chǎn)生控制器233并提供偏壓提供信號至電壓提供器234,以控 制電壓提供器234開始或停止產(chǎn)生偏壓電壓VG2。
[0064] 圖2D繪示本發(fā)明實施例的偏壓產(chǎn)生器的波形圖。以下請同時參照圖2A?圖2D 其中,當串行式快閃存儲器進入數(shù)據(jù)讀取時,意即,當串行式快閃存儲器通過輸出入信號10 接收所傳送的命令信號后,分屬不同實施方式的偏壓電壓VG (VG1及VG2)可被提供至參考 存儲胞的柵極。在圖2B的實施例中,經(jīng)時間延遲產(chǎn)生的截止信號0FFSIG用以中止提供偏 壓電壓VG1,而讀取動作信號RD_SIG則用以重啟偏壓電壓VG1的提供。類似地,在圖2C的 實施例中,則直接以截止信號0FFSIG控制偏壓電壓VG2的提供或中止。
[0065] 脈波信號SET以及RESET分別依據(jù)與提供系統(tǒng)頻率的時脈信號CLK同步的感測放 大器閂鎖信號SSALAT以及感測放大器致能信號SSAEN的上升緣所產(chǎn)生。并且,脈波信號 SET以及RESET的脈波寬度大于時脈信號CLK的周期的1/2,或是介于時脈信號CLK的1/2 個周期與1個周期間。
[0066] 截止信號0FFSIG則是由截止信號產(chǎn)生器220所產(chǎn)生,并且截止信號0FFSIG經(jīng) 由時間延遲TD的脈波寬度而啟動(例如轉(zhuǎn)態(tài)為邏輯高電平)。再與感測放大器閂鎖信號 SSALAT以及感測放大器致能信號SSAEN通過與門AND1以及AND2后產(chǎn)生對應的感測放大 器閂鎖輸出信號SALAT以及感測放大器致能輸出信號SAEN。截止信號脈波0FFP由脈波產(chǎn) 生器235依據(jù)截止信號0FFSIG所產(chǎn)生,其中,截止信號脈波0FFP的脈波寬度大于時脈信號 CLK的周期的1/2,或是介于時脈信號CLK的1/2個周期與1個周期間。其中,圖2D中,在 讀取模式信號RD_M0DE等于邏輯高電平的狀態(tài)下,脈波信號RESET的波形與截止信號脈波 0FFP是相同的。
[0067] 值得注意的,偏壓電壓VG1及VG2會通過周期性產(chǎn)生的截止信號脈波0FFP的正脈 寬而被適時的關(guān)閉。也就是說,本實施例的參考存儲胞的柵極在讀取過程中,不會長時間的 被施加偏壓電壓,而造成參考存儲胞可靠度降低的現(xiàn)象。特別是在時脈信號CLK所提供的 系統(tǒng)頻率較低的狀態(tài)下,偏壓電壓VG1及VG2可以被適時的切斷,不會長時間的被提供到參 考存儲胞的柵極。
[0068] 以下請參照圖3,圖3繪示本發(fā)明實施例的脈波產(chǎn)生器211的一實施方式。本實施 方式同樣可以套用至脈波產(chǎn)生器212,于后不再贅述。在本實施例中,脈波產(chǎn)生器211包括 D型觸發(fā)器DFFUDFF2、反向器INV2、或非門N0R1以及與門AND6。D型觸發(fā)器DFF1的數(shù)據(jù) 端D接收電源電壓VDD,D型觸發(fā)器DFF1的時脈端CK耦接反向器INV2的輸出端,D型觸發(fā) 器DFF1的重置端R接收輸入信號IN。D型觸發(fā)器DFF2的數(shù)據(jù)端D接收電源電壓VDD,D型 觸發(fā)器DFF2的時脈端CK耦接反向器INV2的輸入端并接收時脈信號CLK,D型觸發(fā)器DFF2 的重置端R接收輸入信號IN。D型觸發(fā)器DFF1、DFF2的輸出端耦接至或非門N0R1的輸入 端。
[0069] 與門AND6的輸入端分別耦接至或非門N0R1的輸出端以及接收輸入信號IN。輸入 信號IN可為感測放大器閂鎖信號SSALAT。與門AND6的輸出端則產(chǎn)生脈波信號SET。在此, 脈波信號SET的脈波寬度會大于時脈信號CLK的周期的1/2,或是介于時脈信號CLK的1/2 個周期與1個周期間。而脈波信號SET的結(jié)束點(例如其下降緣)可以與時脈信號CLK不 同步。
[0070] 以下并請參照圖4,圖4繪示本發(fā)明實施例的參考存儲胞的偏壓電壓的提供方法 的流程圖。其步驟包括:首先,在步驟S410中,接收感測放大器致能信號以及感測放大器閂 鎖信號,依據(jù)感測放大器致能信號以及感測放大器閂鎖信號的轉(zhuǎn)態(tài)點來產(chǎn)生檢測信號;在 步驟S420中,并依據(jù)檢測信號以通過時間延遲來產(chǎn)生截止信號,其中截止信號的啟動時間 依據(jù)時間延遲而決定;并且,在步驟S430中,針對截止信號分別與感測放大器致能信號以 及感測放大器閂鎖信號進行邏輯運算以產(chǎn)生感測放大器致能輸出信號以及感測放大器閂 鎖輸出信號,并依據(jù)截止信號的觸發(fā)以中斷偏壓提供信號,對于連續(xù)地址的讀取,則依據(jù)讀 取動作信號或感測放大器致能信號來重新啟動偏壓提供信號的產(chǎn)生。
[0071] 關(guān)于參考存儲胞的偏壓電壓的提供方法的實施細節(jié)在前述的實施例及實施方式 都有詳細的說明,以下不多贅述。
[0072] 綜上所述,本發(fā)明通過提供與串行接口的快閃存儲的時脈信號不同步的截止信 號,來適時的切斷偏壓電壓被提供到參考存儲胞的柵極上。如此一來,串行接口的快閃存儲 的參考存儲胞不會長時間的接受偏壓電壓,有效提升參考存儲胞的可靠度,并有效降低快 閃存儲器的讀取干擾。
【權(quán)利要求】
1. 一種參考存儲胞的偏壓產(chǎn)生器,適用于一串行接口快閃存儲器,包括: 一數(shù)據(jù)讀取檢測器,接收一感測放大器致能信號以及一感測放大器R鎖信號,依據(jù)該 感測放大器致能信號以及該感測放大器閂鎖信號的轉(zhuǎn)態(tài)點來產(chǎn)生一檢測信號; 一截止信號產(chǎn)生器,耦接該數(shù)據(jù)讀取檢測器,接收并依據(jù)該檢測信號以通過一時間延 遲來產(chǎn)生一截止信號,其中該截止信號的啟動時間依據(jù)該時間延遲而決定;以及 一輸出級控制器,耦接該截止信號產(chǎn)生器,該輸出級控制器并依據(jù)該截止信號的觸發(fā) 以中斷一偏壓提供信號的產(chǎn)生。
2. 如權(quán)利要求1所述的參考存儲胞的偏壓產(chǎn)生器,其中該輸出級控制器依據(jù)該截止信 號的重置或一讀取動作信號以重新提供該偏壓提供信號的產(chǎn)生。
3. 如權(quán)利要求2所述的參考存儲胞的偏壓產(chǎn)生器,其中該讀取動作信號為一連續(xù)讀取 信號、伴隨該連續(xù)讀取信號產(chǎn)生的一地址觸發(fā)計數(shù)信號、該感測放大器致能信號、或該截止 信號。
4. 如權(quán)利要求1所述的參考存儲胞的偏壓產(chǎn)生器,其中該偏壓產(chǎn)生器依據(jù)該偏壓提供 信號以啟動或中斷提供一偏壓電壓至該串行接口快閃存儲器的參考存儲胞的柵極。
5. 如權(quán)利要求1所述的參考存儲胞的偏壓產(chǎn)生器,其中該數(shù)據(jù)讀取檢測器依據(jù)該感測 放大器致能信號被致能的轉(zhuǎn)態(tài)點來重置該檢測信號等于一第一邏輯電平,該數(shù)據(jù)讀取檢測 器并依據(jù)該感測放大器閂鎖信號被致能的轉(zhuǎn)態(tài)點來設定該檢測信號等于一第二邏輯電平, 其中該第一及該第二邏輯電平互補。
6. 如權(quán)利要求1所述的參考存儲胞的偏壓產(chǎn)生器,其中該數(shù)據(jù)讀取檢測器包括: 一第一脈波產(chǎn)生器,依據(jù)該感測放大器R鎖信號被致能的轉(zhuǎn)態(tài)點來產(chǎn)生一第一脈波信 號; 一第二脈波產(chǎn)生器,依據(jù)該感測放大器致能信號被致能的轉(zhuǎn)態(tài)點來產(chǎn)生一第二脈波信 號;以及 一 SR閂鎖器,具有重置端、設定端以及輸出端,其設定端以及重置端分別耦接該第一 及該第二脈波產(chǎn)生器,其輸出端產(chǎn)生該檢測信號。
7. 如權(quán)利要求5所述的參考存儲胞的偏壓產(chǎn)生器,其中各該第一、第二脈波產(chǎn)生器包 括: 一第一 D型觸發(fā)器,具有時脈端、數(shù)據(jù)端、重置端以及輸出端,其數(shù)據(jù)端耦接至一電源 電壓,其重置端接收該感測放大器致能信號或該感測放大器閂鎖信號; 一第二D型觸發(fā)器,具有時脈端、數(shù)據(jù)端、重置端以及輸出端,其數(shù)據(jù)端耦接至該電源 電壓,其時脈端接收一時脈信號,其重置端耦接至該第一 D型觸發(fā)器的重置端; 一第一反向器,其輸入端接收該時脈信號,其輸出端耦接至該第一 D型觸發(fā)器的時脈 端; 一或非門,其二輸入端分別耦接該第一及第二D型觸發(fā)器的輸出端;以及 一第一與門,其二輸入端分別耦接至該第一 D型觸發(fā)器的重置端以及該或非門的輸出 端,其輸出端產(chǎn)生該第一或該第二脈波信號。
8. 如權(quán)利要求1所述的參考存儲胞的偏壓產(chǎn)生器,其中該截止信號產(chǎn)生器延遲該檢測 信號以產(chǎn)生一延遲檢測信號,該截止信號產(chǎn)生器還依據(jù)該檢測信號以及該延遲檢測信號來 產(chǎn)生該截止信號。
9. 如權(quán)利要求8所述的參考存儲胞的偏壓產(chǎn)生器,其中該截止信號產(chǎn)生器包括: 一延遲器,耦接該數(shù)據(jù)讀取檢測器以接收該檢測信號,該延遲器還延遲該檢測信號該 時間延遲以產(chǎn)生該延遲檢測信號;以及 一與非門,耦接該數(shù)據(jù)讀取檢測器以及該延遲器,該與非門接收該延遲檢測信號以及 該檢測信號以產(chǎn)生該截止信號。
10. 如權(quán)利要求1所述的參考存儲胞的偏壓產(chǎn)生器,其中該輸出級控制器針對該截止 信號分別與該感測放大器致能信號以及該感測放大器閂鎖信號進行邏輯運算以產(chǎn)生一感 測放大器致能輸出信號以及一感測放大器閂鎖輸出信號。
11. 如權(quán)利要求10所述的參考存儲胞的偏壓產(chǎn)生器,其中該感測放大器致能輸出信號 以及該感測放大器閂鎖輸出信號在下降緣與該感測放大器致能信號以及該感測放大器閂 鎖信號不同步。
12. 如權(quán)利要求11所述的參考存儲胞的偏壓產(chǎn)生器,其中該輸出級控制器包括: 一第一與門,接收該讀取模式信號及該截止信號; 一第二與門,接收該截止信號以及該感測放大器閂鎖信號,并產(chǎn)生該感測放大器閂鎖 輸出信號; 一第三與門,接收該截止信號以及該感測放大器致能信號,并產(chǎn)生該感測放大器致能 輸出信號; 一偏壓產(chǎn)生控制器,耦接該第一與門的輸出端,并依據(jù)該第一與門的輸出端的信號產(chǎn) 生該偏壓提供信號;以及 一電壓提供器,耦接該偏壓產(chǎn)生控制器,接收并依據(jù)該偏壓提供信號以提供一偏壓電 壓。
13. 如權(quán)利要求11所述的參考存儲胞的偏壓產(chǎn)生器,其中該輸出級控制器包括: 一第一或門,其一輸入端接收該讀取模式信號另一輸入端接收一讀取動作信號; 一參考存儲胞觸發(fā)邏輯電路,耦接至該第一或門的輸出端; 一反向器,其輸入端接收該讀取模式信號; 一脈波產(chǎn)生器,接收該截止信號還依據(jù)該截止信號產(chǎn)生一截止信號脈波; 一第二或門,其輸入端分別耦接至該反向器與該脈波產(chǎn)生器的輸出端; 一第一與門,其第一及第二輸入端分別接收該截止信號以及該感測放大器閂鎖信號, 其輸出端產(chǎn)生該感測放大器閂鎖輸出信號; 一第二與門,其第一及第二輸入端分別接收該截止信號以及該感測放大器致能信號, 其輸出端產(chǎn)生該感測放大器致能輸出信號; 一 SR閂鎖器,具有重置端、設定端以及輸出端,該SR閂鎖器的重置端及設定端分別耦 接至該第二或門的輸出端及該參考存儲胞觸發(fā)邏輯電路; 一偏壓產(chǎn)生控制器,f禹接該SR R鎖器的輸出端,并依據(jù)該SR R鎖器的輸出端的信號來 產(chǎn)生該偏壓提供信號;以及 一電壓提供器,耦接該偏壓產(chǎn)生控制器以接收該偏壓提供信號,并依據(jù)該偏壓提供信 號以啟動或中斷提供該偏壓電壓至該參考存儲胞的柵極。
14. 一種參考存儲胞的偏壓電壓的提供方法,適用于一串行接口快閃存儲器,包括: 接收一感測放大器致能信號以及一感測放大器R鎖信號,依據(jù)該感測放大器致能信號 以及該感測放大器閂鎖信號的轉(zhuǎn)態(tài)點來產(chǎn)生一檢測信號; 依據(jù)該檢測信號以通過一時間延遲來產(chǎn)生一截止信號,其中該截止信號的啟動時間依 據(jù)該時間延遲而決定;以及 依據(jù)該截止信號的觸發(fā)以中斷一偏壓提供信號的產(chǎn)生。
15. 如權(quán)利要求14所述的參考存儲胞的偏壓電壓的提供方法,其中還包括: 針對該截止信號分別與一感測放大器致能信號以及該感測放大器閂鎖信號進行邏輯 運算以產(chǎn)生一感測放大器致能輸出信號以及一感測放大器閂鎖輸出信號。
16. 如權(quán)利要求15所述的參考存儲胞的偏壓電壓的提供方法,其中該感測放大器致能 輸出信號以及該感測放大器閂鎖輸出信號在下降緣與該感測放大器致能信號以及該感測 放大器閂鎖信號不同步。
17. 如權(quán)利要求14所述的參考存儲胞的偏壓電壓的提供方法,其中依據(jù)該截止信號的 觸發(fā)以中斷該偏壓提供信號的步驟還包括: 依據(jù)該截止信號的重置或一讀取動作信號以重新提供該偏壓提供信號的產(chǎn)生。
18. 如權(quán)利要求14所述的參考存儲胞的偏壓電壓的提供方法,其中還包括依據(jù)該偏壓 提供信號以提供一偏壓電壓至該串行接口快閃存儲器的參考存儲胞的柵極。
19. 如權(quán)利要求14所述的參考存儲胞的偏壓電壓的提供方法,其中依據(jù)該讀取致能信 號以及該感測放大器閂鎖信號的轉(zhuǎn)態(tài)點來產(chǎn)生該檢測信號的步驟包括: 依據(jù)該讀取信號被致能的轉(zhuǎn)態(tài)點來重置該檢測信號等于一第一邏輯電平;以及 依據(jù)該感測放大器閂鎖信號被致能的轉(zhuǎn)態(tài)點來設定該檢測信號等于一第二邏輯電平, 其中該第一及該第二邏輯電平互補。
20. 如權(quán)利要求14所述的參考存儲胞的偏壓電壓的提供方法,其中依據(jù)該檢測信號以 通過該時間延遲來產(chǎn)生該截止信號的步驟包括: 延遲該檢測信號以產(chǎn)生一延遲檢測信號;以及 依據(jù)該檢測信號以及該延遲檢測信號來產(chǎn)生該截止信號。
【文檔編號】G11C7/16GK104217746SQ201310209704
【公開日】2014年12月17日 申請日期:2013年5月30日 優(yōu)先權(quán)日:2013年5月30日
【發(fā)明者】林宏學 申請人:華邦電子股份有限公司