本公開(kāi)大體來(lái)說(shuō)涉及一種鎖存電路及一種調(diào)整方法,且更具體來(lái)說(shuō),本公開(kāi)涉及用于對(duì)存儲(chǔ)器裝置的內(nèi)部寫入等待時(shí)間信號(hào)進(jìn)行調(diào)整的一種數(shù)據(jù)選通鎖存電路及調(diào)整方法。
背景技術(shù):
1、請(qǐng)參照?qǐng)D1,圖1示出數(shù)據(jù)選通(data?strobe,dqs)信號(hào)及內(nèi)部寫入等待時(shí)間信號(hào)的時(shí)序圖。大體來(lái)說(shuō),存儲(chǔ)器裝置根據(jù)dqs信號(hào)s_dqs及內(nèi)部寫入等待時(shí)間信號(hào)s_iwl實(shí)行寫入操作。第五代聯(lián)合電子裝置工程委員會(huì)(joint?electron?device?engineeringcouncil,jedec)雙倍數(shù)據(jù)速率(double?data?rate5,ddr5)(jedec?ddr5)標(biāo)準(zhǔn)教示了dqs信號(hào)s_dqs具有兩個(gè)脈波。當(dāng)dqs信號(hào)s_dqs的第二脈波處于內(nèi)部寫入等待時(shí)間信號(hào)s_iwl的脈波寬度twlp中時(shí),存儲(chǔ)器裝置實(shí)行寫入操作。
2、然而,基于實(shí)際的設(shè)計(jì)要求,可修改dqs信號(hào)s_dqs的脈波數(shù)目。舉例來(lái)說(shuō),可在寫入均衡訓(xùn)練(write?leveling?training)之后修改dqs信號(hào)s_dqs的脈波數(shù)目。應(yīng)注意,修改后的dqs信號(hào)s_dqs可能與內(nèi)部寫入等待時(shí)間信號(hào)s_iwl的時(shí)序不匹配。因此,寫入操作可能會(huì)異常。
技術(shù)實(shí)現(xiàn)思路
1、本公開(kāi)提供用于對(duì)存儲(chǔ)器裝置的內(nèi)部寫入等待時(shí)間信號(hào)進(jìn)行調(diào)整的一種數(shù)據(jù)選通鎖存電路及一種調(diào)整方法。數(shù)據(jù)選通鎖存電路及調(diào)整方法根據(jù)數(shù)據(jù)選通(dqs)信號(hào)來(lái)對(duì)內(nèi)部寫入等待時(shí)間信號(hào)進(jìn)行調(diào)整。
2、本公開(kāi)的數(shù)據(jù)選通(dqs)鎖存電路用于對(duì)存儲(chǔ)器裝置的內(nèi)部寫入等待時(shí)間信號(hào)進(jìn)行調(diào)整。dqs鎖存電路包括接收器、計(jì)數(shù)電路及時(shí)序調(diào)整電路。接收器接收dqs信號(hào)。計(jì)數(shù)電路耦接到接收器。計(jì)數(shù)電路對(duì)dqs信號(hào)的至少一個(gè)脈波進(jìn)行計(jì)數(shù)以產(chǎn)生調(diào)整值。時(shí)序調(diào)整電路耦接到計(jì)數(shù)電路。時(shí)序調(diào)整電路根據(jù)調(diào)整值來(lái)對(duì)內(nèi)部寫入等待時(shí)間信號(hào)的時(shí)序進(jìn)行調(diào)整。
3、本公開(kāi)的調(diào)整方法用于對(duì)存儲(chǔ)器裝置的內(nèi)部寫入等待時(shí)間信號(hào)進(jìn)行調(diào)整。調(diào)整方法包括:接收數(shù)據(jù)選通(dqs)信號(hào);由計(jì)數(shù)電路對(duì)dqs信號(hào)的至少一個(gè)脈波進(jìn)行計(jì)數(shù)以產(chǎn)生調(diào)整值;以及由時(shí)序調(diào)整電路根據(jù)調(diào)整值來(lái)對(duì)內(nèi)部寫入等待時(shí)間信號(hào)的時(shí)序進(jìn)行調(diào)整。
4、基于以上內(nèi)容,dqs鎖存電路及調(diào)整方法根據(jù)與所述至少一個(gè)脈波的數(shù)目相關(guān)聯(lián)的調(diào)整值來(lái)對(duì)內(nèi)部寫入等待時(shí)間信號(hào)進(jìn)行調(diào)整。dqs鎖存電路及調(diào)整方法使得內(nèi)部寫入等待時(shí)間信號(hào)的時(shí)序與dqs信號(hào)的時(shí)序相匹配。因此,即使dqs信號(hào)被修改,存儲(chǔ)器裝置的寫入操作也是正常的。
5、為使前述內(nèi)容更易于理解,以下詳細(xì)闡述伴有附圖的若干實(shí)施例。
1.一種的數(shù)據(jù)選通鎖存電路,用于對(duì)存儲(chǔ)器裝置的內(nèi)部寫入等待時(shí)間信號(hào)進(jìn)行調(diào)整,所述數(shù)據(jù)選通鎖存電路包括:
2.根據(jù)權(quán)利要求1所述的數(shù)據(jù)選通鎖存電路,其中所述計(jì)數(shù)電路包括:
3.根據(jù)權(quán)利要求2所述的數(shù)據(jù)選通鎖存電路,其中所述觸發(fā)電路由觸發(fā)器實(shí)施。
4.根據(jù)權(quán)利要求2所述的數(shù)據(jù)選通鎖存電路,其中:
5.根據(jù)權(quán)利要求2所述的數(shù)據(jù)選通鎖存電路,其中:
6.根據(jù)權(quán)利要求1所述的數(shù)據(jù)選通鎖存電路,其中所述調(diào)整值與所述至少一個(gè)脈波的數(shù)目成比例。
7.根據(jù)權(quán)利要求1所述的數(shù)據(jù)選通鎖存電路,其中:
8.根據(jù)權(quán)利要求7所述的數(shù)據(jù)選通鎖存電路,其中當(dāng)所述調(diào)整值等于所述預(yù)設(shè)值時(shí),所述時(shí)序調(diào)整電路停止對(duì)所述內(nèi)部寫入等待時(shí)間信號(hào)的所述時(shí)序進(jìn)行調(diào)整。
9.一種調(diào)整存儲(chǔ)器裝置的內(nèi)部寫入等待時(shí)間信號(hào)的調(diào)整方法,包括:
10.根據(jù)權(quán)利要求9所述的調(diào)整方法,其中所述對(duì)所述數(shù)據(jù)選通信號(hào)的所述至少一個(gè)脈波進(jìn)行計(jì)數(shù)以產(chǎn)生所述調(diào)整值的步驟包括:
11.根據(jù)權(quán)利要求10所述的調(diào)整方法,其中所述獲得所述數(shù)據(jù)選通信號(hào)的所述至少一個(gè)脈波的所述至少一個(gè)邊沿的步驟包括:
12.根據(jù)權(quán)利要求10所述的調(diào)整方法,其中所述獲得所述數(shù)據(jù)選通信號(hào)的所述至少一個(gè)脈波的所述至少一個(gè)邊沿的步驟包括:
13.根據(jù)權(quán)利要求9所述的調(diào)整方法,其中所述調(diào)整值與所述至少一個(gè)脈波的數(shù)目成比例。
14.根據(jù)權(quán)利要求9所述的調(diào)整方法,其中所述對(duì)所述內(nèi)部寫入等待時(shí)間信號(hào)的所述時(shí)序進(jìn)行調(diào)整的步驟包括:
15.根據(jù)權(quán)利要求14所述的調(diào)整方法,還包括: