国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      移位寄存器、柵極驅(qū)動電路、陣列基板和顯示裝置的制造方法

      文檔序號:10654602閱讀:712來源:國知局
      移位寄存器、柵極驅(qū)動電路、陣列基板和顯示裝置的制造方法
      【專利摘要】本申請實施例提供一種移位寄存器、包括該移位寄存器的柵極驅(qū)動電路、包括該柵極驅(qū)動電路的陣列基板以及包括該陣列基板的顯示面板,其中,移位寄存器包括:第一開關(guān)至第七開關(guān)、第一節(jié)點和第二節(jié)點,以及輸出信號端,其中,第四開關(guān)由第一控制信號控制,用于將第二電平信號傳輸至第二節(jié)點,而不再由第一節(jié)點控制,從而避免第一節(jié)點和第二節(jié)點互相控制和影響,造成移位寄存器穩(wěn)定性差,導致電路無法正常工作的問題,提升移位寄存器穩(wěn)定性的同時,提升了顯示面板的顯示效果。
      【專利說明】
      移位寄存器、柵極驅(qū)動電路、陣列基板和顯示裝置
      技術(shù)領(lǐng)域
      [0001]本發(fā)明涉及顯示技術(shù)領(lǐng)域,更具體地說,涉及一種移位寄存器、柵極驅(qū)動電路、陣列基板和顯示裝置。
      【背景技術(shù)】
      [0002]隨著顯示技術(shù)的不斷發(fā)展,各類顯示器應(yīng)用而生,如液晶顯示器,有機發(fā)光顯示器等,逐漸成為時下顯示行業(yè)的主流產(chǎn)品。在顯示器中,一般地,由驅(qū)動電路為顯示器中的像素單元提供驅(qū)動信號,例如柵極驅(qū)動信號,是由位于顯示器側(cè)邊上的柵極驅(qū)動電路,為顯示器像素單元的柵極提供驅(qū)動信號,以驅(qū)動對應(yīng)的像素單元呈現(xiàn)所需的顯示狀態(tài)。
      [0003]顯示器中的驅(qū)動電路一般由移位寄存器組成,各級移位寄存器相互級聯(lián)以將脈沖信號逐級傳輸給逐行像素單元,移位寄存器一般由數(shù)個開關(guān)單元相互電連接所組成,在實際工作的過程中,通常由于移位寄存器的穩(wěn)定性較差而發(fā)生輸出波形的失真和紊亂等現(xiàn)象,移位寄存器中不同節(jié)點之間的相互干擾作用而引起的電路振蕩是移位寄存器穩(wěn)定性差的主要原因之一,因此,如何提升移位寄存器的穩(wěn)定性是提升顯示器顯示質(zhì)量亟待解決的重要問題。

      【發(fā)明內(nèi)容】

      [0004]有鑒于此,本發(fā)明提供了一種移位寄存器、柵極驅(qū)動電路、陣列基板和顯示裝置,以提高移位寄存器以及包括該移位寄存器的柵極驅(qū)動電路、陣列基板和顯示裝置等的穩(wěn)定性。
      [0005]為實現(xiàn)上述目的,本發(fā)明提供如下技術(shù)方案:
      [0006]—種移位寄存器,包括第一開關(guān)至第七開關(guān)、第一節(jié)點和第二節(jié)點,以及輸出信號端;
      [0007]所述第一開關(guān)由第一輸入信號控制,用于將第一電平信號傳輸至所述第一節(jié)點;
      [0008]所述第二開關(guān)由第二輸入信號控制,用于將第二電平信號傳輸至所述第一節(jié)點;
      [0009]所述第三開關(guān)由所述第二節(jié)點的電平控制,用于將所述第二電平信號傳輸至所述第一節(jié)點;
      [0010]所述第四開關(guān)由第一控制信號控制,用于將所述第二電平信號傳輸至所述第二節(jié)占.V ,
      [0011]所述第五開關(guān)由所述第一節(jié)點的電平控制,用于將第一時鐘信號傳輸至所述輸出信號端;
      [0012]所述第六開關(guān)由所述第二節(jié)點的電平控制,用于將所述第二電平信號傳輸至所述輸出信號端;
      [0013]所述第七開關(guān)由第二時鐘信號控制,用于將所述第二電平信號傳輸至所述輸出信號端;
      [0014]其中,所述移位寄存器還包括第一控制信號端,所述第一控制信號端向所述第四開關(guān)的控制端提供所述第一控制信號。
      [0015]—種柵極驅(qū)動電路,所述柵極驅(qū)動電路包括η級移位寄存器,所述η級移位寄存器包括m個移位寄存器組,每一所述移位寄存器組中的移位寄存器以級聯(lián)方式電連接,所述移位寄存器為上述移位寄存器,m,η為正整數(shù),且m> I,η> I。
      [0016]—種陣列基板,包括多條柵極線、與所述柵極線絕緣相交的多條數(shù)據(jù)線、由所述柵極線和所述數(shù)據(jù)線圍合而成呈陣列排布的像素陣列和設(shè)置在所述陣列基板至少一側(cè)的上述柵極驅(qū)動電路,每一所述移位寄存器的輸出端與一條所述柵極線相連。
      [0017]一種顯示裝置,包括上述陣列基板。
      [0018]與現(xiàn)有技術(shù)相比,本發(fā)明所提供的技術(shù)方案具有以下優(yōu)點:
      [0019]本發(fā)明所提供的移位寄存器,包括:第一開關(guān)至第七開關(guān)、第一節(jié)點和第二節(jié)點,輸出信號端和第一控制信號端,其中,所述第四開關(guān)由第一控制信號端提供的第一控制信號控制,用于將所述第二電平信號傳輸至所述第二節(jié)點,而所述第一控制信號端不受所述第一節(jié)點的電壓影響,從而使得所述第二節(jié)點不再由所述第一節(jié)點控制,從而避免第一節(jié)點和第二節(jié)點互相控制和影響,避免了移位寄存器輸出波形的失真或紊亂現(xiàn)象,提高了移位寄存器的穩(wěn)定性。
      【附圖說明】
      [0020]為了更清楚地說明本發(fā)明實施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的實施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)提供的附圖獲得其他的附圖。
      [0021]圖1為本發(fā)明一個實施例所提供的移位寄存器的結(jié)構(gòu)示意圖;
      [0022]圖2為本發(fā)明另一個實施例所提供的移位寄存器的結(jié)構(gòu)示意圖;
      [0023]圖3為本發(fā)明一個實施例所提供的柵極驅(qū)動電路的結(jié)構(gòu)示意圖;
      [0024]圖4為圖3中柵極驅(qū)動電路的第i級移位寄存器的結(jié)構(gòu)示意圖;
      [0025]圖5為本發(fā)明一個實施例所提供的陣列基板的結(jié)構(gòu)示意圖。
      【具體實施方式】
      [0026]下面將結(jié)合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術(shù)方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本發(fā)明一部分實施例,而不是全部的實施例?;诒景l(fā)明中的實施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他實施例,都屬于本發(fā)明保護的范圍。
      [0027]正如【背景技術(shù)】部分所述,現(xiàn)有技術(shù)中移位寄存器的穩(wěn)定性較差,從而導致包括該移位寄存器的柵極驅(qū)動電路和顯示裝置的穩(wěn)定性也相對較差。
      [0028]—般地,移位寄存器中包含使得移位寄存器所輸出波形變化的重要節(jié)點,如當輸出波形為一個高電平脈沖時,移位寄存器中具有使得輸出波形呈現(xiàn)高電平的上拉節(jié)點和使其回復(fù)低電平的下拉節(jié)點,當上拉節(jié)點與下拉節(jié)點相互控制并相互干擾時,易產(chǎn)生電路振蕩問題,移位寄存器所輸出的波形容易發(fā)生失真或紊亂等現(xiàn)象,從而使得移位寄存器的穩(wěn)定性較差,影響了顯示器的顯示效果。
      [0029]本發(fā)明實施例提供了一種移位寄存器,如圖1所示,圖1為本發(fā)明一個實施例所提供的移位寄存器的結(jié)構(gòu)示意圖,其中,該移位寄存器包括:第一開關(guān)至第七開關(guān)T0-T6、第一節(jié)點HJ和第二節(jié)點H),以及輸出信號端Gn;第一開關(guān)TO由第一輸入信號SET控制,用于將第一電平信號VGH傳輸至第一節(jié)點PU;第二開關(guān)Tl由第二輸入信號Gn+Ι控制,用于將第二電平信VGL號傳輸至第一節(jié)點PU;第三開關(guān)T2由第二節(jié)點PD的電平控制,用于將第二電平信號VGL傳輸至第一節(jié)點PU;第四開關(guān)T3由第一控制信號控制,用于將第二電平信號VGL傳輸至第二節(jié)點H);第五開關(guān)T4由第一節(jié)點PU的電平控制,用于將第一時鐘信號CKB傳輸至輸出信號端Gn;第六開關(guān)T5由第二節(jié)點H)的電平控制,用于將第二電平信號VGL傳輸至輸出信號端Gn;第七開關(guān)T6由第二時鐘信號CK控制,用于將第二電平信號VGL傳輸至輸出信號端Gn;其中,移位寄存器還包括第一控制信號端10,第一控制信號端10向第四開關(guān)T3的控制端提供第一控制信號。
      [0030]本發(fā)明實施例所提供的移位寄存器中,第四開關(guān)由第一控制信號端提供的第一控制信號控制,用于將第二電平信號傳輸至第二節(jié)點,而第一控制信號端不受第一節(jié)點的電壓影響,從而使得第二節(jié)點不再由第一節(jié)點控制,從而避免了當?shù)谝还?jié)點出現(xiàn)問題時,第二節(jié)點也無法正常工作的問題,提高了移位寄存器的穩(wěn)定性。
      [0031]在本發(fā)明的一個實施例中,如圖2所示,圖2為本發(fā)明另一個實施例所提供的移位寄存器的結(jié)構(gòu)示意圖,其中,移位寄存器還包括控制信號源20,控制信號源20與第一控制信號端10電連接,為第一控制信號端10提供第一控制信號,通過第一控制信號端10將第一控制信號傳輸給第四開關(guān)T3,控制第四開關(guān)T3的導通與截止。但本發(fā)明對此并不做限定,在本發(fā)明的其他實施例中,移位寄存器通過級聯(lián)的方式應(yīng)用于柵極驅(qū)動電路時,第一控制信號端還可以與其他移位寄存器的輸出端電連接,由其他移位寄存器的輸出信號進行控制,以簡化移位寄存器和包括該移位寄存器的柵極驅(qū)動電路的電路結(jié)構(gòu),其具體電連接關(guān)系在后文中進行描述,這里不再贅述。
      [0032]在本發(fā)明的一個可選實施例中,第一電平信號VGH為高電平信號,第二電平信號VGL為低電平信號,第一節(jié)點PU為上拉節(jié)點,第二節(jié)點PD為下拉節(jié)點,第二時鐘信號CK為第一時鐘信號CKB的反向信號。但本發(fā)明對此并不做限定,具體視情況而定。
      [0033]在本發(fā)明的一個實施例中,移位寄存器還包括:第一輸入信號端、第二輸入信號端、第一時鐘信號端、第二時鐘信號端、第一電平信號端和第二電平信號端;其中,第一輸入信號端用于接收第一輸入信號SET,第二輸入信號端用于接收第二輸入信號Gn+Ι,第一時鐘信號端用于接收第一時鐘信號CKB,第二時鐘信號端用于接收第二時鐘信號CK,第一電平信號端用于接收第一電平信號VGH,第二電平信號端用于接收第二電平信號VGL,且,第一開關(guān)TO的控制端與第一輸入信號端連接,第一開關(guān)TO的第一端與第一電平信號端連接,第一開關(guān)TO的第二端與第一節(jié)點PU連接;第二開關(guān)Tl的控制端與第二輸入信號端連接,第二開關(guān)Tl的第一端與第二電平信號端連接,第二開關(guān)Tl的第二端與第一節(jié)點PU連接;第三開關(guān)T2的控制端與第二節(jié)點PD連接,第三開關(guān)T2的第一端與第二電平信號端連接,第三開關(guān)T2的第二端與第一節(jié)點PU連接;第四開關(guān)T3的控制端與第一控制信號端連接,第四開關(guān)T3的第一端與第二電平信號端連接,第四開關(guān)T3的第二端與第二節(jié)點PD連接;第五開關(guān)T4的控制端與第一節(jié)點PU連接,第五開關(guān)T4的第一端與第一時鐘信號輸入端連接,第五開關(guān)T4的第二端與輸出信號端連接;第六開關(guān)T5的控制端與第二節(jié)點H)連接,第六開關(guān)T5的第一端與第二電平信號端連接,第六開關(guān)T5的第二端與輸出信號端連接;第七開關(guān)T6的控制端與第二時鐘信號端連接,第七開關(guān)Τ6的第一端與第二電平信號端連接,第七開關(guān)Τ6的第二端與輸出信號端連接。
      [0034]需要說明的是,在上述實施例中,第一輸入信號端的信號來源可以為觸發(fā)信號源輸出的觸發(fā)信號STP,也可以為與該移位寄存器位于同一組的上一級或下一級移位寄存器的輸出信號,同理,第二輸入信號端的信號來源也可以為與該移位寄存器位于同一組的下一級或上一級移位寄存器的輸出信號,本發(fā)明對此并不做限定,具體視包括該移位寄存器的驅(qū)動電路的掃描方式和該移位寄存器在該驅(qū)動電路中的電連接位置而定。
      [0035]在本發(fā)明的一個實施例中,移位寄存器還包括:第一電容Cl和第二電容C2,其中,第一電容Cl的第一端與第一時鐘信號端連接,第一電容Cl的第二端與第二節(jié)點H)連接;第二電容C2的第一端與第一節(jié)點PU連接,第二電容C2的第二端與輸出信號端連接。在本實施例中,第一電容Cl用于在第四開關(guān)T3截止時,將第一時鐘信號耦合至第二節(jié)點ro,使得第二節(jié)點PD隨著第一時鐘信號的變化而變化;第二電容C2用于在第五開關(guān)T4截止時,將輸出信號端輸出的信號耦合至第一節(jié)點PU,使得第一節(jié)點HJ的信號隨著輸出信號端輸出的信號的變化而變化。
      [0036]在本發(fā)明的一個實施例中,移位寄存器還包括:第八開關(guān)T7和第九開關(guān)T8,其中,第八開關(guān)T7由復(fù)位信號Reset控制,用于將第二電平信號VGL傳輸至第一節(jié)點PU;第九開關(guān)T8由復(fù)位信號Reset控制,用于將第二電平信號VGL傳輸至輸出端。
      [0037]可選的,在本發(fā)明的一個具體實施例中,移位寄存器還包括:復(fù)位信號端,用于接收復(fù)位信號Reset;第八開關(guān)T7的控制端與復(fù)位信號端連接,第八開關(guān)T7的第一端與第二電平信號端連接,第八開關(guān)T7的第二端與第一節(jié)點PU連接;第九開關(guān)T8的控制端與復(fù)位信號端連接,第九開關(guān)T8的第一端與第二電平信號端連接,第九開關(guān)T8的第二端與輸出信號端連接。需要說明的是,在本發(fā)明實施例中,復(fù)位信號端的輸入信號可以來源于復(fù)位信號源,也可以來源于與該移位寄存器位于同一組的上一級或下一級移位寄存器的輸出信號端輸出的信號,本發(fā)明對此并不做限定,具體視情況而定。
      [0038]在本發(fā)明的一個可選實施例中,第一開關(guān)TO至第九開關(guān)T8為PMOS晶體管或匪OS晶體管,第一開關(guān)至第九開關(guān)T0-T8的控制端為晶體管的柵極,第一端和第二端分別為晶體管的源極和漏極。
      [0039]由上所述可知,本發(fā)明實施例所提供的移位寄存器中,第四開關(guān)由第一控制信號端提供的第一控制信號控制,用于將第二電平信號傳輸至第二節(jié)點,而第一控制信號端不受第一節(jié)點的電壓影響,從而使得第二節(jié)點不再由第一節(jié)點控制,從而避免了當?shù)谝还?jié)點出現(xiàn)問題時,第二節(jié)點也無法正常工作的問題,提高了移位寄存器的穩(wěn)定性。
      [0040]相應(yīng)的,本發(fā)明實施例還提供了一種柵極驅(qū)動電路,如圖3所示,圖3為本發(fā)明一個實施例所提供的柵極驅(qū)動電路的電路結(jié)構(gòu)示意圖,其中,柵極驅(qū)動電路包括:n級移位寄存器,η級移位寄存器包括m個移位寄存器組,每一移位寄存器組中的移位寄存器以級聯(lián)方式電連接,移位寄存器為上述任一實施例所提供的移位寄存器,m,n為正整數(shù),且m>l,n>l。具體的,在本發(fā)明實施例中,當柵極驅(qū)動電路正向掃描時,位于同一移位寄存器組中第一級移位寄存器的第一輸入信號控制端與外界觸發(fā)信號STP電連接,其余各移位寄存器的信號輸出端與其下一級的移位寄存器的第一輸入信號端電連接;當柵極驅(qū)動電路反向掃描時,位于同一移位寄存器組中最后一級移位寄存器的第一輸入信號端與外界觸發(fā)信號STP電連接,其余各移位寄存器的信號輸出端與其上一級的移位寄存器的第一輸入信號端電連接。
      [0041]在本發(fā)明的一個實施例中,每一移位寄存器中的第一控制信號端L3電連接一個控制信號源,由控制信號源提供第一控制信號;在本發(fā)明的另一個實施例中,η級移位寄存器中所有移位寄存器或位于同一移位寄存器組中的各移位寄存器的第一控制信號端L3電連接同一控制信號源,由控制信號源分別為其提供對應(yīng)的第一控制信號端提供第一控制信號,以簡化柵極驅(qū)動電路的結(jié)構(gòu);在本發(fā)明的又一個實施例中,柵極驅(qū)動電路中不設(shè)置控制信號源,每一移位寄存器中的第一控制信號端電連接至其他移位寄存器,由其他移位寄存器提供第一控制信號。
      [0042]本發(fā)明實施例所提供的柵極驅(qū)動電路中,各移位寄存器的第四開關(guān)由第一控制信號端提供的第一控制信號控制,用于將第二電平信號傳輸至第二節(jié)點,而第一控制信號端不受第一節(jié)點的電壓影響,從而使得第二節(jié)點不再由第一節(jié)點控制,從而避免了當?shù)谝还?jié)點出現(xiàn)問題時,第二節(jié)點也無法正常工作的問題,提高了移位寄存器的穩(wěn)定性,進而提高了柵極驅(qū)動電路的穩(wěn)定性。下面以當柵極驅(qū)動電路中不設(shè)置控制信號源,每一移位寄存器中的第一控制信號端電連接至其他移位寄存器,由其他移位寄存器提供第一控制信號為例,對本發(fā)明實施例所提供的柵極驅(qū)動電路進行說明。
      [0043]在本發(fā)明的一個實施例中,當柵極驅(qū)動電路的掃描方式為正向掃描時,如圖3所示,第i級移位寄存器的第一控制信號端接收第1-Ι級移位寄存器的輸出信號,第i級移位寄存器與第1-ι級移位寄存器分別屬于兩個移位寄存器組,另外,參考圖4,圖4是圖3中柵極驅(qū)動電路的第i級移位寄存器的結(jié)構(gòu)示意圖,其中,第i級移位寄存器的第一控制信號端接收第1-Ι級移位寄存器的輸出信號Gn-1,用于對下拉節(jié)點H)進行控制;在本發(fā)明的另一個實施例中,當柵極驅(qū)動電路的掃描方式為反向掃描時,第i級移位寄存器的第一控制信號端接收第i+Ι級移位寄存器的輸出信號,第i級移位寄存器與第i+Ι級移位寄存器分別屬于兩個移位寄存器組。需要說明的是,雖然本發(fā)明實施例的附圖是以η級移位寄存器包括2個移位寄存器組進行示意的,但本發(fā)明對此并不做限定,當3個、4個或更多個級移位寄存器組時,上述各級移位寄存器的電連接關(guān)系同樣適用。
      [0044]在本發(fā)明的又一個實施例中,當η級移位寄存器包括3個移位寄存器組時,當柵極驅(qū)動電路的掃描方式為正向掃描時,第i級移位寄存器的第一控制信號端接收第1-Ι或第i_2級移位寄存器的輸出信號,第i級移位寄存器與第1-Ι級移位寄存器、第i_2級移位寄存器分別屬于不同的移位寄存器組;在本發(fā)明的另一個實施例中,當柵極驅(qū)動電路的掃描方式為反向掃描時,第i級移位寄存器的第一控制信號端接收第i + Ι或第i+2級移位寄存器的輸出信號,第i級移位寄存器與第i+Ι級移位寄存器、第i+2級移位寄存器分別屬于不同移位寄存器組。
      [0045]同理,當η級移位寄存器包括m個移位寄存器組時,當柵極驅(qū)動電路的掃描方式為正向掃描時,第i級移位寄存器的第一控制信號端接收第1-ρ級移位寄存器的輸出信號,第i級移位寄存器與第1-ρ級移位寄存器分別屬于不同的移位寄存器組;在本發(fā)明的另一個實施例中,當柵極驅(qū)動電路的掃描方式為反向掃描時,第i級移位寄存器的第一控制信號端接收第i+P級移位寄存器的輸出信號,第i級移位寄存器與第i+P級移位寄存器分別屬于不同移位寄存器組。其中,P可以為[I,m)中的任一正整數(shù),包括端點值I,但不包括端點值m。
      [0046]需要說明的是,在上述任一實施例中,位于不同組同一行的移位寄存器的觸發(fā)信號之間有預(yù)設(shè)時間的信號延遲,其中,預(yù)設(shè)時間大于零,小于一個脈沖的寬度。
      [0047]在本發(fā)明的一個實施例中,柵極驅(qū)動電路還包括:輸入信號線、時鐘信號線以及復(fù)位信號線,其中,輸入信號線向每一移位寄存器組的第一級移位寄存器提供觸發(fā)信號STP,每一移位寄存器組中的其余各級移位寄存器的第一輸入信號為前一級移位寄存器的輸出信號,和/或,輸入信號線向每一移位寄存器組的最后一級移位寄存器提供觸發(fā)信號STP,每一移位寄存器組中的其余各級移位寄存器的第二輸入信號為后一級移位寄存器的輸出信號;各時鐘信號線向各移位寄存器組中的移位寄存器提供第一時鐘信號CKB和第二時鐘信號CK;復(fù)位信號線向各移位寄存器組中的移位寄存器提供復(fù)位信號Reset,使移位寄存器處于復(fù)位狀態(tài)。可選的,在本發(fā)明的一個實施例中,當各輸入信號線向每一移位寄存器組的第一級移位寄存器提供第一輸入信號,每一移位寄存器組中的其余各級移位寄存器的第一輸入信號為前一級移位寄存器的輸出信號時,各移位寄存器對應(yīng)的復(fù)位信號線的信號來源于與其位于同一移位寄存器組的下一級移位寄存器的輸出信號端輸出的信號;當各輸入信號線向每一移位寄存器組的最后一級移位寄存器提供第二輸入信號,每一移位寄存器組中的其余各級移位寄存器的第二輸入信號為后一級移位寄存器的輸出信號時,各移位寄存器對應(yīng)的復(fù)位信號線的信號來源于與其位于同一移位寄存器組的上一級移位寄存器的輸出信號端輸出的信號,以簡化柵極驅(qū)動電路的電路結(jié)構(gòu),但本發(fā)明對此并不做限定,具體視情況而定。
      [0048]此外,本發(fā)明實施例還提供了一種陣列基板及包括該陣列基板的顯示面板。如圖5所示,圖5為本發(fā)明一個實施例所提供的陣列基板的結(jié)構(gòu)示意圖,該陣列基板包括:多條柵極線Gate、與柵極線Gate絕緣相交的多條數(shù)據(jù)線S、由柵極線Gate和數(shù)據(jù)線S圍合而成呈陣列排布的像素陣列100和設(shè)置在陣列基板至少一側(cè)的上述任一實施例所提供的柵極驅(qū)動電路200,每一移位寄存器(圖中未示出)的輸出端與一條柵極線相連,圖中所示柵極線的數(shù)量僅為示例,具體數(shù)量視具體的情況而定,在此不再贅述。
      [0049]綜上所述,本發(fā)明實施例所提供的移位寄存器、包括該移位寄存器的柵極驅(qū)動電路、包括該柵極驅(qū)動電路的陣列基板以及包括該陣列基板的顯示面板,包括:第一開關(guān)至第七開關(guān)、第一節(jié)點和第二節(jié)點,以及輸出信號端,其中,第四開關(guān)由第一控制信號控制,用于將第二電平信號傳輸至第二節(jié)點,而不再由第一節(jié)點控制,從而避免了當?shù)谝还?jié)點出現(xiàn)問題時,第二節(jié)點也無法正常工作的問題,提高了移位寄存器的穩(wěn)定性,進而提高了包括該移位寄存器的柵極驅(qū)動電路和包括該柵極驅(qū)動電路的陣列基板、包括該陣列基板的顯示裝置的穩(wěn)定性。
      [0050]本說明書中各個實施例采用遞進的方式描述,每個實施例重點說明的都是與其他實施例的不同之處,各個實施例之間相同相似部分互相參見即可。對于實施例公開的裝置而言,由于其與實施例公開的方法相對應(yīng),所以描述的比較簡單,相關(guān)之處參見方法部分說明即可。
      [0051]對所公開的實施例的上述說明,使本領(lǐng)域?qū)I(yè)技術(shù)人員能夠?qū)崿F(xiàn)或使用本發(fā)明。對這些實施例的多種修改對本領(lǐng)域的專業(yè)技術(shù)人員來說將是顯而易見的,本文中所定義的一般原理可以在不脫離本發(fā)明的精神或范圍的情況下,在其它實施例中實現(xiàn)。因此,本發(fā)明將不會被限制于本文所示的這些實施例,而是要符合與本文所公開的原理和新穎特點相一致的最寬的范圍。
      【主權(quán)項】
      1.一種移位寄存器,其特征在于,包括第一開關(guān)至第七開關(guān)、第一節(jié)點和第二節(jié)點,以及輸出信號端; 所述第一開關(guān)由第一輸入信號控制,用于將第一電平信號傳輸至所述第一節(jié)點; 所述第二開關(guān)由第二輸入信號控制,用于將第二電平信號傳輸至所述第一節(jié)點; 所述第三開關(guān)由所述第二節(jié)點的電平控制,用于將所述第二電平信號傳輸至所述第一節(jié)點; 所述第四開關(guān)由第一控制信號控制,用于將所述第二電平信號傳輸至所述第二節(jié)點; 所述第五開關(guān)由所述第一節(jié)點的電平控制,用于將第一時鐘信號傳輸至所述輸出信號端; 所述第六開關(guān)由所述第二節(jié)點的電平控制,用于將所述第二電平信號傳輸至所述輸出信號端; 所述第七開關(guān)由第二時鐘信號控制,用于將所述第二電平信號傳輸至所述輸出信號端; 其中,所述移位寄存器還包括第一控制信號端,所述第一控制信號端向所述第四開關(guān)的控制端提供所述第一控制信號。2.根據(jù)權(quán)利要求1所述的移位寄存器,其特征在于,所述第一電平信號為高電平信號,所述第二電平信號為低電平信號,所述第一節(jié)點為上拉節(jié)點,所述第二節(jié)點為下拉節(jié)點,所述第二時鐘信號為所述第一時鐘信號的反向信號。3.根據(jù)權(quán)利要求1所述的移位寄存器,其特征在于,還包括第一輸入信號端、第二輸入信號端、第一時鐘信號端、第二時鐘信號端、第一電平信號端和第二電平信號端; 所述第一開關(guān)的控制端與所述第一輸入信號端連接,所述第一開關(guān)的第一端與所述第一電平信號端連接,所述第一開關(guān)的第二端與所述第一節(jié)點連接; 所述第二開關(guān)的控制端與所述第二輸入信號端連接,所述第二開關(guān)的第一端與所述第二電平信號端連接,所述第二開關(guān)的第二端與所述第一節(jié)點連接; 所述第三開關(guān)的控制端與所述第二節(jié)點連接,所述第三開關(guān)的第一端與所述第二電平信號端連接,所述第三開關(guān)的第二端與所述第一節(jié)點連接; 所述第四開關(guān)的控制端與所述第一控制信號端連接,所述第四開關(guān)的第一端與所述第二電平信號端連接,所述第四開關(guān)的第二端與所述第二節(jié)點連接; 所述第五開關(guān)的控制端與所述第一節(jié)點連接,所述第五開關(guān)的第一端與所述第一時鐘信號端連接,所述第五開關(guān)的第二端與所述輸出信號端連接; 所述第六開關(guān)的控制端與所述第二節(jié)點連接,所述第六開關(guān)的第一端與所述第二電平信號端連接,所述第六開關(guān)的第二端與所述輸出信號端連接; 所述第七開關(guān)的控制端與所述第二時鐘信號端連接,所述第七開關(guān)的第一端與所述第二電平信號端連接,所述第七開關(guān)的第二端與所述輸出信號端連接。4.根據(jù)權(quán)利要求3所述的移位寄存器,其特征在于,還包括第一電容和第二電容; 所述第一電容的第一端與所述第一時鐘信號端連接,所述第一電容的第二端與所述第二節(jié)點連接; 所述第二電容的第一端與所述第一節(jié)點連接,所述第二電容的第二端與所述輸出信號端連接。5.根據(jù)權(quán)利要求1?4任一項所述的移位寄存器,其特征在于,還包括第八開關(guān)和第九開關(guān); 所述第八開關(guān)由復(fù)位信號控制,用于將所述第二電平信號傳輸至所述第一節(jié)點; 所述第九開關(guān)由所述復(fù)位信號控制,用于將所述第二電平信號傳輸至所述輸出端。6.根據(jù)權(quán)利要求5所述的移位寄存器,其特征在于,還包括復(fù)位信號端; 所述第八開關(guān)的控制端與所述復(fù)位信號端連接,所述第八開關(guān)的第一端與所述第二電平信號端連接,所述第八開關(guān)的第二端與所述第一節(jié)點連接; 所述第九開關(guān)的控制端與所述復(fù)位信號端連接,所述第九開關(guān)的第一端與所述第二電平信號端連接,所述第九開關(guān)的第二端與所述輸出信號端連接。7.根據(jù)權(quán)利要求6所述的移位寄存器,其特征在于,所述第一開關(guān)至第九開關(guān)為PMOS晶體管或NMOS晶體管,所述第一開關(guān)至第九開關(guān)的所述控制端為晶體管的柵極,所述第一端和所述第二端分別為晶體管的源極和漏極。8.一種柵極驅(qū)動電路,其特征在于,所述柵極驅(qū)動電路包括η級移位寄存器,所述η級移位寄存器包括m個移位寄存器組,每一所述移位寄存器組中的移位寄存器以級聯(lián)方式電連接,所述移位寄存器為權(quán)利要求1-7任意一項所述的移位寄存器,m,n為正整數(shù),且m>l,n>19.根據(jù)權(quán)利要求8所述的柵極驅(qū)動電路,其特征在于,所述第i級移位寄存器的所述第一控制信號端接收第1-ρ級移位寄存器的輸出信號,所述第i級移位寄存器與所述第1-ρ級移位寄存器分別屬于不同的移位寄存器組; 或者,所述第i級移位寄存器的所述第一控制信號端接收第i+P級移位寄存器的輸出信號,所述第i級移位寄存器與所述第i+P級移位寄存器分別屬于不同移位寄存器組;其中,P可以為[I,m)中的任一正整數(shù),包括端點值I,但不包括端點值m。10.根據(jù)權(quán)利要求9所述的柵極驅(qū)動電路,其特征在于,第i級移位寄存器的所述第一控制信號端接收第1-Ι級移位寄存器的輸出信號,所述第i級移位寄存器與所述第1-Ι級移位寄存器分別屬于兩個不同的移位寄存器組; 或者,第i級移位寄存器的所述第一控制信號端接收第i + Ι級移位寄存器的輸出信號,所述第i級所述移位寄存器與所述第i+Ι級移位寄存器分別屬于兩個不同的移位寄存器組。11.根據(jù)權(quán)利要求8所述的柵極驅(qū)動電路,其特征在于,所述柵極驅(qū)動電路還包括輸入信號線、時鐘信號線以及復(fù)位信號線,其中, 各所述輸入信號線向每一所述移位寄存器組的第一級移位寄存器提供第一輸入信號,每一所述移位寄存器組中的其余各級移位寄存器的第一輸入信號為前一級移位寄存器的輸出信號,和/或,各所述輸入信號線向每一所述移位寄存器組的最后一級移位寄存器提供第二輸入信號,每一所述移位寄存器組中的其余各級移位寄存器的第二輸入信號為后一級移位寄存器的輸出信號; 各所述時鐘信號線向各所述移位寄存器組中的移位寄存器提供時鐘信號; 所述復(fù)位信號線向各所述移位寄存器組中的移位寄存器提供復(fù)位信號,使所述移位寄存器處于復(fù)位狀態(tài)。12.—種陣列基板,其特征在于,包括多條柵極線、與所述柵極線絕緣相交的多條數(shù)據(jù)線、由所述柵極線和所述數(shù)據(jù)線圍合而成呈陣列排布的像素陣列和設(shè)置在所述陣列基板至少一側(cè)的如權(quán)利要求8至11任一項所述的柵極驅(qū)動電路,每一所述移位寄存器的輸出端與一條所述柵極線相連。13.—種顯示裝置,其特征在于,包括權(quán)利要求12所述的陣列基板。
      【文檔編號】G09G3/20GK106024065SQ201610333143
      【公開日】2016年10月12日
      【申請日】2016年5月18日
      【發(fā)明人】符鞠建, 吳天, 吳天一
      【申請人】上海天馬微電子有限公司, 天馬微電子股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1