專利名稱:可編程阻抗存儲(chǔ)器器件的制作方法
技術(shù)領(lǐng)域:
這個(gè)發(fā)明涉及用于以非易失性方式把阻抗?fàn)顟B(tài)存儲(chǔ)為數(shù)據(jù)的可編程阻抗存儲(chǔ)器器件,其具有可編程阻抗元件,該元件可通過(guò)反向電壓應(yīng)用的極性在低阻抗?fàn)顟B(tài)和高阻抗?fàn)顟B(tài)之間切換。
背景技術(shù):
近來(lái),已經(jīng)提出了具有可編程阻抗元件的某些存儲(chǔ)器器件。已知一種這樣的存儲(chǔ)器器件為使用在存儲(chǔ)器材料的非晶態(tài)和晶態(tài)之間的相位變換的相變存儲(chǔ)器(例如USP6,314,014B1)。在這樣的相變存儲(chǔ)器器件中,通過(guò)控制硫族化物單元(chalcogenide cell)的電流,可以在晶態(tài)(即低阻抗?fàn)顟B(tài))和非晶態(tài)(即高阻抗?fàn)顟B(tài))之間執(zhí)行可逆的切換。向單元施加大的電流以便導(dǎo)致單元的硫族化物被熔化,然后快速地冷卻它,而且可以寫入低阻抗?fàn)顟B(tài)。以這樣一個(gè)程度退火該硫族化物以便使它結(jié)晶而不熔化,并且可以寫入高阻抗?fàn)顟B(tài)。因此,有可能獲得電可重寫的非易失性存儲(chǔ)器器件。
已經(jīng)提出了其它可編程阻抗存儲(chǔ)器,其包括可通過(guò)反向電壓應(yīng)用的極性在低阻抗?fàn)顟B(tài)和高阻抗?fàn)顟B(tài)之間切換的可編程阻抗。這些可編程阻抗存儲(chǔ)器之一具有由包含金屬的硫族化物形成的離子導(dǎo)體(例如,USP6,418,049B1),而且另一個(gè)可編程阻抗存儲(chǔ)器具有其中散布導(dǎo)電粒子的聚合物(例如USP6,072,716)。在這些存儲(chǔ)器中,使用了依據(jù)電壓應(yīng)用在固體中的枝狀晶體(dendrite)生長(zhǎng)和回縮。為了在單元中寫入低阻抗?fàn)顟B(tài),以這樣的級(jí)性在單元的陽(yáng)極和陰極之間施加電壓,以使陽(yáng)極是正的。因此,枝狀晶體從陰極生長(zhǎng)以到達(dá)陽(yáng)極,借此該單元變?yōu)榈妥杩範(fàn)顟B(tài)。反向的電壓應(yīng)用使枝狀晶體縮回以導(dǎo)致該單元處于高阻抗?fàn)顟B(tài)。這樣的阻抗變化是可逆的,而且可以以非易失性的方式存儲(chǔ)低阻抗?fàn)顟B(tài)和高阻抗?fàn)顟B(tài)。
已經(jīng)提出了,通過(guò)利用這樣的可編程阻抗、有可能實(shí)現(xiàn)高密度的電可重寫非易失性存儲(chǔ)器。然而,還沒(méi)有提出單元陣列的詳細(xì)配置以及它的讀/寫電路。為了實(shí)現(xiàn)具有高密度和高性能的實(shí)用的非易失性存儲(chǔ)器,為了構(gòu)造單元陣列如何把可編程阻抗與什么類型的切換器件組合,如何構(gòu)造與該單元陣列相聯(lián)系的讀/寫電路等,變?yōu)橹匾募夹g(shù)問(wèn)題。
發(fā)明內(nèi)容
依據(jù)本發(fā)明一個(gè)方面的可編程阻抗存儲(chǔ)器器件包括半導(dǎo)體襯底;其中布置存儲(chǔ)器單元的至少一個(gè)單元陣列,其在半導(dǎo)體襯底上面形成,每個(gè)存儲(chǔ)器單元具有可編程阻抗元件和存取元件的層疊(stack)結(jié)構(gòu),該可編程阻抗元件以非易失性的方式存儲(chǔ)由電壓應(yīng)用的極性確定的高阻抗?fàn)顟B(tài)或者低阻抗?fàn)顟B(tài)、該存取元件具有在某一電壓范圍中處于截止?fàn)顟B(tài)的這樣一個(gè)阻抗值,其是處于選擇狀態(tài)的阻抗值的十倍或更多;以及位于單元陣列下面的、在半導(dǎo)體襯底上形成的讀/寫電路,其用于與單元陣列相聯(lián)系的數(shù)據(jù)讀取和數(shù)據(jù)寫入。
圖1為用于說(shuō)明依據(jù)本發(fā)明的一個(gè)實(shí)施例、用于可編程阻抗存儲(chǔ)器元件的數(shù)據(jù)寫入原理的圖示。
圖2示出了依據(jù)該實(shí)施例用于所選單元的基本單元陣列和它的電壓應(yīng)用模式。
圖3示出了用于在基本單元陣列中的所選單元的另一個(gè)電壓應(yīng)用模式。
圖4示出了用于一個(gè)單位單元(unit cell)的讀/寫電壓關(guān)系。
圖5示出了用于說(shuō)明寫入原理的單元特性。
圖6示出了用于說(shuō)明讀取原理的單元特性。
圖7示出了依據(jù)該實(shí)施例的三維單元陣列的布局。
圖8是沿著圖7所示的三維單元陣列的線I-I′所獲得的截面圖。
圖9為另一個(gè)三維單元陣列的截面圖。
圖10示出了三維單元陣列的等效電路。
圖11示出了存儲(chǔ)器單元的阻抗分布。
圖12示出了依據(jù)該實(shí)施例的三維單元陣列的阻抗分布。
圖13示出了依據(jù)該實(shí)施例的成對(duì)單元(pair cell)配置方法。
圖14為示出用于說(shuō)明依據(jù)該實(shí)施例的數(shù)據(jù)讀取的操作波形的圖示。
圖15為示出用于說(shuō)明依據(jù)該實(shí)施例的數(shù)據(jù)寫入的操作波形的圖示。
圖16是顯示操作波形的圖示,這些操作波形用于說(shuō)明在相鄰兩個(gè)單元陣列中的兩對(duì)單元的數(shù)據(jù)寫入。
圖17示出了另一種成對(duì)單元配置方法。
圖18為示出依據(jù)該實(shí)施例的三維單元陣列以及它的讀/寫電路的層疊結(jié)構(gòu)的透視圖。
圖19為示出在單元陣列的位線和讀/寫電路之間的互連關(guān)系的截面圖。
圖20為示出在字線和讀/寫電路之間的關(guān)系的截面圖。
圖21是示出讀/寫電路的布局的圖示。
圖22是示出讀/寫電路的字線選擇電路部分的圖示。
圖23是示出讀/寫電路的位線選擇電路部分的圖示。
圖24示出圖22和23所示的晶體管電路的主要部分布局。
圖25是在位線形成之后的單元陣列狀態(tài)的透視圖。
圖26是在位線上形成存儲(chǔ)器單元之后的單元陣列狀態(tài)的透視圖。
圖27是在字線形成之后的單元陣列狀態(tài)的透視圖。
圖28A到28C是示出字線形成處理的剖面視圖。
具體實(shí)施例方式
圖1示出了在本發(fā)明中使用的可編程阻抗(可變阻抗)VR的原理配置??删幊套杩筕R由用作存儲(chǔ)器材料的阻抗薄膜3、以及把阻抗薄膜3夾在中間的陰極和陽(yáng)極電極1和2形成。阻抗薄膜3是,例如,由包含諸如銀、銅等金屬離子的硫族化物形成的離子導(dǎo)體(固體電解質(zhì))。例如,Ge-S、Ge-Se等可以用作硫族化物。在阻抗薄膜3由上述硫族化物形成的情況下,通過(guò)在其中包含銀形成電極1、2。
例如,阻抗薄膜3將高阻抗?fàn)顟B(tài)存儲(chǔ)為數(shù)據(jù)“0”,以及將低阻抗?fàn)顟B(tài)存儲(chǔ)為數(shù)據(jù)“1”。在這個(gè)可編程阻抗VR中,施加超過(guò)閾值的正的陽(yáng)極-陰極電壓(VAK>0),將寫入數(shù)據(jù)“1”。施加超過(guò)閾值的負(fù)的陽(yáng)極-陰極電壓(VAK<0),將寫入數(shù)據(jù)“0”。當(dāng)寫入數(shù)據(jù)“1”時(shí),作為VAK>0的電壓應(yīng)用的結(jié)果,如圖1所示,在阻抗薄膜3中,從陰極1生長(zhǎng)出導(dǎo)電的枝狀晶體4并朝向陽(yáng)極2。當(dāng)樹(shù)枝狀晶體4到達(dá)陽(yáng)極2時(shí),就獲得了低阻抗?fàn)顟B(tài)(數(shù)據(jù)“1”)。應(yīng)用反向電壓,則樹(shù)枝狀晶體4縮回或者折斷(broken),借此獲得高阻抗?fàn)顟B(tài)(數(shù)據(jù)“0”)。只要不應(yīng)用超過(guò)閾值的電壓,就可以靜態(tài)地保持這樣的低阻抗?fàn)顟B(tài)和高阻抗?fàn)顟B(tài)。
應(yīng)當(dāng)理解,阻抗薄膜3可以由其中散布導(dǎo)電粒子的聚合物(例如,其中散布炭黑粒子的碳聚合物)形成。在這種情況下,基于與上述相同的原理可逆地寫入低阻抗?fàn)顟B(tài)和高阻抗?fàn)顟B(tài)。
上述存儲(chǔ)器操作的原理基于如下所述的機(jī)理。離子導(dǎo)體或者聚合物是非晶態(tài)的,而且在其中隨機(jī)和靜態(tài)地形成勢(shì)壘。此外,在勢(shì)壘分布中,從陰極到陽(yáng)極連續(xù)不斷地形成勢(shì)谷。在這樣的固體材料中散布某些種類的金屬,而且有可能由于電場(chǎng)的應(yīng)用而沿著勢(shì)谷移動(dòng)金屬離子。當(dāng)以使陽(yáng)極側(cè)為正這樣的級(jí)性施加電壓時(shí),金屬離子移向陰極,然后從陰極電極中生長(zhǎng)出金屬樹(shù)枝狀晶體。使電場(chǎng)的極性反向,并且對(duì)樹(shù)枝狀晶體中的金屬進(jìn)行充電,而且將該金屬與樹(shù)枝狀晶體分離,然后沿著勢(shì)谷移向陰極。因此,可以使樹(shù)枝狀晶體縮回。
當(dāng)用不出現(xiàn)樹(shù)枝狀晶體生長(zhǎng)和回縮這樣的程度向可編程阻抗VR施加電壓時(shí),可以通過(guò)電流監(jiān)控來(lái)執(zhí)行這樣的可編程阻抗VR的數(shù)據(jù)讀取。做為選擇,在電壓具有這樣的級(jí)性以便促進(jìn)數(shù)據(jù)“0”、“1”狀態(tài)的條件下,有可能使用大的讀取電壓而沒(méi)有數(shù)據(jù)干擾。
圖2根據(jù)3×3單元矩陣,示出了依據(jù)實(shí)施例的可編程阻抗存儲(chǔ)器的基本單元系列。并行提供了多條第一布線(在下文中,位線BL),而且提供了與位線BL交叉的多條第二布線(在下文中,字線WL)。存儲(chǔ)器單元MC放置在這些字線WL和位線BL的相應(yīng)交叉點(diǎn)處。存儲(chǔ)器單元MC是可編程阻抗VR和齊納(Zener)二極管ZD的串聯(lián)連接電路。齊納二極管ZD的陽(yáng)極連接到字線WL。
在未選擇(non-select)狀態(tài)下,位線BL保持在高電平電壓VH,而且字線WL保持在低電平電壓VL。在這種狀態(tài)下,齊納二極管ZD處于反向偏置狀態(tài)并且因此處于截止?fàn)顟B(tài)。圖2示出了通過(guò)利用齊納二極管ZD的正向偏置特性執(zhí)行單元選擇的這樣一種情況。詳細(xì)地說(shuō),為了選擇由虛線圍繞的單元MC,使所選擇的字線WL處于高電平電壓VH,而且使所選擇的位線BL處于低電平電壓VL;借此在所選擇單元處,它的二極管ZD變?yōu)檎蚱靡蕴幱趯?dǎo)通狀態(tài),并且向一個(gè)可編程阻抗VR施加電壓。
圖3示出了這樣一種情況,其中向在與圖2所示相同的單元陣列中的可編程阻抗VR應(yīng)用反向偏置。在這種情況下,使用齊納二極管ZD的擊穿。通過(guò)二極管結(jié)的波段到波段(band to band)隧道效應(yīng)生成齊納擊穿,而且可以由二極管的雜質(zhì)濃度控制擊穿啟動(dòng)電壓(齊納電壓)Vz。類似于圖2,在未選擇狀態(tài)下,位線BL保持在高電平電壓VH,而且字線WL保持在低電平電壓VL。為了選擇由虛線圍繞的單元MC,使所選擇的字線WL處于低于VL的低電平電壓VLL,并且使所選擇的位線BL處于高于VH的高低電平電壓VHH(例如,VLL=VL-Δ、VHH=VH+Δ,其中Δ是電壓電平變化量);借此,在所選單元處,向二極管ZD應(yīng)用大的反向偏置,由此導(dǎo)致它被擊穿。因此,可以向一個(gè)可編程阻抗VR施加具有與圖2中的那個(gè)相反極性的電壓。
上述電平關(guān)系是個(gè)示例。例如,在圖2中,雖然未被選擇的位線和所選擇的字線都被設(shè)置為處于相同的高電平電壓VH,而且未被選擇的字線和所選擇的位線都被設(shè)置為處于相同的低電平電壓VL,但是在這些情況下不必使用相同的電平。對(duì)于在圖3的選擇模式中使用的電壓變化量Δ,不必為位線和字線使用相同的值。
在這個(gè)實(shí)施例中,其中如圖2所示使用二極管的正向偏置特性的單元選擇方法用于“0”數(shù)據(jù)寫入和數(shù)據(jù)讀取;而且其中如圖3所示使用二極管的反向擊穿的單元選擇方法用于“1”數(shù)據(jù)寫入。對(duì)于一個(gè)存儲(chǔ)器單元,將參考圖4和5詳細(xì)描述讀和寫特性。
圖4示出在讀取電壓Vr、寫入電壓Vw和齊納二極管ZD的電壓之間的關(guān)系??删幊套杩筕R用它的陽(yáng)極(A)連接到位線BL這樣的極性進(jìn)行連接。讀取電壓Vr和寫入電壓Vw是在字線WL和位線BL之間應(yīng)用的電壓。
圖5通過(guò)利用二極管ZD的電壓(V)-電流(I)特性和可編程阻抗VR的V-I特性(即,負(fù)荷線)、示出了依據(jù)寫入操作的可編程阻抗VR的特性改變。在第一象限,示出了二極管ZD的正向偏置特性曲線50。這可以表示為I=I0{exp(qV/kT)-l}。在第三象限,示出了二極管ZD的反向偏置特性曲線51a、51b。在未選擇狀態(tài),施加到單元的電壓是VL-VH,因此二極管ZD保持在曲線51a上的高阻抗截止?fàn)顟B(tài)。
在圖5的第一象限中,如下所述執(zhí)行“0”寫入操作。在齊納二極管ZD變?yōu)閷?dǎo)通狀態(tài)的這樣一個(gè)條件下施加寫入電壓Vw(0)=VH-VL,并且把保持“1”數(shù)據(jù)狀態(tài)(即,低阻抗?fàn)顟B(tài))53的單元寫為“0”數(shù)據(jù)狀態(tài)(即,高阻抗?fàn)顟B(tài))54。原則上,有可能使用第一象限特性用于“0”寫入或者“1”寫入。然而,因?yàn)樾枰褂眠@個(gè)象限用于稍后描述的單元數(shù)據(jù)讀取,因此在第一象限中執(zhí)行“0”寫入操作。換句話說(shuō),在圖2到4所示的單元陣列配置中,利用可編程阻抗VR的陽(yáng)極(A)連接到位線BL這樣的級(jí)性連接該可編程阻抗。對(duì)應(yīng)于該寫入電壓應(yīng)用,作為可編程阻抗的樹(shù)枝狀晶體縮回的結(jié)果,如箭頭所示,“1”數(shù)據(jù)狀態(tài)的負(fù)荷線53改變?yōu)椤?”數(shù)據(jù)狀態(tài)的負(fù)荷線54,而且可編程阻抗的阻抗值變?yōu)楦摺?br>
為了使數(shù)據(jù)“1”的可編程阻抗發(fā)生這樣的改變,需要向可編程阻抗應(yīng)用比某一電平高的電壓。這樣的電平被顯示為圖5中的“0”寫入閾值VT。作為應(yīng)用于可編程阻抗VR的電壓,VT表示在參考Vw(0)的方向。如果在齊納二極管ZD的正向偏置特性曲線50和可編程阻抗的“1”數(shù)據(jù)狀態(tài)的負(fù)荷線53之間的交叉點(diǎn)B1位于原點(diǎn)和Vw(0)-VT之間,則可以把“0”寫入到可編程阻抗中。如上所述,使用第一象限用于“0”寫入,在讀取模式很難出現(xiàn)到可編程阻抗的錯(cuò)誤寫入。將在稍后詳細(xì)地描述其理由。
在第三象限中,執(zhí)行“1”寫入。在這種情況下,應(yīng)用大的反向偏置,而且它可以導(dǎo)致齊納二極管被擊穿,并且它允許用大致恒定的電壓流過(guò)電流。在該圖中,“1”寫入操作如下所示;當(dāng)應(yīng)用超過(guò)擊穿電壓(齊納電壓)Vz的寫入電壓Vw(1)=VLL-VHH時(shí),可編程阻抗VR從“0”數(shù)據(jù)的高阻抗?fàn)顟B(tài)56改變到“1”數(shù)據(jù)的低阻抗?fàn)顟B(tài)55。分別表示“0”、“1”的負(fù)荷線56、55具有與阻抗值一致的斜度。因此,它們處于分別與第一象限中的負(fù)荷線53、54平行的狀態(tài)。在這種情況下,為了成功地寫入到可編程阻抗還需要向該可編程阻抗應(yīng)用高于閾值VT的電壓。這個(gè)閾值VT以參考Vw(1)的正向表示。如果在齊納二極管ZD的擊穿特性曲線51b和可編程阻抗的“0”數(shù)據(jù)狀態(tài)的負(fù)荷線56之間的交叉點(diǎn)B2位于原點(diǎn)和Vw(1)+VT之間,則可以把“1”寫入到可編程阻抗中。在有足夠高的電壓應(yīng)用于可編程阻抗這樣的條件下選擇電壓VLL、VHH等。
如果寫入“1”數(shù)據(jù)的可編程阻抗的阻抗值太低,則將有大的電流流過(guò)齊納二極管ZD,由此導(dǎo)致它被熱擊穿。因此,需要注意電流值。對(duì)應(yīng)于某些情況,需要設(shè)置限流器。
如果第三象限用于“0”寫入,則不用擔(dān)心熱擊穿,這是由于因?qū)懭雽?dǎo)致的負(fù)荷線變化量處于電流值減少的這樣一個(gè)方向。然而,在這種情況下,因?yàn)樾枰褂玫谝幌笙抻糜凇?”寫入,所以在讀取操作中錯(cuò)誤寫入的可能性是不可避免的。
在圖5中,示出了在用于圖2和圖3所示的單元陣列的選擇性寫入操作期間、應(yīng)用于未被選擇單元的電壓變化量C1到C3。C1是在圖2所示的“0”數(shù)據(jù)寫入期間、沿著所選擇位線和所選擇字線的未被選擇單元的電壓變化量;C2是在圖3所示的“1”數(shù)據(jù)寫入期間、沿著所選擇位線和所選擇字線的未被選擇單元的電壓變化量;而且C3是在這樣的情況下,即用于圖3所示的單元的“1”寫入操作期間、為圖2所示的另一個(gè)單元執(zhí)行“0”寫入的情況下,沿著所選擇字線和所選擇字線的未被選擇單元的電壓變化量。在上述寫入操作中不使用這樣的情況。要求這些電壓變化量C1到C3不足以破壞未被選擇單元的數(shù)據(jù)。因此,必須在電壓變化量不會(huì)導(dǎo)致未被選擇單元的要被正向偏置的齊納二極管導(dǎo)通、或者不會(huì)導(dǎo)致在反向偏置方向擊穿這些二級(jí)管的條件下,選擇VH、VHH、VL和VLL的值。
圖6示出了在具有“0”寫入特性的第一象限中執(zhí)行的讀取操作的特性(由虛線所示)。因?yàn)楸仨氂梅乐箚卧诲e(cuò)誤地寫入所必需的低電壓執(zhí)行讀取操作,所以類似于“0”寫入、在第一象限中執(zhí)行依據(jù)這個(gè)實(shí)施例的讀取操作。例如,在讀取模式中,向所選擇的字線應(yīng)用高電平電壓VH,并且向所選擇的位線應(yīng)用比VL高的低電平電壓VLr。在這時(shí)候,由讀出放大器檢測(cè)在齊納二極管的正向偏置特性曲線50和“0”、“1”數(shù)據(jù)的負(fù)荷線58、57的交叉點(diǎn)S0和S1之間的電流差或者電壓差,并且可以確定所讀取的數(shù)據(jù)。
在上述讀取操作中,需要防止單元由于讀取電壓應(yīng)用而被錯(cuò)誤地寫入。如圖6所示,在“1”數(shù)據(jù)讀取操作中,只要應(yīng)用于可編程阻抗的電壓被設(shè)置為小于閾值VT,就不會(huì)出現(xiàn)錯(cuò)誤的寫入。在圖6中,在“0”數(shù)據(jù)讀取操作中,向可編程阻抗應(yīng)用比閾值VT稍高的電壓。然而,這變?yōu)椤?”寫入模式。也就是說(shuō),“0”讀取操作變?yōu)椤?”重寫操作,由此與錯(cuò)誤的寫入無(wú)關(guān)。
如先前所述,在原則上有可能使用第一象限用于“1”數(shù)據(jù)寫入。然而,在這樣的情況下,“0”讀取操作變?yōu)槿醯摹?”寫入模式。為了避免這樣的模式,優(yōu)選是使用第一象限用于“0”寫入操作。
如上所述,在圖6的讀取方案中,只要用于“1”數(shù)據(jù)讀取的交叉點(diǎn)S1處于Vr和Vr-VT的電壓范圍之間,就不會(huì)出現(xiàn)錯(cuò)誤的寫入。換句話說(shuō),有可能設(shè)置讀取電壓Vr而不用考慮用于“0”數(shù)據(jù)讀取的交叉點(diǎn)S0。因此,可以提高讀出界限和讀出速度。假定第三象限用于數(shù)據(jù)讀取操作,因?yàn)辇R納電壓Vz大致為常數(shù),所以難以獲得防止錯(cuò)誤寫入所必需的讀出界限。
如上所述,在這個(gè)實(shí)施例中,齊納二極管用作用于以相反的極性向可編程阻抗應(yīng)用電壓的存取元件,而且使用了它的正向偏置特性和反向偏置擊穿特性。在反向偏置特性中,存在一個(gè)在齊納電壓Vz之下、其中阻抗值被認(rèn)為是大致無(wú)窮大的電壓區(qū)域。這是可編程阻抗的存取元件所需要的重要特性。通常,需要存取元件在某個(gè)電壓范圍內(nèi)具有這樣的處于截止?fàn)顟B(tài)的阻抗值,其是處于選擇狀態(tài)的阻抗值的十倍或更多??紤]到這個(gè),應(yīng)該理解可以使用其他的存取元件,例如P-N結(jié)二極管、Shottky二極管等,只要它們?cè)谀骋浑妷悍秶鷥?nèi)保持高阻抗截止?fàn)顟B(tài)即可。此外,應(yīng)當(dāng)理解可編程阻抗元件不僅可以由上述材料形成,而且也可以由這樣的材料形成,其以對(duì)應(yīng)于電壓應(yīng)用極性的不同方向流過(guò)電流,以具有對(duì)應(yīng)于電流方向的不同的阻抗值。
迄今為止,已經(jīng)說(shuō)明了基本單元陣列的配置和數(shù)據(jù)讀/寫操作的原理。在這個(gè)實(shí)施例中,使用了其中多個(gè)單元陣列層疊在半導(dǎo)體襯底上的三維單元陣列結(jié)構(gòu)。將在下面說(shuō)明這樣的三維單元陣列。
圖7和8示出了包括四層層疊單元陣列MA0到MA3的三維(3D)單元陣列的布局以及沿著它的I-I′線的剖面圖。在這些圖中,在相應(yīng)的單元陣列的相同部分或部件處使用相同的參考數(shù)字,其中通過(guò)向其添加后綴“a”、“b”、“c”和“d”在單元陣列之間進(jìn)行區(qū)分,并且通過(guò)添加后綴“ab”、“bc”和“cd”區(qū)分每?jī)蓚€(gè)單元陣列的共享部分。
硅襯底10覆蓋有諸如二氧化硅薄膜之類的絕緣薄膜。在該襯底上面,彼此平行地布置多條位線(BL)12a。以某個(gè)間距在每條位線12a上布置柱型(pillar-type)存儲(chǔ)器單元MC,其中每個(gè)存儲(chǔ)器單元具有層疊在其上的可編程阻抗元件VR和齊納二極管ZD。形成字線(WL)18ab以便以垂直于位線12a的方向共同地連接存儲(chǔ)器單元MC的上端,由此形成第一單元陣列MA0。
如上所述,通過(guò)向字線WL應(yīng)用高電平電壓并且向位線BL應(yīng)用低電平電壓以導(dǎo)致可編程阻抗元件VR被正向偏置,來(lái)把該可編程阻抗元件VR寫為“0”狀態(tài)。因此,可編程阻抗元件VR被設(shè)置為具有這樣的級(jí)性,其中它的陰極和陽(yáng)極分別連接到字線WL和位線BL。這對(duì)于每個(gè)層疊的單元陣列都是一樣的。
詳細(xì)地說(shuō),存儲(chǔ)器單元MC通過(guò)圖案化(pattern)具有可編程阻抗元件層13a、歐姆電極14a、n+型硅層15a和p+型硅層16a的層壓(laminated)層形成。如圖1所示,可編程阻抗元件層13a由被陽(yáng)極和陰極電極夾在中間的、包含指定金屬的離子導(dǎo)體或者聚合物形成。在存儲(chǔ)器單元MC周圍掩埋層間介電薄膜17以使單元陣列MA0平面化。
形成第二單元陣列MA1以便與第一單元陣列MA0共享字線(WL0)18ab。詳細(xì)地說(shuō),以某個(gè)間距在每條字線18ab上布置柱型存儲(chǔ)器單元MC,其中每個(gè)存儲(chǔ)器單元MC通過(guò)圖案化包含p+型硅薄膜16b、n+型硅薄膜15b、歐姆電極14b和可編程阻抗元件薄膜13b的層壓薄膜形成,以具有齊納二極管ZD和可編程阻抗元件VR的層疊結(jié)構(gòu)。單元布局與第一個(gè)單元陣列MA0的單元布局相同。圖案化位線(BL1)12ab以沿著垂直于字線18ab的方向共同連接所布置的可編程阻抗元件層13b。在存儲(chǔ)器單元MC周圍掩埋層間介電薄膜19以使單元陣列MA1平面化。
如類似于第一和第二單元陣列MA0和MA1那樣,周期性地形成第三和第四單元陣列MA2和MA3的層疊結(jié)構(gòu)。第二單元陣列MA1和第三單元陣列MA2共享位線(BL1)12bc。第三單元陣列MA2和第四單元陣列MA3彼此共享字線(WL1)18cd。分別單獨(dú)地準(zhǔn)備最低的單元陣列MA0的位線(BL0)12a和最高的單元陣列MA3的位線(BL3)12d。雖然沒(méi)有顯示沿著圖7中的線II-II′的剖面圖,但是在這個(gè)剖面圖上,以與在位線上相同的間距、在連續(xù)不斷形成的字線WL上布置存儲(chǔ)器單元MC。
如圖7所示,以位線BL和字線WL彼此旋轉(zhuǎn)90°的這樣一個(gè)模式形成每個(gè)單元陣列的位線BL和字線WL,而且在相應(yīng)的交叉點(diǎn)處將存儲(chǔ)器單元MC夾在它們之間。例如,利用線/間隔=1F/1F形成字線WL和位線BL,其中F是最小的器件特征尺寸,由此實(shí)現(xiàn)4F2的單位單元面積。為了形成這樣的結(jié)構(gòu),有可能在存儲(chǔ)器單元MC的圖案化處理中利用一個(gè)曝光掩膜(mask)使用兩次曝光,用于圖案化字線或者位線。詳細(xì)地說(shuō),在用于存儲(chǔ)器單元的層壓層的光刻處理中,以這樣的方式利用曝光掩膜執(zhí)行曝光兩次,以便該掩膜在相應(yīng)的曝光步驟之間旋轉(zhuǎn)90°。然后,蝕刻層壓層以便保持在兩次曝光步驟處的重疊部分,然后能夠在位線BL和字線WL的相應(yīng)交叉部分處布置存儲(chǔ)器單元MC。
在圖8中,僅僅在位線BL和字線WL的交叉部分布置可編程阻抗元件層13。與此相反,在可編程阻抗元件層13的漏電流小得可忽略不計(jì)的情況下,如圖9所示,可以保持可編程阻抗元件層13而不用圖案化。在這種情況下,在二極管ZD和可編程阻抗元件層13內(nèi)的位線或者字線之間的夾在中間的部分實(shí)質(zhì)上起可編程阻抗元件VR的作用。
圖10示出了如上所述形成的3D單元陣列的三維等效電路。為了防止位線互相干擾,每?jī)蓷l位線構(gòu)成一對(duì),而且在這對(duì)位線之間布置另一條位線。BL00、/BL00、BL01、/BL01、…是第一單元降列MA0的位線對(duì);BL10、/BL10、BL11、/BL11、…是在第二和第三單元陣列MA1和MA2之間的共享位線對(duì);以及BL20、/BL20、BL21、/BL21、…是第四單元陣列MA3的位線對(duì)。此外,WL0(WL00、WL01、…)是在第一和第二單元陣列MA0和MA1之間共享的字線;以及WL1(WL10、WL11、…)是在第三和第四單元陣列MA2和MA3之間共享的字線。
在其中集成多個(gè)存儲(chǔ)器單元的上述3D單元陣列中,單元特性的變化成為問(wèn)題。詳細(xì)地說(shuō),因?yàn)橛煽删幊套杩乖R的樹(shù)枝狀晶體生長(zhǎng)和回縮確定可編程阻抗元件VR的阻抗值,所以該阻抗值由于它的歷史記錄、環(huán)境等發(fā)生改變。圖11示意地示出數(shù)據(jù)“0”、“1”的阻抗值的分布。如圖11所示,如果在“0”和“1”的阻抗值之間沒(méi)有重疊區(qū)域,則能夠通過(guò)利用參考阻抗Rref區(qū)別“0”和“1”。然而,在具有許多單元的3D單元陣列中,變得難以設(shè)置這樣的參考阻抗Rref。圖12示意地示出如上所述的這樣一個(gè)情況。組A、B、C和D分別包括接近布置的多個(gè)單元。對(duì)于每個(gè)組,能夠設(shè)置參考阻抗Rref。然而,對(duì)于單元陣列的整體,就變得很難或者不可能。
考慮到上述觀點(diǎn),在這個(gè)實(shí)施例中,接近布置的兩個(gè)單元構(gòu)成一對(duì)單元,用于以其中在一個(gè)單元中存儲(chǔ)數(shù)據(jù)“0”并且在另一個(gè)單元中存儲(chǔ)數(shù)據(jù)“1”這樣的方式存儲(chǔ)互補(bǔ)數(shù)據(jù)。通過(guò)檢測(cè)在構(gòu)成一對(duì)的兩個(gè)單元的單元電流之間的差來(lái)進(jìn)行讀取操作。通過(guò)利用這個(gè)方案,即使在整體3D單元陣列中、在高阻抗?fàn)顟B(tài)分布和低阻抗?fàn)顟B(tài)分布之間有局部重疊,也有可能精確地讀/寫單元數(shù)據(jù)。
在圖10中,兩個(gè)單元對(duì)一般如下所示分別連接到位線對(duì)BL00和/BL00、并且共享單元陣列MA0中的字線WL00的兩個(gè)單元構(gòu)成一對(duì)單元,其中的一個(gè)是真單元(true cell),T-cell0,而另一個(gè)是互補(bǔ)單元,C cell0;以及分別連接到一對(duì)位線BL10和/BL10、并且共享單元陣列MA1中的字線WL10的兩個(gè)單元構(gòu)成另一對(duì)單元,其中的一個(gè)是真單元,T-cell1,而另一個(gè)是互補(bǔ)單元,C-cell1。在每個(gè)單元對(duì)中,二進(jìn)制數(shù)據(jù)的正邏輯值存儲(chǔ)在真單元中,而且負(fù)邏輯值存儲(chǔ)在互補(bǔ)單元中。在單元陣列MA2和MA3中選擇類似的成對(duì)單元。在圖10中,用箭頭示出在相應(yīng)讀取選擇時(shí)間處的單元電流。
將在下面詳細(xì)描述在兩個(gè)存儲(chǔ)器單元構(gòu)成一對(duì)單元的情況下的數(shù)據(jù)讀/寫方法。圖13示出了在兩個(gè)單元陣列中的兩對(duì)單元,它們上下相鄰布置以具有共享的字線WL。用于這兩對(duì)單元的數(shù)據(jù)讀取操作可以通過(guò)利用圖14所示的操作波形同時(shí)執(zhí)行。在未選擇模式中,在位線和字線之間的VH-VL是保持電壓,其把存儲(chǔ)器單元保持在其中它的二極管被反向偏置到處于高阻抗截止?fàn)顟B(tài)這樣的未選擇狀態(tài)。
在圖14所示的讀取選擇模式中,向字線WL應(yīng)用高電平電壓VH,其中字線WL在未選擇時(shí)間保持在低電平電壓VL。同時(shí),向位線BL0、/BL0、BL1和/BL1應(yīng)用低電平電壓VLr(>VL),這些位線在未選擇時(shí)間保持在高電平電壓VH。換句話說(shuō),在所選擇的字線WL和所選擇的位線對(duì)BL0、/BL0和BL1、/BL1之間,應(yīng)用了讀取電壓Vr=VH-VLr以正向偏置所選擇的單元。因此,如上面參考圖6所述,在相應(yīng)的單元中有單元電流流動(dòng)。由讀出放大器檢測(cè)在位線對(duì)BL0、/BL0之間的單元電流差,以及在位線對(duì)BL1、/BL1之間的單元電流差,并且可以確定相應(yīng)的成對(duì)單元的單元數(shù)據(jù)。因?yàn)橥ㄟ^(guò)使兩個(gè)單元鄰近而構(gòu)成每對(duì)電壓,以存儲(chǔ)互補(bǔ)數(shù)據(jù),所以有可能精確地讀出單元數(shù)據(jù)。
接下來(lái),將描述在成對(duì)單元中的數(shù)據(jù)寫入操作。雖然一對(duì)單元在一個(gè)單元中存儲(chǔ)數(shù)據(jù)“0”并且在另一個(gè)單元中存儲(chǔ)數(shù)據(jù)“1”,但是如上所述,在字線和位線之間應(yīng)用的“0”和“1”寫入電壓必須彼此相反。這意味著不可能同時(shí)在共享字線的真單元T-cell和互補(bǔ)單元C-cell中同時(shí)寫入數(shù)據(jù)。因此,需要為一對(duì)單元執(zhí)行數(shù)據(jù)寫入操作兩次。
圖15示出了到一對(duì)單元中的“0”數(shù)據(jù)寫入(即,T-cell=“0”、C-cell=“1”)和“1”數(shù)據(jù)寫入(即,T-cell=“1”、C-cell=“0”)的波形。為了寫入“0”數(shù)據(jù),相對(duì)于在未選擇模式中保持高電平電壓VH的位線,向位線對(duì)中的一個(gè)、即BL0(或者BL1)應(yīng)用低電平脈沖電壓VL,并且向另一個(gè)、即/BL0(或者/BL1)應(yīng)用比VH更高的高電平脈沖電壓VHH。在上述位線選擇時(shí)段的前半部分T1中向字線WL應(yīng)用高電平電壓VH,而且在后半部分T2中向相同的字線應(yīng)用低于VL的低電平電壓VLL。
因此,在前半部分T1中,由于字線WL的高電平電壓VH和位線BL0(或者BL1)的低電平電壓VL,所以向成對(duì)單元中的一個(gè)單元T-cell應(yīng)用“0”寫入電壓、Vw(0)=VH-VL,以正向偏置它的二極管,借此將T-cell寫入到“0”數(shù)據(jù)狀態(tài)。在這時(shí)候,因?yàn)閼?yīng)用于另一個(gè)單元C-cell的電壓是VH-VHH,所以在這個(gè)條件下C-cell的二極管保持在截止?fàn)顟B(tài)。因此,沒(méi)有把錯(cuò)誤的數(shù)據(jù)寫入到C-cell中。在后半部分T2中,由于字線WL的低電平電壓VLL和位線/BL0(或者/BL1)的高電平電壓VHH,所以向成對(duì)單元中的另一個(gè)單元C-cell應(yīng)用“1”寫入電壓、Vw(1)=VLL-VHH,以導(dǎo)致它的二極管被擊穿,借此將C-cell寫入到“1”數(shù)據(jù)狀態(tài)。在這時(shí)候,應(yīng)用于其中已經(jīng)寫入數(shù)據(jù)的單元T-cell的電壓是VLL-VL。因?yàn)樵谶@個(gè)條件下T-cell的二極管保持在截止?fàn)顟B(tài),所以沒(méi)有把錯(cuò)誤數(shù)據(jù)寫入到T-cell中。
為了寫入“1”數(shù)據(jù),位線對(duì)中的一個(gè)、即BL0(或者BL1)從高電平電壓VH提高到更高的電平電壓VHH,并且另一個(gè)位線、即/BL0(或者/BL1)從高電平電壓VH拉低到低電平電壓VL。而且,類似于“0”寫入模式,在上述位線選擇時(shí)段的前半部分T1中向字線WL應(yīng)用高電平電壓VH,然后在后半部分T2中向相同的字線應(yīng)用低電平電壓VLL。
因此,在前半部分T1中,因?yàn)橛捎谧志€WL的高電平電壓VH以及位線/BL0(或者/BL1)的低電平電壓VL而使單元二極管被正向偏置,所以成對(duì)單元中的一個(gè)、即C-cell被寫入到“0”數(shù)據(jù)狀態(tài)。在后半部分T2中,因?yàn)樽志€WL的低電平電壓VLL和位線BL0(或者BL1)的高電平電壓VHH導(dǎo)致單元二極管被擊穿,所以另一個(gè)單元T-cell被寫入到“1”數(shù)據(jù)狀態(tài)。如同類似于上述“0”寫入模式那樣,在用于“0”寫入的前半部分和用于“1”寫入的后半部分中,都沒(méi)有出現(xiàn)錯(cuò)誤的寫入。
從圖15中顯然可知,可以通過(guò)反向應(yīng)用到位線的電壓,同時(shí)將相同的電壓應(yīng)用于字線,選擇到成對(duì)單元中的“0”、“1”寫入。因此,能夠執(zhí)行同時(shí)到具有共享字線的兩對(duì)單元的數(shù)據(jù)寫入。
圖16詳細(xì)地示出了到兩對(duì)單元(T-cell0、C-cell0)和(T-cell1、C-cell1)的同時(shí)數(shù)據(jù)寫入的波形,這兩對(duì)單元上下相鄰,且具有共享的字線WL00。這兩對(duì)單元的數(shù)據(jù)組合表示為四個(gè)值“00”、“01”、“10”和“11”。在圖16中,與這四個(gè)值的數(shù)據(jù)相對(duì)應(yīng),在相應(yīng)波形的上部示出T-cell1、C-cell1、T-cell0和C-cell0的位數(shù)據(jù)。與要被寫入的數(shù)據(jù)相一致地,向相應(yīng)的位線對(duì)(BL00、/BL00)、(BL10、/BL10)應(yīng)用高電平電壓VHH和低電平電壓VL。對(duì)于這四個(gè)數(shù)據(jù)、應(yīng)用于字線WL00的電壓全部相同地改變,以便如同類似于圖15所示的那樣,在位線選擇時(shí)段的前半部分和后半部分中分別應(yīng)用高電平電壓VH和低電平電壓VL。通過(guò)利用這樣的波形,可以同時(shí)寫入兩對(duì)單元。
如從上述寫入操作中顯然可知,應(yīng)當(dāng)理解有可能同時(shí)存取在具有共享字線的第一和第二單元陣列MA0和MA1中的相應(yīng)的多對(duì)單元。類似地,有可能同時(shí)對(duì)在具有共享字線的第三和第四單元陣列MA2和MA3中的相應(yīng)的多對(duì)單元進(jìn)行存取。與此相反,要注意到,不允許同時(shí)對(duì)具有共享位線的第二和第三單元陣列MA1和MA2進(jìn)行存取。
到目前為止,已經(jīng)說(shuō)明了這樣的成對(duì)單元配置,其中在三維單元陣列的每個(gè)單元陣列層中,橫向相鄰的兩個(gè)存儲(chǔ)器單元構(gòu)成一對(duì)單元。然而,成對(duì)單元配置方法不限于此。如圖17所示,有可能選擇具有共享字線WL的、縱向相鄰的兩個(gè)存儲(chǔ)器單元MC,以便構(gòu)成一對(duì)單元(即,真單元T-cell、和互補(bǔ)單元C-cell)。在這種情況下,屬于不同單元陣列的位線BL0、BL1變?yōu)橐粚?duì)要連接到該對(duì)單元的位線。
圖18是示出單元塊100和讀/寫電路200的層疊狀態(tài)以及它們之間的互連關(guān)系的示意透視圖。每個(gè)單元塊100對(duì)應(yīng)于上述具有四層的3D單元陣列。必要時(shí),3D單元陣列被分為具有預(yù)定容量的多個(gè)單元塊100。在圖18中,以沿著位線的方向布置兩個(gè)單元塊100。
如圖18所示,用于與單元塊100相聯(lián)系的數(shù)據(jù)讀出和寫入的讀/寫電路200在單元塊100的下面。以讀/寫電路200的主要部分布置在長(zhǎng)方形單元布局區(qū)域210內(nèi)這樣的狀態(tài)形成該電路,其中長(zhǎng)方形單元布局區(qū)域210限定在襯底10上,而且單元塊100層疊在該襯底10的上面。由在位線方向的兩個(gè)邊界A1和A2以及在字線方向的兩個(gè)邊界B1和B2限定單元布局區(qū)域210。
第一單元陣列MA0的一組位線BL0和第四單元陣列MA3的一組位線BL2被拉到第一邊界A1側(cè),以通過(guò)沿著邊界A1布置的垂直布線(即,垂直延伸(run)到襯底的通道)101連接到位線選擇電路201,該電路201在讀/寫電路200中沿著邊界A1布置。由第二和第三單元陣列MA1和MA2共享的一組位線BL1被拉到第二邊界A2側(cè),以通過(guò)沿著第二邊界A2布置的垂直布線102連接到另一位線選擇電路202,該電路202在讀/寫電路200中沿邊界A2布置。
位線BL0和BL2被拉到相同側(cè)以通過(guò)垂直布線101共同連接到位線選擇電路201的原因是這樣的事實(shí),即這些位線組不會(huì)被同時(shí)激活。詳細(xì)地說(shuō),因?yàn)閱卧嚵蠱A0和MA1具有共享的字線WL0,所以它們被同時(shí)激活。與此類似,因?yàn)閱卧嚵蠱A2和MA3具有共享字線WL1,所以同時(shí)激活單元陣列MA2和MA3。然而,因?yàn)閱卧嚵蠱A1和MA2共享位線BL1,所以較低單元陣列(MA0、MA1)和較高單元陣列(MA2、MA3)不會(huì)被同時(shí)激活。位線選擇電路201、202包括位線解碼器/多路復(fù)用器(BL-DEC/MUX)。
字線WL0和WL1被拉到第三邊界B1側(cè),以分別通過(guò)沿著邊界B1布置的垂直布線103和104,連接到字線選擇電路208,該電路208在讀/寫電路200中沿邊界B1布置。字線選擇電路208具有字線解碼器/多路復(fù)用器(WL-DEC/MUX)。
讀/寫電路200的中心部分用作全局總線區(qū)域207,其中I/O數(shù)據(jù)線和脈沖信號(hào)線沿字線方向穿過(guò)這個(gè)區(qū)域布置。在這個(gè)全局總線區(qū)域207與位線選擇電路201和202之間,分別布置了讀出放大器陣列203和204。由讀出放大器陣列203和204共享在全局總線區(qū)域207處形成的信號(hào)線。在讀出放大器陣列203和204中的讀出放大器分別通過(guò)布置在本地總線區(qū)域205和206處的信號(hào)線連接到位線選擇電路201和202。因此,由位線選擇電路201從位線BL0或者BL2中選擇出來(lái)的某些位線連接到讀出放大器陣列203。類似地,由位線選擇電路202從位線BL1中選擇的某些位線連接到讀出放大器陣列204。
布置在全局總線區(qū)域207處的I/O數(shù)據(jù)線和脈沖信號(hào)線被拉到單元布局區(qū)域210的第四邊界B2側(cè)。沿著這個(gè)邊界B2,布置了用于向所選擇的位線應(yīng)用寫入脈沖信號(hào)的寫入電路(即,寫入脈沖發(fā)生器電路)209。
如以上參考圖18所述,單元陣列的位線和字線通過(guò)垂直布線101到104連接到在襯底10上形成的讀/寫電路200。實(shí)際上,這些布線101到104由接觸插頭形成,其掩埋在圍繞單元陣列形成的層間介電薄膜中。圖19和20示出了互連的結(jié)構(gòu)示例。圖19示出了在沿著單元陣列的位線的橫截面上、在位線和讀/寫電路200之間的連接狀態(tài)。圖20示出了在沿著單元陣列的字線的橫截面上、在字線和讀/寫電路200之間的連接狀態(tài)。
如圖19和20所示,讀/寫電路200具有在覆蓋晶體管的層間介電薄膜11a上形成的必要的晶體管和金屬互連。讀/寫電路200由層間介電薄膜11b覆蓋,并且在其上形成四層的單元陣列。因此,層間介電薄膜11a和11b構(gòu)成了圖8和9所示的絕緣薄膜11。
如圖19所示,用于將拉向單元布局區(qū)域210的邊界A1的位線BL0、BL2連接到位線選擇電路201的垂直布線101,由掩埋在層間介電薄膜17、19、20和21中的接觸插頭101a到101e組成。類似地,用于將拉向單元布局區(qū)域的邊界A2的位線BL1連接到位線選擇電路202的垂直布線102,由掩埋在層間介電薄膜11、17和19中的接觸插頭102a到102c組成。
如圖20所示,用于把拉向單元布局區(qū)域的邊界B1的字線WL0連接到字線選擇電路208的垂直布線103,由掩埋在層間介電薄膜11和17中的接觸插頭103a和103b組成。用于將拉向與字線WL0相同側(cè)的字線WL1連接到字線選擇電路208的垂直布線104,由掩埋在層間介電薄膜11、17和20中的接觸插頭104a到104d組成。
雖然在圖19和20中層壓的單元陣列的最低接觸插頭101a、102a、103a和104a連接到讀/寫電路200的金屬布線,但是這些接觸插頭有可能直接連接到晶體管的源/漏極擴(kuò)散層。圖19和20示出了其中接觸插頭由用于位線和字線的金屬薄膜形成的示例。稍后將描述制造步驟。另外,要理解,接觸插頭可以由不同于位線和字線的其它金屬薄膜形成,或者由多晶硅薄膜形成。
圖18所示的一個(gè)單元塊100包括,例如,512條位線(BL)和128條字線(WL),用于一個(gè)單元陣列。如上所述,在這個(gè)實(shí)施例中兩個(gè)存儲(chǔ)器單元存儲(chǔ)一位數(shù)據(jù)。在這種情況下,一個(gè)單元塊具有256列(Col)×128行(Row)的存儲(chǔ)空間。能夠通過(guò)增加所布置的單元塊的數(shù)目增加存儲(chǔ)器容量。為了在這樣的一個(gè)大容理存儲(chǔ)器中實(shí)現(xiàn)高速的存取,必須執(zhí)行用于多個(gè)位數(shù)據(jù)的并行訪問(wèn)。例如,為了執(zhí)行32位并行訪問(wèn),一個(gè)單元塊在字線方向被分成兩個(gè)部分,而且在位線方向被分成32個(gè)部分,借此獲得64個(gè)單位單元(cell unit)。因此,每個(gè)單位單元變得具有32IO×4Col×4Row×4的容量。在全局總線區(qū)域207上,布置數(shù)據(jù)線和脈沖信號(hào)線用于64IO數(shù)據(jù)輸入/輸出。
圖21示出了在其中使用了上述單元塊結(jié)構(gòu)的情況下,相對(duì)于圖18所示的一個(gè)單元塊100的讀/寫電路200的示意布局。在布置在圖21右側(cè)的字線選擇電路(WL-DEC/MUX)208上,布置有行地址(RA)信號(hào)線301,其垂直地延伸,以用于從單元塊100的128×2條字線中選擇相應(yīng)的字線(即,上面和下面的一條)。布置在圖21左側(cè)的寫入電路209輸出具有高電平電壓VHH和低電平電壓VL的脈沖信號(hào),其在寫入模式中被提供給所選擇的字線(參見(jiàn)圖15)。傳輸寫入脈沖信號(hào)的寫入脈沖信號(hào)線(WP)305這樣布置,以便在全局總線區(qū)域207上橫向延伸。與全局總線區(qū)域207上的寫入脈沖信號(hào)線305平行地布置主數(shù)據(jù)線304,在該線路上傳輸所讀取的數(shù)據(jù)。
在一個(gè)單元塊中選擇一個(gè)單位單元,并且同時(shí)激活每個(gè)單位單元中下面兩個(gè)單元層或者上面兩個(gè)單元陣列中的單元數(shù)據(jù)。因此,為32IO×2=64IO準(zhǔn)備數(shù)據(jù)線304。寫入脈沖信號(hào)線是同樣的。詳細(xì)地說(shuō),在讀取模式中,由讀出放大器陣列203和204同時(shí)讀出在多條位線上的讀取數(shù)據(jù),這些位線分別由位線選擇電路201和202從下面兩個(gè)單元陣列(MA0、MA1)或者上面兩個(gè)單元陣列(MA2、MA3)中選出,然后這些數(shù)據(jù)被同時(shí)傳送到數(shù)據(jù)線304。在寫入模式中,要提供給分別從下面兩個(gè)單元陣列(MA0、MA1)或者上面兩個(gè)單元陣列(MA2、MA3)中選擇的多條位線的寫入脈沖信號(hào),從寫入電路209輸出到寫入脈沖信號(hào)線304,然后傳送到分別由位線選擇電路201和202所選擇的多條位線。
在讀/寫電路200的下端和上端分別布置了位線選擇電路201和202,而且將列地址(CA)信號(hào)線302和303布置為在相應(yīng)的區(qū)域上橫向延伸。位線選擇電路之一,即電路201,從上面兩個(gè)單元陣列中的512個(gè)位線對(duì)(=64I0×4Col)中選擇32個(gè)位線對(duì),而且另一個(gè)電路從下面的兩個(gè)單元陣列中的512個(gè)位線對(duì)中選擇32個(gè)位線對(duì)。因此,在相應(yīng)的本地總線區(qū)域205和206上布置了用于共同的4列(=8條位線)數(shù)據(jù)的四對(duì)電流通過(guò)線BP、/BP,以便穿過(guò)讀出放大器陣列203和204的區(qū)域,用于向由相應(yīng)的位線選擇電路201和202選擇的位線應(yīng)用脈沖信號(hào)線305的脈沖信號(hào)。另外,在相應(yīng)的本地總線區(qū)域205和207上布置64對(duì)用于4列數(shù)據(jù)的本地?cái)?shù)據(jù)線DL、/DL,而且這些線路連接到讀出放大器陣列203和204中的相應(yīng)的讀出放大器。
分別在圖22和23中詳細(xì)地示出了圖21中由虛線圍繞的、連接到4行×2(=8條字線)的一個(gè)電路部分310、以及連接到4列(=8條位線)的另一個(gè)電路部分312。
兩個(gè)多路復(fù)用器MUX0和MUX1具有用于分別選擇由單元陣列MA0和MA1共享的下面的字線WL0以及由單元陣列MA2和MA3共享的上面的字線WL1的選擇門電路。在圖22中輸入到多路復(fù)用器MUX0的八條字線對(duì)應(yīng)于圖18中、下面兩個(gè)單元陣列的字線WL0。解碼器DEC包括用于選擇32個(gè)單位單元之一的解碼門G(G1、G2、…)。多路復(fù)用器MUX0具有由NMOS晶體管QN(QN21到QN24、QN25到QN28、…)組成的選擇門電路401,這些晶體管由選擇信號(hào)S10到S13驅(qū)動(dòng)以便選擇四條字線中的一條。這些NMOS晶體管QN21到QN24和QN25到QN28分別共同連接到節(jié)點(diǎn)N11和N12。將從字線驅(qū)動(dòng)電路403通過(guò)自我升壓(self-boost)晶體管QN81和QN82輸出的字線驅(qū)動(dòng)信號(hào)Vwdrv應(yīng)用到這些節(jié)點(diǎn)N11和N12,其中自我升壓晶體管QN81和QN82由解碼門G1和G2選擇性地驅(qū)動(dòng)。字線驅(qū)動(dòng)信號(hào)Vwdrv在讀取模式中保持在高電平電壓VH(參見(jiàn)圖14),或者在寫入模式中、在前半部分保持在高電平電壓VH,并且在后半部分保持在低電平電壓VLL(參見(jiàn)圖15)。晶體管QN81、QN82的柵級(jí)通過(guò)NMOS晶體管QN83、QN84連接到解碼門G1、G2的輸出節(jié)點(diǎn),以便由解碼門G1、G2的輸出在高電平時(shí)有選擇地充電。字線驅(qū)動(dòng)信號(hào)Vwdrv通過(guò)導(dǎo)通的NMOS晶體管QN81、QN82應(yīng)用到字線WL。因?yàn)镹MOS晶體管QN81、QN82被配置為通過(guò)在它的柵級(jí)和源級(jí)之間的電容耦合自我升壓的傳輸門,所以向字線WL傳送在VH和VLL之間改變的字線驅(qū)動(dòng)信號(hào)Vwdrv,而沒(méi)有電壓下降。
多路復(fù)用器MUX0具有由NMOS晶體管QN(QN11到QN14、QN15到QN18、…)組成的復(fù)位電路402,用于把未被選擇的字線保持在低電平電壓VL=VSS。以類似于多路復(fù)用器MUX0的方式構(gòu)成多路復(fù)用器MUX1。
圖23所示的讀出放大器SA是在圖21所示的讀出放大器陣列205中的32個(gè)讀出放大器之一。連接到讀出放大器SA的四對(duì)八條位線BL0、/BL0到BL3、/BL3,是從圖10所示的位線組BL0或者BL2中選擇的。如先前所述,因?yàn)橄旅鎯蓚€(gè)單元陣列MA0和MA1以及上面兩個(gè)單元陣列MA2和MA3不會(huì)同時(shí)被激活,所以讀出放大器SA共同用于下面的單元陣列MA0、MA1和上面的單元陣列MA2、MA3。
讀出放大器SA是具有激活的PMOS晶體管QP30的CMOS觸發(fā)型電流讀出放大器。它的兩個(gè)節(jié)點(diǎn)N1和N2分別直接連接到全局?jǐn)?shù)據(jù)線304中的一對(duì)數(shù)據(jù)線GBi、/GBi。讀出NMOS晶體管QN61和QN62的漏極分別通過(guò)NMOS晶體管QN31和QN32有選擇地連接到數(shù)據(jù)線DL和/DL,其中NMOS晶體管QN31和QN32由讀取控制信號(hào)R控制,以在讀取操作期間導(dǎo)通。除在數(shù)據(jù)讀取時(shí)間導(dǎo)通之外,節(jié)點(diǎn)N1和N2由均衡晶體管QN73互相短路。數(shù)據(jù)線DL、/DL連接到由位線解碼器/多路復(fù)用器BL-DEC/MUX所選擇的一對(duì)位線。
讀出晶體管QN61、QN62的漏極可以由NMOS晶體管QN71、QN72有選擇地設(shè)置為Vss或者設(shè)置在浮動(dòng)狀態(tài),這些NMOS晶體管QN71、QN72由時(shí)鐘CLK所控制?;诰w管QN71、QN72的操作,有可能當(dāng)在數(shù)據(jù)讀出時(shí)間中將單元數(shù)據(jù)傳送到NMOS晶體管QN61、QN62時(shí),把圖14的波形中所示的低電平電壓VLr(=Vss)應(yīng)用到所選擇的位線,并且執(zhí)行讀出放大器SA的正反饋操作。
位線解碼器/多路復(fù)用器BL-DEC/MUX具有由解碼信號(hào)S20到S23所控制的NMOS晶體管QN51到QN54、和Q55到Q58組成的選擇門403,用于從四對(duì)位線中選擇一對(duì),以將這些位線分別連接到數(shù)據(jù)線DL和/DL。另外,位線解碼器/多路復(fù)用器BL-DEC/MUX具有由PMOS晶體管QP51到QP54、和QP55到QP58組成的復(fù)位電路404,用于把未被選擇的位線保持在高電平Vdd。
數(shù)據(jù)線對(duì)DL、/DL通過(guò)由寫入控制信號(hào)W驅(qū)動(dòng)為導(dǎo)通的NMOS晶體管QN41、QN42、以及通過(guò)信號(hào)線BP、/BP連接到脈沖信號(hào)線305中的一對(duì)信號(hào)線WPi、/WPi。
在上述配置中,當(dāng)執(zhí)行數(shù)據(jù)讀取操作時(shí),由選擇門電路403所選擇的字線變?yōu)椤癏”,而且由選擇門電路403所選擇的位線對(duì)變?yōu)椤癓”。在這時(shí)候,來(lái)自所選擇位線對(duì)上的所選擇互補(bǔ)單元的單元電流,通過(guò)數(shù)據(jù)線DL、/DL以及通過(guò)NMOS晶體管QN31、QN32傳送到讀出放大器SA的NMOS晶體管QN61、QN62的漏極。在這個(gè)操作期間,NMOS晶體管QN71、QN72保持在截止?fàn)顟B(tài)。此后,時(shí)鐘CLK變?yōu)椤癏”,以導(dǎo)通NMOS晶體管QN71、QN72,借此把讀出NMOS晶體管QN61、QN62的漏極固定在Vss。因此,由于單元電流的差而生成的、節(jié)點(diǎn)N1和N2之間的差分電壓被正反饋以被放大,以致節(jié)點(diǎn)N1、N2之一變?yōu)閂dd,而另一個(gè)變?yōu)閂ss。如上所述放大的單元數(shù)據(jù)被輸出到主數(shù)據(jù)線GBi、/GBi。
在數(shù)據(jù)寫入模式中,向所選擇的字線應(yīng)用在前半部分處于高電平電壓VH并且在后半部分處于低電平電壓VL的驅(qū)動(dòng)信號(hào)Vwdrv。同時(shí),通過(guò)寫入脈沖信號(hào)線WPi、/WPi向所選擇的單元對(duì)應(yīng)用被設(shè)置為在對(duì)應(yīng)于要被寫入數(shù)據(jù)的VHH、VH、VL和VLL當(dāng)中的組合的寫入脈沖信號(hào),借此執(zhí)行數(shù)據(jù)寫入操作。
因?yàn)橐粭l字線共同連接到多對(duì)單元,所以需要字線向成對(duì)單元提供大的電流??紤]到這樣的電流值,需要設(shè)計(jì)字線解碼器的可驅(qū)動(dòng)性、字線本身的阻抗、晶體管尺寸等。應(yīng)當(dāng)理解,圖22所示、用于八條字線的字線多路復(fù)用器MUX0和圖23所示、用于八條位線的位線解碼器/多路復(fù)用器DEC/MUX具有相同的電路配置。因此,可以實(shí)現(xiàn)這些電路區(qū)域,以具有與圖24所示相同的布局。在圖24中,示出了在圖22的電路中的晶體管QN21到QN28、QN11到QN18、選擇信號(hào)S10到S13、/S10到/S13以及低電平電源(Vss)線,而且與這些所對(duì)應(yīng),用圓括號(hào)括起的形式示出了圖12的電路中的晶體管QN51到QN58、QP51到QP58、選擇信號(hào)S20到S23以及高電平電源(Vdd)線。雖然有彼此相對(duì)應(yīng)的相應(yīng)晶體管是不同傳導(dǎo)率類型這樣的情況,但是有可能使用相同的布局用于這些電路。
圖24中垂直延伸的布線410是用作Vdd、Vss的選擇線和電源線的晶體管的柵級(jí)線路。這些可以通過(guò)圖案化多晶硅薄膜同時(shí)形成。因?yàn)闉榱吮3治幢贿x擇的位線和字線不浮動(dòng),僅僅需要電源線Vss、Vdd是電勢(shì)固定的,所以不需要這些線路具有非常低的阻抗。因此,能夠?yàn)檫@些線路使用與用于柵電極的多晶硅薄膜相同的多晶硅薄膜。雖然用示意的直線示出了橫向延伸的布線411,但是這些布線是與晶體管的源級(jí)和漏級(jí)接觸的金屬布線。接觸部分412用于把金屬布線411連接到位線和字線,圖18所示的垂直互連線(即,接觸插頭)101到104連接到這些位線和字線。
在上述單元陣列中的位線和字線優(yōu)選地利用1F/1F的線路/間隔形成(F最小器件特性尺寸)。如圖18所示,連接這些位線和字線,同時(shí)在襯底上保持到讀/寫電路200的線路間距。在這種情況下,形成圖24所示的金屬布線411,以便具有相同的1F/1F的線路/間隔。與此相反,在金屬布線411的路徑上布置的晶體管必需具有用于提供所需要的電流所必需的大面積??紤]到這個(gè)觀點(diǎn),在圖13中,這樣形成每個(gè)晶體管以便具有三個(gè)金屬布線411間距的柵級(jí)寬度。
當(dāng)如上所述確定晶體管尺寸和金屬線間距時(shí),為了有效地布置晶體管,以(S10,/S10)(S20)、(S12,/S12)(S22)、(S11、/S11)(S21)和(S13,/S13)(S23)這樣一個(gè)次序,布置按照0、1、2和3的地址次序加上后綴的選擇信號(hào)線(S10,/S10)(S20)、(S11,/S11)(S21)、(S12,/S12)(S22)和(S13,/S13)(S23)。因此,在由選擇信號(hào)線S10(S20)所選擇的QN21(QN51)、QN23(QN53)的晶體管陣列和由選擇信號(hào)線S11(S21)選擇的QN23(QN52)、QN24(QN54)的晶體管陣列之間,布置由選擇信號(hào)線S12(S22)選擇的QN25(QN55)、QN27(QN57)的晶體管陣列。通過(guò)使用這樣的晶體管布置,有可能在其中以小的間距、而沒(méi)有無(wú)效空間地布置布線的金屬布線區(qū)域內(nèi)布置具有大尺寸的晶體管。
接下來(lái),將參考圖25到27,說(shuō)明通過(guò)使用雙波紋(dualdamascene)方法同時(shí)形成的位線、字線以及它們到讀/寫電路200的接觸部分。圖25示出了在層間介電薄膜11上形成位線BL0的這樣一個(gè)狀態(tài),其中層間介電薄膜11覆蓋在其上已經(jīng)形成了讀/寫電路200的襯底10。與這些位線BL0的形成同時(shí)地,通過(guò)雙波紋工藝形成接觸插頭103a、104a。這些插頭用于將要在其上層疊的字線WL0、WL1連接到讀/寫電路200。雖然未在圖25中示出,但是與接觸插頭103a、104a同時(shí)地形成用于把位線BL0的末端部分連接到讀/寫電路200的其它接觸插頭。
然后,如圖26所示,以預(yù)定間距在位線BL0上形成每個(gè)都由彼此層疊的可編程阻抗元件和二極管構(gòu)成的存儲(chǔ)器單元。接下來(lái),如圖27所示,沉積層間介電薄膜17以覆蓋存儲(chǔ)器單元MC,然后通過(guò)雙波紋工藝在薄膜17上形成字線WL0。在這個(gè)工藝中,埋入分別連接到要在接下來(lái)形成的接觸插頭103a和字線WL1的接觸插頭103b和104b。
圖28A到28C在沿著字線WL0方向的橫斷面視圖中,詳細(xì)地示出了字線WL0和接觸插頭103b、104b的掩埋工藝。圖28A示出了沉積層間介電薄膜17以覆蓋存儲(chǔ)器單元MC然后對(duì)其進(jìn)行平面化的這樣一個(gè)狀態(tài)。此后,如圖28B所示,通過(guò)用于字線掩埋的RIE(活性離子刻蝕)工藝在層間介電薄膜17中形成布線掩埋溝501,以便暴露存儲(chǔ)器單元MC的上端。此外,在其中已經(jīng)掩埋了接觸插頭103a、104a的位置處形成接觸孔502,以使其比溝501更深。然后,沉積布線材料金屬層,并且由CMP(化學(xué)制品機(jī)械拋光)方法進(jìn)行處理。因此,如圖28C所示,同時(shí)掩埋和形成字線WL0和接觸插頭103b、104b。
不斷地,周期性地執(zhí)行通過(guò)利用波紋方法的存儲(chǔ)器單元形成、層間介電薄膜沉積、布線與接觸插頭形成。通過(guò)利用這樣的處理,如圖19和20所示,可以以這樣的方式層疊四層的單元陣列,其中每層的位線和字線連接到襯底上的讀/寫電路。
工業(yè)實(shí)用性依據(jù)這個(gè)發(fā)明,有可能提供其中單元陣列和讀/寫電路整體地形成在小的基片區(qū)域中的可編程阻抗存儲(chǔ)器器件。
權(quán)利要求
1.一種可編程阻抗存儲(chǔ)器器件,包含半導(dǎo)體襯底;在所述半導(dǎo)體襯底上形成的、其中布置了存儲(chǔ)器單元的至少一個(gè)單元陣列,每個(gè)所述存儲(chǔ)器單元具有可編程阻抗元件和存取元件的層疊結(jié)構(gòu),所述可編程阻抗元件以非易失性方式存儲(chǔ)由電壓應(yīng)用的極性所確定的高阻抗?fàn)顟B(tài)或者低阻抗?fàn)顟B(tài),所述存取元件具有這樣的在某一電壓范圍內(nèi)、在截止?fàn)顟B(tài)的阻抗值,該阻抗值是在選擇狀態(tài)的阻抗值的十倍或更多;以及位于所述單元陣列下面、在所述半導(dǎo)體襯底上形成的讀取/寫入電路,其用于與所述單元陣列相聯(lián)系的數(shù)據(jù)讀取和數(shù)據(jù)寫入。
2.如權(quán)利要求1所述的可編程阻抗存儲(chǔ)器器件,其特征在于所述可編程阻抗元件包含包括金屬離子的離子導(dǎo)體,其具有將所述離子導(dǎo)體夾在中間的陽(yáng)極和陰極電極。
3.如權(quán)利要求1所述的可編程阻抗存儲(chǔ)器器件,其特征在于所述可編程阻抗元件包含其中散布導(dǎo)電粒子的聚合物,其具有將所述聚合物夾在中間的陽(yáng)極和陰極電極。
4.如權(quán)利要求1所述的可編程阻抗存儲(chǔ)器器件,其特征在于所述存取元件是從齊納二極管、PN結(jié)二極管和Shottky二極管中選擇出來(lái)的二極管。
5.如權(quán)利要求4所述的可編程阻抗存儲(chǔ)器器件,其特征在于所述單元陣列包含多條彼此平行布置的位線;以某個(gè)間距布置在相應(yīng)位線上的存儲(chǔ)器單元;多條字線,每條字線這樣形成、以便在與所述位線交叉的方向共同連接所述存儲(chǔ)器單元的上端。
6.如權(quán)利要求5所述的可編程阻抗存儲(chǔ)器器件,其特征在于所述可編程阻抗元件與用作每個(gè)所述存儲(chǔ)器單元的所述存取元件的二極管以這樣的方式層疊,以便所述可編程阻抗元件和所述二極管的相應(yīng)陽(yáng)極分別連接到所述位線和字線。
7.如權(quán)利要求6所述的可編程阻抗存儲(chǔ)器器件,其特征在于多個(gè)單元陣列以這樣的方式層疊,以便相鄰的兩個(gè)單元陣列共享所述位線和字線中的至少一個(gè)。
8.如權(quán)利要求7所述的可編程阻抗存儲(chǔ)器器件,還包含在所述位線方向、布置在限定所述單元陣列的單元布局區(qū)域的第一和第二邊界外面的第一和第二垂直布線,用以將相應(yīng)的單元陣列的所述位線連接到所述讀/寫電路;以及在所述字線方向、布置在限定所述單元布局區(qū)域的第三和第四邊界之一的外面的第三垂直布線,用以將相應(yīng)的單元陣列的所述字線連接到所述讀/寫電路。
9.如權(quán)利要求8所述的可編程阻抗存儲(chǔ)器器件,其特征在于所述第一第三布線由掩埋在絕緣層中的接觸插頭形成,其中圍繞所述單元陣列形成該絕緣層。
10.如權(quán)利要求4所述的可編程阻抗存儲(chǔ)器器件,其特征在于所述讀/寫電路被配置為,向所述存儲(chǔ)器單元中的選擇的一個(gè)單元應(yīng)用這樣的第一寫入電壓,以便使它的用作所述存取元件的二極管被正向偏置,由此將它的可編程阻抗元件設(shè)置為處于低阻抗?fàn)顟B(tài),以及向所述存儲(chǔ)器單元中的選擇的一個(gè)單元應(yīng)用與所述第一寫入電壓相反級(jí)性的第二寫入電壓,以便使它的用作所述存取元件的二極管被擊穿,由此將它的可編程阻抗元件設(shè)置為處于高阻抗?fàn)顟B(tài)。
11.如權(quán)利要求10所述的可編程阻抗存儲(chǔ)器器件,其特征在于所述讀/寫電路被配置為,向所述存儲(chǔ)器單元中選擇的一個(gè)單元應(yīng)用比所述第一寫入電壓低的這樣一個(gè)讀取電壓,以便使它的用作所述存取元件的二極管被正向偏置,由此檢測(cè)它的可編程阻抗元件的數(shù)據(jù)狀態(tài)。
12.如權(quán)利要求6所述的可編程阻抗存儲(chǔ)器器件,其特征在于所述讀/寫電路被配置為,通過(guò)選擇的位線和選擇的字線向所述存儲(chǔ)器單元中選擇的一個(gè)單元應(yīng)用這樣的第一寫入電壓,以便使它的用作所述存取元件的二極管被正向偏置,由此將它的可編程阻抗元件設(shè)置為處于低阻抗?fàn)顟B(tài),以及通過(guò)選擇的位線和選擇的字線向所述存儲(chǔ)器單元中選擇的一個(gè)單元應(yīng)用與所述第一寫入電壓相反級(jí)性的第二寫入電壓,以便使它的用作所述存取元件的二極管被擊穿,由此將它的可編程阻抗元件設(shè)置為處于高阻抗?fàn)顟B(tài)。
13.如權(quán)利要求12所述的可編程阻抗存儲(chǔ)器器件,其特征在于所述讀/寫電路被配置為,通過(guò)選擇的位線和選擇的字線向所述存儲(chǔ)器單元中選擇的一個(gè)單元應(yīng)用比所述第一寫入電壓低的這樣一個(gè)讀取電壓,以便使它的用作所述存取元件的二極管被正向偏置,由此檢測(cè)它的可編程阻抗元件的數(shù)據(jù)狀態(tài)。
14.如權(quán)利要求13所述的可編程阻抗存儲(chǔ)器器件,其特征在于所述讀/寫電路被配置為,在未選擇狀態(tài)下在所述位線和字線之間應(yīng)用這樣一個(gè)保持電壓,以便利用反向偏置把所述存儲(chǔ)器單元的所述二極管保持在高阻抗截止?fàn)顟B(tài)。
15.如權(quán)利要求7所述的可編程阻抗存儲(chǔ)器器件,其特征在于在每個(gè)所述多個(gè)單元陣列中的相鄰兩個(gè)存儲(chǔ)器單元構(gòu)成用于存儲(chǔ)互補(bǔ)數(shù)據(jù)的單元對(duì),其中的一個(gè)單元處于高阻抗?fàn)顟B(tài),而另一個(gè)單元處于低阻抗?fàn)顟B(tài),而且其中將所述單元對(duì)的所述互補(bǔ)數(shù)據(jù)作為一位數(shù)據(jù)讀取到位線對(duì)。
16.如權(quán)利要求15所述的可編程阻抗存儲(chǔ)器器件,其特征在于構(gòu)成所述單元對(duì)的兩個(gè)存儲(chǔ)器單元以這樣的方式在所述多個(gè)單元陣列的每一個(gè)中橫向相鄰,以便它們的二極管的陽(yáng)極共同連接到所述字線之一,而且它們的可編程阻抗元件的陽(yáng)極連接到一對(duì)位線。
17.如權(quán)利要求16所述的可編程阻抗存儲(chǔ)器器件,其特征在于以這樣的條件選擇所述單元對(duì),以便在將所述互補(bǔ)數(shù)據(jù)讀取到其之上的所述對(duì)位線之間布置另一條位線。
18.如權(quán)利要求15所述的可編程阻抗存儲(chǔ)器器件,其特征在于構(gòu)成所述單元對(duì)的兩個(gè)存儲(chǔ)器單元以這樣的方式在所述多個(gè)單元陣列中的相鄰兩個(gè)單元陣列之間垂直相鄰,以便它們的二極管的陽(yáng)極共同連接到由所述兩個(gè)單元陣列共享的所述字線之一,而且它們的可編程阻抗元件的陽(yáng)極分別連接到布置在所述兩個(gè)單元陣列處的位線。
19.如權(quán)利要求8所述的可編程阻抗存儲(chǔ)器器件,其特征在于所述讀/寫電路包含全局總線區(qū)域,具有向其傳送讀取數(shù)據(jù)的多條數(shù)據(jù)線,以及用于向所述位線傳送寫入脈沖信號(hào)的多條寫入脈沖信號(hào)線,所述數(shù)據(jù)線和所述寫入脈沖信號(hào)線這樣布置,以便沿所述位線的方向穿過(guò)所述單元布局區(qū)域的中心部分;分別沿著所述單元布局區(qū)域的所述第一和第二邊界布置的第一和第二位線選擇電路,相鄰兩個(gè)單元陣列的相應(yīng)位線連接到這些選擇電路;用于分別讀出由所述第一和第二位線選擇電路所選擇的位線的數(shù)據(jù)的第一和第二讀出放大器陣列,所述第一和第二讀出放大器陣列分別布置在所述第一、第二位線選擇電路和所述全局總線區(qū)域之間;沿著所述單元布局區(qū)域的所述第三和第四邊界之一布置的字線選擇電路,所述相鄰兩個(gè)單元陣列的共享字線連接到該字線選擇電路;以及沿著所述單元布局區(qū)域的所述第三和第四邊界的另一個(gè)布置的寫入電路,用于生成提供給所述寫入脈沖信號(hào)線的所述寫入脈沖信號(hào)。
20.如權(quán)利要求19所述的可編程阻抗存儲(chǔ)器器件,其特征在于所述共享字線在由所述字線選擇電路所選擇的某一范圍內(nèi)被同時(shí)激活,而且所述相鄰兩個(gè)單元陣列的相應(yīng)位線在分別由所述第一和第二位線選擇電路所選擇的相應(yīng)某個(gè)范圍內(nèi)被同時(shí)選擇,由此同時(shí)對(duì)在所述相鄰兩個(gè)單元陣列中的相應(yīng)的多個(gè)存儲(chǔ)器單元進(jìn)行存取。
21.如權(quán)利要求20所述的可編程阻抗存儲(chǔ)器器件,其特征在于所述第一和第二讀出放大器陣列具有讀出放大器,用于同時(shí)讀出在所述相鄰兩個(gè)單元陣列中同時(shí)選擇的相應(yīng)多個(gè)存儲(chǔ)器單元的數(shù)據(jù),其中讀出的數(shù)據(jù)被同時(shí)傳送到所述全局總線區(qū)域中的所述數(shù)據(jù)線。
22.如權(quán)利要求20所述的可編程阻抗存儲(chǔ)器器件,其特征在于所述寫電路被配置為向所述全局總線區(qū)域中的所述寫入脈沖信號(hào)線同時(shí)輸出寫入脈沖信號(hào),該寫入脈沖信號(hào)將被傳送到在所述相鄰兩個(gè)單元陣列中同時(shí)選擇的相應(yīng)多條位線。
23.如權(quán)利要求19所述的可編程阻抗存儲(chǔ)器器件,其特征在于在每個(gè)所述單元陣列中的相鄰兩個(gè)存儲(chǔ)器單元構(gòu)成用于存儲(chǔ)互補(bǔ)數(shù)據(jù)的單元對(duì),其中的一個(gè)單元處于高阻抗?fàn)顟B(tài),而另一個(gè)單元處于低阻抗?fàn)顟B(tài),而且其中所述第一和第二讀出放大器陣列中的每一個(gè)都包含布置在其中的差分型電流讀出放大器,所述電流讀出放大器中的每一個(gè)都連接到一個(gè)位線對(duì),所述單元對(duì)連接到該位線對(duì),所述電流讀出放大器用于讀出由于所述互補(bǔ)數(shù)據(jù)導(dǎo)致的電流差。
全文摘要
可編程阻抗存儲(chǔ)器器件,包括半導(dǎo)體襯底;在該半導(dǎo)體襯底上形成的、其中布置了存儲(chǔ)器單元的至少一個(gè)單元陣列,每個(gè)存儲(chǔ)器單元具有可編程阻抗元件和存取元件的層疊結(jié)構(gòu),該可編程阻抗元件以非易失性方式存儲(chǔ)由電壓應(yīng)用的極性所確定的高阻抗?fàn)顟B(tài)或者低阻抗?fàn)顟B(tài),該存取元件具有這樣的在某一電壓范圍內(nèi)、在截止?fàn)顟B(tài)的阻抗值,該阻抗值是在選擇狀態(tài)的阻抗值的十倍或更多;以及,位于單元陣列下面、在半導(dǎo)體襯底上形成的讀/寫電路,其用于與單元陣列相聯(lián)系的數(shù)據(jù)讀取和數(shù)據(jù)寫入。
文檔編號(hào)H01L27/24GK1759450SQ03826160
公開(kāi)日2006年4月12日 申請(qǐng)日期2003年3月18日 優(yōu)先權(quán)日2003年3月18日
發(fā)明者戶田春希 申請(qǐng)人:株式會(huì)社東芝