專利名稱:一種σ型硅溝槽的制造方法
技術(shù)領(lǐng)域:
本發(fā)明一般涉及CMOS半導(dǎo)體器件制造工藝,更確切的說,涉及一種Σ型硅溝槽的制造方法。
背景技術(shù):
隨著半導(dǎo)體制作工藝的日益提升以及CMOS半導(dǎo)體器件工藝的發(fā)展,半導(dǎo)體器件的比例尺寸不斷縮小,為滿足器件性能提高需要引入應(yīng)力硅工程。目前在PMOS上比較通用應(yīng)力硅工程是SiGe工藝,SiGe工藝具有優(yōu)異的射頻性能,更由于其較高的性價(jià)比,被廣泛應(yīng)用于移動(dòng)通信、衛(wèi)星定位和RFID (Radio Frequency IDentification,無線射頻識別)等市場;SiGe工藝還可以與常規(guī)的數(shù)字模擬電路相集成,制造出功能完整的SoC(系統(tǒng)級芯片)芯片。目前采用SiGe材料制作射頻集成電路已成為國際上的研究熱點(diǎn)。隨著無線電應(yīng)用越來越廣泛,使用的帶寬和頻率也越來越高,因此寬帶、超寬帶的無線電應(yīng)用研究具有重要意義。SiGe工藝需要先在硅片上挖取硅溝槽,現(xiàn)有的溝槽一般包括有U型和Σ型。Σ型硅溝槽比U型有更高的應(yīng)力效果,器件性能更為突出。現(xiàn)有技術(shù)中制造方法一般使用不同硅晶向刻蝕速率藥液進(jìn)行刻蝕形成Σ型硅溝槽,例如采用濃度為2.38%、40度的TMAH (四甲基氫氧化銨)溶液進(jìn)行刻蝕,但是溶液價(jià)格比較昂貴,制造成本較高,刻蝕速率也不太理想,同時(shí)在刻蝕過程中還容易對半導(dǎo)體結(jié)構(gòu)其他位置造成損傷,對產(chǎn)品也造成了一定影響。中國專利(公開號:102683180A)公開了一種凹槽刻蝕方法以及半導(dǎo)體器件制造方法,其中包括:在硅片上涂覆具有具體厚度的光刻膠;形成所述光刻膠的用于刻蝕出凹槽的圖案;以及利用形成有圖案的光刻膠,執(zhí)行等離子刻蝕;其中,對光刻膠的所述具體厚度以及等離子刻蝕過程中的刻蝕能量進(jìn)行控制,以使等離子體消耗完所述光刻膠而刻蝕到所述光刻膠的下面的硅片。該發(fā)明的目的是為了提供一種可能夠以簡化的方法來形成上部的角輪廓形成為圓弧形狀的凹槽,在實(shí)際刻蝕過程中刻蝕速度比較緩慢,同時(shí)在刻蝕過程中也沒有相應(yīng)的保護(hù)措施,容易對其他不需要刻蝕的部位造成損傷,在實(shí)際制作過程中有一定的局限性。中國專利淺溝槽形成方法(公開號:101752286A),其中,包括:在半導(dǎo)體基底上形成鈍化層及圖形化的抗蝕劑層;以所述圖形化的抗蝕劑層為掩膜,采用第一刻蝕氣體去除部分厚度的所述鈍化層;以刻蝕后的所述鈍化層為硬掩膜,采用異于所述第一刻蝕氣體的第二刻蝕氣體去除剩余的所述鈍化層并刻蝕部分深度的所述半導(dǎo)體基底,形成所述淺溝槽。該發(fā)明在實(shí)際刻蝕速率較慢,形成溝槽時(shí)間較長,同樣不利于半導(dǎo)體溝槽制造工藝的發(fā)展。
發(fā)明內(nèi)容
本發(fā)明根據(jù)現(xiàn)有技術(shù)中刻蝕形成Σ型溝槽成本較高同時(shí)刻蝕速率較慢的問題,提供了一種Σ型溝槽制造方法,通過在U型溝槽注入離子,于半導(dǎo)體襯底形成一 Σ型離子摻雜區(qū),然后使用濕法刻蝕可快速去除該離子摻雜區(qū),于半導(dǎo)體襯底形成所需Σ型硅溝槽,同時(shí)很好的保護(hù)了半導(dǎo)體襯底和多晶硅柵極。為了實(shí)現(xiàn)以上目的,本發(fā)明采用的技術(shù)方案為:一種Σ型硅溝槽的制造方法,應(yīng)用于具有多晶硅柵極的半導(dǎo)體結(jié)構(gòu)上,所述半導(dǎo)體結(jié)構(gòu)包括多晶硅柵極和半導(dǎo)體襯底,所述多晶硅柵極部分覆蓋所述半導(dǎo)體襯底的上表面,且所述多晶硅柵極的表面覆蓋有一阻擋層,其中,包括以下步驟:步驟S1、部分刻蝕所述半導(dǎo)體襯底,于所述半導(dǎo)體襯底內(nèi)形成U型溝槽;步驟S2、以傾斜角度進(jìn)行離子注入工藝,于所述U型溝槽的底部及其側(cè)壁的半導(dǎo)體襯底中形成Σ型離子摻雜區(qū);步驟S3、刻蝕所述Σ型離子摻雜區(qū),形成Σ型溝槽。上述的一種Σ型硅溝槽的制造方法,其中,所述半導(dǎo)體襯底為硅基板。上述的一種Σ型硅溝槽的制造方法,其中,所述阻擋層為氮化硅層。上述的一種Σ型硅溝槽的制造方法,其中,步驟SI中采用干法刻蝕工藝形成所述U型溝槽。上述的一種Σ型硅溝槽的制造方法,其中,步驟S2中采用磷離子進(jìn)行所述離子注入工藝。上述的一種Σ型硅溝槽的制造方法,其中,步驟S2中的所述傾斜角度為進(jìn)行所述離子注入工藝時(shí)注入離子的方向與所述硅基板上表面的角度,且該傾斜角度為10-45度。上述的一種Σ型硅溝槽的制造方法,其中,步驟S2中所述離子注入工藝的注入離子能量為10KeV_50eV,注入離子量大于lel5atom/cm2。上述的一種Σ型硅溝槽的制造方法,其中,步驟S2中在注入所述離子過程中,將所述半導(dǎo)體襯底旋轉(zhuǎn)4次,所述旋轉(zhuǎn)4次的角度分別為90°、180°、270°、360°。上述的一種Σ型硅溝槽的制造方法,其中,步驟S2中半導(dǎo)體襯底每次旋轉(zhuǎn)間隔的時(shí)間相等。上述的一種Σ型硅溝槽的制造方法,其中,步驟S3中采用氫氟酸對所述Σ型離子摻雜區(qū)進(jìn)行濕法刻蝕。由于本發(fā)明采用了以上技術(shù)方案在Σ型槽制作過程中很好的保護(hù)了多晶硅柵極,通過調(diào)整離子的注入角度可得到不同角度的Σ型溝槽,同時(shí)還可通過控制磷離子的注入量來控制Σ型槽的深度,保護(hù)了半導(dǎo)體襯底及多晶硅柵極,同時(shí)大幅度提高了刻蝕速度,成本也較低,設(shè)備通用,提升了生產(chǎn)效率。
圖1-3為本發(fā)明一種Σ型硅溝槽的制造方法的流程圖。
具體實(shí)施例方式下面結(jié)合附圖和具體實(shí)施例對本發(fā)明作進(jìn)一步說明,但不作為本發(fā)明的限定。圖1-3為本發(fā)明一種Σ型硅溝槽的制造方法的流程圖,包括以下步驟:步驟S1、提供一具有多晶硅柵極的半導(dǎo)體結(jié)構(gòu),該半導(dǎo)體結(jié)構(gòu)包括半導(dǎo)體襯底101和多晶娃柵極102,多晶娃柵極102的表面形成有一氮化娃阻擋層103,米用干法刻蝕在半導(dǎo)體襯底內(nèi)刻蝕形成多個(gè)U型溝槽區(qū)104,U型溝槽區(qū)104位于所述多晶硅柵極102下表面的周圍。步驟S2、以10-45度的傾斜角度注入高劑量離子,在本發(fā)明的實(shí)施例中,采用高劑量的磷離子進(jìn)行注入,同時(shí)注入磷離子的能量為10KeV-50KeV,注入磷離子量大于1E15原子/cm2,于U型溝槽區(qū)的下表面及側(cè)面形成Σ型離子摻雜區(qū)105,同時(shí)在離子注入過程中,需要將半導(dǎo)體襯底101'旋轉(zhuǎn)4次,每次旋轉(zhuǎn)的角度為90°,180° ,270° ,360°,并控制每次旋轉(zhuǎn)的間隔時(shí)間相等,以減小Σ型離子摻雜區(qū)底部與側(cè)壁的傾斜角度差。步驟S3、使用氫氟酸進(jìn)行濕法刻蝕工藝去除Σ型離子摻雜區(qū)105,由于氫氟酸對經(jīng)過離子注入摻雜過的硅有很快的刻蝕速率,可快速刻蝕Σ型離子摻雜區(qū)105并在硅基板內(nèi)形成所需Σ型溝槽,同時(shí)氫氟酸對摻雜離子硅的高選擇比性,很好的保護(hù)了硅基板未摻雜區(qū),該步驟完成后形成如圖3所示結(jié)構(gòu)。由于在采用磷離子劑量超過lE15atom (原子)/cm2進(jìn)行離子注入工藝后,繼續(xù)采用氫氟酸進(jìn)行濕法刻蝕而形成溝槽時(shí),其對離子注入?yún)^(qū)域的刻蝕速率會(huì)高于15A/min,而對未摻雜離子的硅基板的其他區(qū)域的刻蝕速率卻低于1.5A/min,即采用氫氟酸對離子注入工藝后的硅基板進(jìn)行刻蝕時(shí),該硅基板不同的區(qū)域(離子注入?yún)^(qū)域和非離子注入?yún)^(qū)域)其刻蝕速率的差別在10倍以上;所以,當(dāng)在所需制造溝槽的硅基板位置處進(jìn)行注入離子后可極大提升該區(qū)域的刻蝕速率,進(jìn)而于硅基板內(nèi)快速形成所需U型溝槽區(qū)域,同時(shí)由于氫氟酸對單晶硅的硅基板及二氧化硅的阻擋層刻蝕速率較慢,在刻蝕過程中減少了氫氟酸對硅基板及多晶硅柵極造成的損傷,保護(hù)了硅基板和多晶硅柵極。下面提供一個(gè)具體實(shí)施例來對本發(fā)明進(jìn)行進(jìn)一步闡述:I)提供一具有多晶硅柵極的半導(dǎo)體襯底,采用干法刻蝕在半導(dǎo)體襯底形成多個(gè)U型溝槽,U型溝槽位于多晶硅柵極下表面的兩側(cè),同時(shí)在多晶硅柵極的表面覆蓋一氮化硅阻擋層。2)以40度的傾斜角度注入高劑量磷離子,其中,注入磷離子的能量為15KeV,注入磷離子量為2E15原子/cm2,并在離子注入過程中,將硅片旋轉(zhuǎn)4次,每次旋轉(zhuǎn)的角度分別為90° ,180° ,270° ,360°,并保證每次旋轉(zhuǎn)的間隔時(shí)間相等,在半導(dǎo)體襯底內(nèi)U型溝槽的下方形成了一底面與側(cè)壁角度為40度,厚度為319A的Σ型離子摻雜層。3)使用氫氟酸進(jìn)行濕法刻蝕,在半導(dǎo)體襯底內(nèi)U型溝槽的下方刻蝕掉315A厚度的離子摻雜層,從而實(shí)現(xiàn)了制造Σ型溝槽,實(shí)現(xiàn)了制造Σ型溝槽的技術(shù)要求。綜上所述,本發(fā)明一種Σ型硅溝槽的制造方法在Σ型槽制作過程中很好的保護(hù)了多晶硅柵極,通過調(diào)整離子的注入角度可得到不同角度的Σ型溝槽,同時(shí)還可通過控制磷離子的注入量來控制Σ型槽的深度,同時(shí)大幅度提高了刻蝕速度,成本也較低,設(shè)備通用,提升了生產(chǎn)效率。以上所述僅為本發(fā)明較佳的實(shí)施例,并非因此限制本發(fā)明的實(shí)施方式及保護(hù)范圍,對于本領(lǐng)域技術(shù)人員而言,應(yīng)當(dāng)能夠意識到凡運(yùn)用本發(fā)明說明書及圖示內(nèi)容所作出的等同替換和顯而易見的變化所得到的方案,均應(yīng)當(dāng)包含在本發(fā)明的保護(hù)范圍內(nèi)。
權(quán)利要求
1.一種Σ型硅溝槽的制造方法,應(yīng)用于具有多晶硅柵極的半導(dǎo)體結(jié)構(gòu)上,所述半導(dǎo)體結(jié)構(gòu)包括多晶硅柵極和半導(dǎo)體襯底,所述多晶硅柵極部分覆蓋所述半導(dǎo)體襯底的上表面,且所述多晶硅柵極的表面覆蓋有一阻擋層,其特征在于,包括以下步驟: 步驟S1、部分刻蝕所述半導(dǎo)體襯底,于所述半導(dǎo)體襯底內(nèi)形成U型溝槽; 步驟S2、以傾斜角度進(jìn)行離子注入工藝,于所述U型溝槽的底部及其側(cè)壁的半導(dǎo)體襯底中形成Σ型離子摻雜區(qū); 步驟S3、刻蝕所述Σ型離子摻雜區(qū),形成Σ型溝槽。
2.根據(jù)權(quán)利要求1所述的一種Σ型硅溝槽的制造方法,其特征在于,所述半導(dǎo)體襯底為娃基板。
3.根據(jù)權(quán)利要求1所述的一種Σ型硅溝槽的制造方法,其特征在于,所述阻擋層為氮化娃層。
4.根據(jù)權(quán)利要求1所述的一種Σ型硅溝槽的制造方法,其特征在于,步驟SI中采用干法刻蝕工藝形成所述U型溝槽。
5.根據(jù)權(quán)利要求1所述的一種Σ型硅溝槽的制造方法,其特征在于,步驟S2中采用磷離子進(jìn)行所述離子注入工藝。
6.根據(jù)權(quán)利要求1所述的一種Σ型硅溝槽的制造方法,其特征在于,步驟S2中的所述傾斜角度為進(jìn)行所述離子注入工藝時(shí)注入離子的方向與所述硅基板上表面的角度,且該傾斜角度為10-45度。
7.根據(jù)權(quán)利要求1所述的一種Σ型硅溝槽的制造方法,其特征在于,步驟S2中所述離子注入工藝的注入離子能量為10KeV_50KeV,注入離子量大于lE15atom/cm2。
8.根據(jù)權(quán)利要求1所述的一種Σ型硅溝槽的制造方法,其特征在于,步驟S2中在注入所述離子過程中,將所述半導(dǎo)體襯底旋轉(zhuǎn)4次,其中,所述旋轉(zhuǎn)4次的角度分別為90°,180° ,270° ,360° 。
9.根據(jù)權(quán)利要求8所述的一種Σ型硅溝槽的制造方法,其特征在于,步驟S2中半導(dǎo)體襯底每次旋轉(zhuǎn)間隔的時(shí)間相等。
10.根據(jù)權(quán)利要求1所述的一種Σ型硅溝槽的制造方法,其特征在于,步驟S3中采用氫氟酸對所述Σ型離子摻雜區(qū)進(jìn)行濕法刻蝕。
全文摘要
本發(fā)明涉及CMOS半導(dǎo)體器件制造工藝,更確切的說,涉及一種Σ型硅溝槽的制造方法,包括以下步驟步驟S1、于所述半導(dǎo)體襯底內(nèi)刻蝕形成多個(gè)U型溝槽,所述U型溝槽位于所述多晶硅柵極下表面的周圍;步驟S2、以傾斜角度注入高劑量磷離子,于所述U型溝槽的下表面及側(cè)面形成Σ型離子摻雜區(qū);步驟S3、使用氫氟酸刻蝕去除所述Σ型離子摻雜區(qū),于所述半導(dǎo)體襯底內(nèi)形成Σ型溝槽。本發(fā)明通過在硅區(qū)內(nèi)注入高劑量離子,然后利用氫氟酸對摻雜磷離子的硅區(qū)進(jìn)行高選擇比刻蝕,提高了刻蝕速率,很好的保護(hù)了半導(dǎo)體襯底,同時(shí)生產(chǎn)成本也較低。
文檔編號H01L21/266GK103151257SQ20131008211
公開日2013年6月12日 申請日期2013年3月14日 優(yōu)先權(quán)日2013年3月14日
發(fā)明者景旭斌 申請人:上海華力微電子有限公司