用于多電壓的分裂式薄膜電容器的制造方法
【專利摘要】一種用于形成分裂式薄膜電容器的設(shè)備和方法,可以用在空間受限的應(yīng)用中,以及在電耗裝置和電源之間需要非常緊密的電連接的應(yīng)用中,分裂式薄膜電容器用于向諸如集成電路之類的電器件提供多個功率和參考電源電壓電平??臻g受限的應(yīng)用和緊密耦合應(yīng)用的實(shí)例都可以是諸如微處理器之類的集成電路(IC)。向微處理器提供并調(diào)節(jié)功率的電容器需要緊密耦合,以便響應(yīng)可能在高時鐘率的微處理器中出現(xiàn)的瞬時功率需求,并且微處理器封裝中的空間非常受限。微處理器可以對微處理器的快速核心邏輯部中的最小尺寸快速晶體管使用低壓電源電平,并對微處理器的高速緩存部件和I/O晶體管部件使用高于正常的電壓電源電壓電平。因而可以需要用具有多功率和參考電壓電平的緊湊電容器來提供高頻IC所需的功率。
【專利說明】
用于多電壓的分裂式薄膜電容器
技術(shù)領(lǐng)域
[0001]在此描述的各種實(shí)施例涉及電容器設(shè)計,通常包括和諸如集成電路之類的電子器件一起使用的薄膜電容器。
【背景技術(shù)】
[0002]許多電子器件具有不是總能由電源適當(dāng)?shù)毓┙o的局部瞬時電流需求,導(dǎo)致局部電壓電平移動和可能錯誤的信號傳播。在電氣和電子器件的局部功率濾波應(yīng)用中使用電容器是已知的。然而,當(dāng)電子器件中的時鐘周期率隨著器件變小而持續(xù)增加時,特別是在諸如微處理器和存儲器之類的集成電路器件中,則緊密耦合的電容器的需求增加。另外,隨著電子器件變小,需要在該器件的某些部分減少操作電壓,以把電場保持在器件可靠性降低的臨界電平之下。在器件的臨界可靠性部分中減少操作電壓的同時保持電子器件性能的一種方法是用具有不同電源電壓電平的兩個電源進(jìn)行操作。例如,集成電路(即,IC)的內(nèi)部邏輯部分可以使用最小尺寸的晶體管,以便獲得最快的可能操作速度,并且因而可能需要低壓電源,而IC外圍處的輸入和輸出(S卩,I/O)驅(qū)動器可以使用較大且更大功率的晶體管,這種晶體管需要高壓電源,并且在不降低可靠性的情況下可以經(jīng)受的電壓電平比小邏輯晶體管可以容許的要高。作為剛剛討論的兩個電源電壓情形的結(jié)果,可能存在對與同一集成電路芯片相關(guān)聯(lián)的兩個不同的緊密耦合電容器的需求。使用具有不同電源電平的兩個不同的電容器可能發(fā)生例如在IC封裝中的電子器件的空間問題,因而存在對于具有多電壓電平能力的單個電容器的需求。也有對具有兩個獨(dú)立的電源以隔離噪聲的電容器的需求。
【附圖說明】
[0003]圖1是本發(fā)明不意性實(shí)施例的側(cè)視圖;
圖2是本發(fā)明另一不意性實(shí)施例的俯視圖和側(cè)視圖;
圖3是本發(fā)明其他不意性實(shí)施例的俯視圖和側(cè)視圖;
圖4是使用本發(fā)明實(shí)施例的部件的側(cè)視圖;
圖5是使用本發(fā)明實(shí)施例的系統(tǒng)的框圖。
【具體實(shí)施方式】
[0004]在下面的詳細(xì)描述中,參考構(gòu)成詳細(xì)描述的一部分的附圖,在附圖中經(jīng)由對本發(fā)明原理的說明,示出了本發(fā)明可被最佳實(shí)施的手段的具體實(shí)施例。在附圖中,在實(shí)施例的全部各種視圖中相同的數(shù)字基本上描述相似的組件。對這些實(shí)施例進(jìn)行足夠詳細(xì)的描述以使得本領(lǐng)域技術(shù)人員能夠?qū)嵤┍景l(fā)明??梢允褂眠@種公開的原理的其他實(shí)施例,并且在不脫離本發(fā)明精神和原理的情況下可以對在此公開的實(shí)施例進(jìn)行各種結(jié)構(gòu)和材料上的改變。
[0005]如在此用于介電常數(shù)(S卩,高k和低k)的術(shù)語“高”和“低”是涉及以下材料的相對術(shù)語,這些材料具有相對于諸如二氧化硅和氮化硅之類的的標(biāo)準(zhǔn)介電材料的介電常數(shù)。當(dāng)術(shù)語“高”和“低”在此用于電壓時,它們涉及電源電壓值中的相對值,并且術(shù)語“接地”涉及參考電壓電源?!案摺彪妷旱闹祵⒁蕾囉诳梢詫?shí)施這些實(shí)施例的電氣系統(tǒng)中的各種因素而變化,諸如在電氣系統(tǒng)中發(fā)現(xiàn)的集成電路的工藝和尺寸,以及其他這樣的區(qū)別。例如,當(dāng)IC變小時,它們變得對MOSFET的柵氧化層和雙極結(jié)晶體管的結(jié)擊穿的高電壓降低更靈敏,并且經(jīng)常降低操作電壓以增加器件壽命。
[0006]參考圖1,示出了薄膜電容器的內(nèi)部結(jié)構(gòu)的側(cè)視圖,其具有通常由標(biāo)準(zhǔn)或低值介電材料(即,低k)制成的襯底100,并具有頂面上的第二介電層102,該第二介電層102通常由低k材料制成,以減少以諸如從頂面到底面的直線方向之類的各種方向穿過襯底的許多電通路和多個信號線中的信號串?dāng)_,連接器件不同部分的側(cè)面導(dǎo)線利用頂面、內(nèi)表面以及底面,并產(chǎn)生到其他電器件和印刷電路板(即,PCB)的外部電觸點(diǎn)。在這個示意性實(shí)施例中在橫截面上示出了形成薄膜電容器(即,TFC)的頂板并把頂板連接到襯底100的背面的許多電線和通路104。還示出了形成埋藏在第二介電層102中的TFC的底板并把底板連接到襯底100的背面的許多電線和通路106。用高介電值(S卩,高k)的介電材料108來隔離兩個電容器板104和106,以形成高值電容器。任一高k材料可被用作層108。高k材料的示意性實(shí)例包括鈦酸鍶鋇、鈦酸鋇、或鈦酸鍶,如果介電材料100是帶狀鑄造陶瓷這是非常有用的。對于本領(lǐng)域技術(shù)人員來說眾多其他的高k介電材料都是公知的,并且可以根據(jù)用在特定應(yīng)用中的材料和工藝的需要而被用在本實(shí)施例的實(shí)施中。
[0007]圖1中示出的示意性實(shí)施例可以被清楚地延伸到包括諸如110的垂直電導(dǎo)線,以把頂面部分連接到在頂面或底面上使用接觸點(diǎn)的外部電子器件,并且把襯底100上的一位置上的部分TFC連接到其他位置。例如,通過本領(lǐng)域技術(shù)人員所公知的方法,通過利用底部、頂部的或埋藏在襯底100中的水平電導(dǎo)體,所有上面的電容器電極板部分104可以連接在一起,以形成一個大電容器。然后結(jié)合的頂板電極線可以連接到垂直導(dǎo)體110,并且因而經(jīng)由頂面或底面上的接觸點(diǎn)連接到外部電源。替換地,結(jié)合的頂板電極線可以通過位于襯底100的底面上的連接焊點(diǎn)連接到外部電子器件,而不需要垂直連接器110。按照類似的方式,通過上述那些類似的裝置,埋藏的底部電容器板106可以被連接在一起,以形成一個大電容器,并通過頂面或底面上的連接被連接到諸如IC或電源的外部電子器件。
[0008]圖1中示出的示意性實(shí)施例可以被延伸到包括這樣的布置,其中還可以在底面上形成在襯底的頂面上所示出的結(jié)構(gòu),以在附著了電容器的電子器件的全部使用面積的相同大小中提供具有基本上兩倍的面積和容量的電容器。還應(yīng)當(dāng)理解,垂直電導(dǎo)體110不限于示出的圍繞在電容器外圍的單行,而可以具有多行的垂直連接器和接觸點(diǎn),并可以形成連接器的區(qū)域陣列(area array),以減少輸出和輸入的電流的電阻和電感。因而,在圖1中示出的示意性實(shí)施例中,借助于包括的諸如垂直連接器110之類的電導(dǎo)體,上面的電容器板104中的每一個可以連接到不同的電壓電源,同時下面的電容器板106可以都連接到參考電壓,以提供可以被叫做地電壓的參考電壓。替換地,因諸如接地跳動隔離之類的種種原因,下面的電容器板106可以與上面的電容器板104相隔離地連接到單獨(dú)的參考電壓電源。通過這種布置,可以給諸如IC之類的電路提供兩個不同的電源電壓,這在諸如向IC的內(nèi)部最小尺寸的晶體管邏輯部件提供的低電壓電平,同時向同一IC的存儲器高速緩存或輸入/輸出(SP,I/O)部件提供高電壓電平時是很有用的。
[0009]在圖2中,在該圖的上部示出了薄膜電容器(S卩,TFC)的俯視圖,薄膜電容器具有被示意性分為兩個獨(dú)立部分的上面的電容器板。在這個示意性實(shí)例中,電容器的左側(cè)202被選擇為提供操作電壓電平給緊密耦合的電子器件的存儲器高速緩存部件,該電子器件諸如是直接安裝在TFC的頂部的1C。示意性TFC的右側(cè)204被選擇為提供不同的操作電壓電平給IC的電壓敏感的邏輯核心。替換地,由于同步轉(zhuǎn)換問題或其他設(shè)計原因,兩側(cè)202和204可以單獨(dú)地提供需要相互電隔離的內(nèi)部IC信號。
[0010]在圖2下面的詳細(xì)側(cè)視圖中,示出了上面的電容器板間隔周圍的區(qū)域。在這個示意性實(shí)例中,上面的電容器板被示為僅被分成兩部分,并且下面的電容器板208被示為電導(dǎo)體的單片。在此描述的實(shí)施例明顯不是被限定為上面參考圖1的示意性實(shí)例討論的那樣,其中下面的電容器板被分開。電容器被形成在襯底210上并且用高k介電材料206覆蓋下面的電容器板208,為了簡單起見,在這個示意性實(shí)例中把介電材料206示為連續(xù)的。介電材料206的選擇將依賴于使用該實(shí)施例的具體應(yīng)用。例如,在低溫共同點(diǎn)火(co-fired)陶瓷領(lǐng)域中高k介電材料可以被選為鈦酸鍶鋇或其他類似的材料。為了簡單起見,高k介電206被示為連續(xù)的單層,但是實(shí)施例不被這樣限制,并且當(dāng)對于實(shí)施的具體應(yīng)用來說最有用的時候,高k介電層也可以被分解為多個獨(dú)立的部分。
[0011]在圖3中示出了具有俯視圖的示意性實(shí)施例,該俯視圖具有被選擇向IC的最小尺寸晶體管核心邏輯區(qū)提供較低電源電壓電平的區(qū)域302,以及被選擇向同一IC的存儲器高速緩存區(qū)提供較高、或較低、或者不同的電源電壓電平的區(qū)域304。在展開的頂視圖中看到,借助于上面的電容器板導(dǎo)體的交替條紋,例如與條紋308相比具有到不同外部電源的連接的條紋306,在這個示意性實(shí)施例中對區(qū)域302進(jìn)行布置,以向IC的核心區(qū)的不同區(qū)域提供兩個不同的較低電源電壓值。因?yàn)樾盘柛綦x問題,不同的電源可以具有相同的電壓電平并且彼此獨(dú)立,或者依據(jù)應(yīng)用的具體需求,不同的電源可以響應(yīng)各個區(qū)域晶體管的操作差別來提供不同的電壓電平。電源的相同隔離也可以出現(xiàn)在為IC的高速緩存部件使用所選擇的區(qū)域304中。例如,高壓電源電平區(qū)304可以對高速緩存部件和I/O部件使用兩個不同的電源電壓電平。在已知為BiCMOS工藝的情況下的I/O部件、或者其他I/O類型的器件,可以使用雙極結(jié)晶體管作為輸出器件,并且因而可能需要不同于高速緩存MOS晶體管的電源電平。
[0012]如在示意性實(shí)施例的側(cè)視圖中可以看到的,上面的電容器板302的隔離導(dǎo)體條紋306和308,位于為了簡單起見在圖3中被示為連續(xù)層的高k介電層310上。該實(shí)施例不應(yīng)被限制為上面示出的情況。在這個示意性實(shí)施例中形成下面的電容器板312的底部導(dǎo)體被示為分離成單獨(dú)的導(dǎo)體條紋,每一條與上面的電容器板302的導(dǎo)體條紋相關(guān)聯(lián),但是在多種具體應(yīng)用中附加了參考電壓電源(例如,地)的不間斷的下面的電容器板可以是優(yōu)選的方法。下面的電容器板導(dǎo)體312被形成在襯底314上,如同先前連同圖1和2的描述所公開的,襯底314也可以具有位于襯底314的底部上的通孔導(dǎo)體、內(nèi)部水平導(dǎo)體、和/或另一電容器結(jié)構(gòu),就像剛剛描述過的那樣。
[0013]通過這種布置,可以給IC的高速緩存區(qū)提供高電源電壓電平電容器304,同時使用低電源電壓電容器區(qū)302的部分306和308向內(nèi)部核心邏輯區(qū)的部分提供兩個不同的低壓電源電平。借助于改變條紋306對條紋308的相對尺寸,可以很容易地把向較低部分302的不同部分提供的電容總量調(diào)整到具體應(yīng)用的需求。
[0014]在圖3底部的側(cè)視圖中示出了控制向IC的低壓電源區(qū)302或高壓電源區(qū)304的不同部分提供的電容總量的替換方法,其中示出了具有兩個不同高k介電層310和311的示意性實(shí)施例。仍可以通過如前所述改變導(dǎo)體條紋306和308的相對面積來控制向IC的不同部分提供的電容總量,但是通過這種示意性布置,也可以改變兩個高k介電層的厚度,如圖所示,其中層311被示為比另一高k介電層310薄,或者對于兩個層來說用作高k介電的材料可以不同,或者可以使用兩種方法的組合來適合于實(shí)施該實(shí)施例的具體應(yīng)用。
[0015]除已經(jīng)討論過的特征之外,在圖3中示出的示意性實(shí)施例的堆疊的電容器布置、襯底314可以具有如前面已討論過的關(guān)于圖1和2和關(guān)于并排條紋實(shí)施例所討論的垂直通孔連接器、內(nèi)部導(dǎo)體以及兩側(cè)的頂部和底部形成的電容器結(jié)構(gòu)。
[0016]在圖4中,示出了以直接安裝IC的方式使用的TFC的示意性實(shí)施例。TFC電容器402被示為具有有機(jī)襯底404并具有頂部形成的電容器406和底部形成的電容器408,有機(jī)襯底404可以是多層印刷電路板。電容器也可以被嵌入在襯底中。頂部和底部電容器可以以各種方式進(jìn)行連接,例如它們可以相互之間完全隔離并適合安裝的IC 412的不同部分,或者它們可以相互連接以基本上使可用電容量加倍,或者按照應(yīng)用了 TFC的特定應(yīng)用所需要的任意連接組合。
[0017]TFC電容器402的底面具有可能連接外部觸點(diǎn)的多個連接焊點(diǎn)。例如,示意性實(shí)施例示出了用于連接通孔印刷電路板的引腳410的區(qū)域陣列??商鎿Q的連接可以包括用于表面安裝應(yīng)用的鷗翼導(dǎo)線、球形柵格陣列、或者諸如在圖中所示的全柵格插口(即,F(xiàn)GS)之類的接插件引腳。
[0018]在這個示意性實(shí)施例中TFC電容器402的頂面具有連接焊點(diǎn)的面陣,連接焊點(diǎn)被布置為使用焊球陣列414來容納并焊接封裝好的IC 412。替換連接方法可以包括使用電鍍焊錫或金焊盤的未封裝硅芯片的倒裝法安裝、或者具有附著的散熱片的陶瓷引線的IC封裝的表面安裝。
[0019]通過這種布置,IC412具有從TFC 402的各個部分到任意期望數(shù)量的不同功率或參考電源電壓源的短電連接。TFC 402也可以有利地被用來使用電連接引腳410提供把IC412附著于電子器件上的裝置。這種布置可以具有這樣的好處,由于全速IC測試所需的電容量的適當(dāng)放置,在裝配在完整的電子器件中之前允許IC 412的更完整測試。
[0020]圖5是依據(jù)各種實(shí)施例的產(chǎn)品502的框圖,這些諸如是通信網(wǎng)絡(luò)、計算機(jī)、存儲器系統(tǒng)、磁盤或光盤、某些其他信息存儲器件、和/或任意類型的電子器件或系統(tǒng)。產(chǎn)品502可以包括耦合到諸如存儲相關(guān)信息(例如,計算機(jī)程序指令508、和/或其他數(shù)據(jù))的存儲器506的機(jī)器可訪問介質(zhì)的處理器504、以及通過諸如總線或電纜512的各種裝置連接到外部電氣器件或電子器件的輸入/輸出驅(qū)動器510,當(dāng)被訪問時,使機(jī)器執(zhí)行諸如計算數(shù)學(xué)問題的答案之類的動作。產(chǎn)品502的各個元件,例如處理器504,可以具有受益于使用本實(shí)施例以使用緊密耦合電容器來減輕和緩和電流變化的瞬時電流問題。作為示意性實(shí)例,處理器504可以被有利地封裝在直接位于TFC頂部的陶瓷封裝中,如之前在圖4中討論和示出的。本實(shí)施例可以被應(yīng)用到處理器504的產(chǎn)品502的任意組件部分。
[0021]作為另一示意性實(shí)例,產(chǎn)品502可以是諸如經(jīng)由總線電纜512附著于其他網(wǎng)絡(luò)元件(未明示)上的通信網(wǎng)絡(luò)元件的系統(tǒng)。通信網(wǎng)絡(luò)可以包括由諸如圖中所示的電纜512之類的總線互連的多個耦合網(wǎng)絡(luò)元件。網(wǎng)絡(luò)元件可以包括代替或者與有線電纜512—起使用的偶極天線、單向天線、或者其他形式的無線互聯(lián)能力。在示意性通信網(wǎng)絡(luò)中出現(xiàn)的各種元件中,可以有受益于使用上述TFC的示意性實(shí)施例的電子電路??梢允芤嬗诿枋龅木o密耦合TFC的通信網(wǎng)絡(luò)中的電子電路可以包括局部微處理器504、以及諸如在圖中示出沿著電纜512發(fā)送信號的輸入/輸出驅(qū)動器510之類的外部線路驅(qū)動器。依賴于具體應(yīng)用或系統(tǒng)的使用,本實(shí)施例對所示系統(tǒng)的任意單獨(dú)的組件來說是有利的。
[0022]作為另一示意性實(shí)例,替換地,產(chǎn)品502可以是計算機(jī)系統(tǒng),具有包括諸如微處理器之類的計算元件504、存儲程序代碼508的存儲器元件506、通信元件和輸入/輸出驅(qū)動元件510的多個元件,并且可以經(jīng)由總線或電纜512或者通過無線連接(未示出)連接到其他計算機(jī)系統(tǒng)。這些元件中的一個或多個可以受益于使用上述的TFC,特別是I/O驅(qū)動器510、和/或計算元件504,它們兩個都可能具有緊密耦合TFC可以改進(jìn)的瞬時電流問題。依賴于這種用途,本實(shí)施例對于系統(tǒng)中任意的獨(dú)立組件均是有利的。在使用電容器的多個其他實(shí)例中,本實(shí)施例對于用在每一所述元件中的多于一個,或者任意數(shù)量的所述電容器也是有用的,所述元件也包括諸如電荷栗、濾波器、射頻應(yīng)用、以及差分AC耦合器之類的元件。
[0023]形成詳細(xì)描述一部分的附圖借助于說明而非限制示出了實(shí)施了公開的主題的具體實(shí)施例。說明的實(shí)施例以足夠詳細(xì)的方式進(jìn)行了描述,以使得本領(lǐng)域技術(shù)人員能夠?qū)嵤┰诖斯_的教導(dǎo)。從中也可以利用或獲得其他實(shí)施例,使得在不脫離公開的精神的情況下,可以進(jìn)行結(jié)構(gòu)和邏輯替代以及變化。因此,這種詳細(xì)的描述不被理解為限制意義,而是享有僅用附加權(quán)利要求和所有等價物所限定的各種實(shí)施例的精神的權(quán)利。
[0024]僅為了方便起見,這些創(chuàng)造性主題的實(shí)施例在此可以單獨(dú)地或者共同地被稱為術(shù)語“發(fā)明”,并且如果實(shí)際上公開了多于一個主題,則不想要隨意地把這種應(yīng)用的精神限制到任一單個發(fā)明或發(fā)明的概念。因而,盡管已在此說明和描述了具體實(shí)施例,但是應(yīng)當(dāng)理解,進(jìn)行計算以達(dá)到相同目的的任意裝置可以代替示出的特定實(shí)施例。這種公開想要覆蓋各種實(shí)施例的任意和所有修改或變化。在此沒有逐一描述的上述實(shí)施例的組合、以及其他實(shí)施例,對于本領(lǐng)域技術(shù)人員來說一看過上面的描述就能顯而易見。
[0025]遵照37C.F.R.§1.72(b),需要能允許讀者快速確定技術(shù)公開的性質(zhì)的摘要,提供公開的摘要。按照這種理解提交摘要不是用來解釋或者限制權(quán)利要求的含義的精神。另夕卜,在前面的詳細(xì)描述中,為了公開的流暢性和增強(qiáng)其清楚性的目的,可以看到各種特征被集中在單個實(shí)施例中。公開的這種方法不被解釋為反映下述目的,要求的實(shí)施例需要有比在每一權(quán)利要求中明確敘述的更多的特征。相反,按照下面的權(quán)利要求反映,發(fā)明主題在于少于單個公開的實(shí)施例的所有特征。因而,在此把下面的權(quán)利要求引入詳細(xì)描述中,同時每一權(quán)利要求依賴于其自身作為單獨(dú)的實(shí)施例。
【主權(quán)項(xiàng)】
1.一種設(shè)備,包括: 襯底,所述襯底包括頂面、底面、把頂面的選定部分連接到底面的選定部分的多個電通路、以及被布置為連接至少一個外部電路的多個電連接;以及 至少一個面包括至少兩種多個電極,通過至少一個介電層把每種多個電極與其他的多個電極電隔離,所述多個電極包括第一多個電極、第二多個電極以及第三多個電極,第二多個電極位于第一多個電極與第三多個電極之間,多個接觸孔通過間隙穿過第二多個電極,其中第一多個電極中的至少一個電極連接到所述多個接觸孔中的第一接觸孔,以及第三多個電極中的至少一個電極連接到所述多個接觸孔中的第二接觸孔。2.如權(quán)利要求1所述的設(shè)備,其中,所述多個電極中的至少一個包括至少兩個部分,每一部分連接到不同的電源。3.如權(quán)利要求1所述的設(shè)備,其中,所述介電層中的至少一個是高介電常數(shù)材料,所述高介電常數(shù)材料包括從基本上由鈦酸鍶鋇、鈦酸鋇、鈦酸鍶及其混合物組成的組中選擇的一種或更多種材料。4.如權(quán)利要求1所述的設(shè)備,其中,被布置為連接至少一個外部電路的多個電連接被分別電連接到集成電路上的多個倒裝法安裝焊盤中的一個。5.如權(quán)利要求1所述的設(shè)備,其中,所述電連接包括面陣,所述面陣包括從由引腳、焊料塊、導(dǎo)線及其混合物組成的組中選擇的一個或更多個連接器。6.如權(quán)利要求1所述的設(shè)備,其中,電連接包括具有至少一個同軸導(dǎo)線行的外圍陣列。7.如權(quán)利要求1所述的設(shè)備,其中,所述襯底基本上由單晶硅、多晶硅、玻璃、單晶體氧化物、半導(dǎo)體材料、金屬箔、帶狀鑄件陶瓷、無機(jī)聚合物、有機(jī)聚合物及其混合物組成。8.一種系統(tǒng),包括: 多個耦合元件,其中包括偶極天線和電子電路; 所述電子電路包括襯底,所述襯底包括頂面、底面、把頂面的選定部分連接到底面的選定部分的多個電通路、以及被布置為連接至少一個外部電路的多個電連接;以及 至少一個面包括至少兩種多個電極,通過至少一個介電層把每種多個電極與其他的多個電極電隔離,所述多個電極包括第一多個電極、第二多個電極以及第三多個電極,第二多個電極位于第一多個電極與第三多個電極之間,多個接觸孔通過間隙穿過第二多個電極,其中第一多個電極中的至少一個電極連接到所述多個接觸孔中的第一接觸孔,以及第三多個電極中的至少一個電極連接到所述多個接觸孔中的第二接觸孔。9.如權(quán)利要求8所述的系統(tǒng),其中,至少一種多個電極包括至少兩個部分,每一部分連接到不同的電源。10.如權(quán)利要求8所述的系統(tǒng),其中,所述介電層中的至少一個是高介電常數(shù)材料,所述高介電常數(shù)材料包括從鈦酸鍶鋇、鈦酸鋇和鈦酸鍶中選擇的一種或更多種材料。11.如權(quán)利要求8所述的系統(tǒng),其中,被布置為連接至少一個外部電路的多個電連接被分別電連接到集成電路上的多個倒裝法安裝焊盤中的一個。12.如權(quán)利要求8所述的系統(tǒng),其中,所述電連接包括面陣,所述面陣包括從由引腳、焊料塊、導(dǎo)線及其混合物組成的組中選擇的一個或更多個連接器。13.如權(quán)利要求8所述的系統(tǒng),其中,電連接包括導(dǎo)線的外圍陣列。14.如權(quán)利要求8所述的系統(tǒng),其中,所述襯底包括單晶硅、多晶硅、非晶硅、玻璃、摻雜玻璃、單晶體金屬氧化物、半導(dǎo)體材料、金屬箔、帶狀鑄件陶瓷、無機(jī)聚合物、有機(jī)聚合物及其混合物。15.一種計算機(jī)系統(tǒng),包括: 多個元件,所述多個元件至少包括計算元件、存儲器元件、通信元件和輸入/輸出元件,這些元件中的至少一個包括襯底,所述襯底包括頂面、底面、把頂面的選定部分連接到底面的選定部分的多個電通路、以及被布置為連接到至少一個外部電路的多個電連接;以及 至少一個面包括至少兩種多個電極,通過至少一個介電層把每種多個電極與其他的多個電極電隔離,所述多個電極包括第一多個電極、第二多個電極以及第三多個電極,第二多個電極位于第一多個電極與第三多個電極之間,多個接觸孔通過間隙穿過第二多個電極,其中第一多個電極中的至少一個電極連接到所述多個接觸孔中的第一接觸孔,以及第三多個電極中的至少一個電極連接到所述多個接觸孔中的第二接觸孔。16.如權(quán)利要求15所述的計算機(jī)系統(tǒng),其中,至少一種多個電極包括至少兩個部分,每一部分連接到不同的電源。17.如權(quán)利要求15所述的計算機(jī)系統(tǒng),其中,所述介電層中的至少一個是高介電常數(shù)材料,所述高介電常數(shù)材料包括從基本上由鈦酸鍶鋇、鈦酸鋇、鈦酸鍶及其混合物組成的組中選擇的一種或更多種材料。18.如權(quán)利要求15所述的計算機(jī)系統(tǒng),其中,被布置為連接至少一個外部電路的多個電連接被分別電連接到集成電路上的多個倒裝法安裝焊盤中的一個。19.如權(quán)利要求15所述的計算機(jī)系統(tǒng),其中,所述電連接包括面陣,所述面陣包括從由引腳、焊料塊、導(dǎo)線及其混合物組成的組中選擇的一個或更多個連接器。20.如權(quán)利要求15所述的計算機(jī)系統(tǒng),其中,電連接包括具有至少一個同軸導(dǎo)線行的外圍陣列。21.如權(quán)利要求15所述的計算機(jī)系統(tǒng),其中,所述襯底基本上由單晶硅、多晶硅、玻璃、單晶體氧化物、半導(dǎo)體材料、金屬箔、帶狀鑄件陶瓷、無機(jī)聚合物、有機(jī)聚合物及其混合物組成。
【文檔編號】H01G4/33GK105957712SQ201610550138
【公開日】2016年9月21日
【申請日】2005年9月29日
【發(fā)明人】C.帕蘭杜茲, L.莫斯利
【申請人】英特爾公司