国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      電源裝置以及備有此電源裝置的電子儀器的制作方法

      文檔序號:7347668閱讀:162來源:國知局
      專利名稱:電源裝置以及備有此電源裝置的電子儀器的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及一種從輸入電壓生成所希望的輸出電壓的電源裝置,以及 備有此電源裝置的電子儀器。
      背景技術(shù)
      據(jù)以往,在熱消耗少且輸入輸出差大的情況下,作為高效穩(wěn)定的電源 單元的一種,幵關(guān)調(diào)節(jié)器被廣泛地得以應(yīng)用,這種開關(guān)調(diào)節(jié)器通過由輸出
      晶體管的導(dǎo)通/截止控制(占空比(duty)控制)來對能量儲(chǔ)存元件(電 容器或線圈等)進(jìn)行驅(qū)動(dòng),從而從輸入電壓生成所希望的輸出電壓。
      現(xiàn)有的一般開關(guān)調(diào)節(jié)器的構(gòu)成為具有一種誤差放大器,該誤差放大器 將根據(jù)輸出電壓Vout進(jìn)行變動(dòng)的反饋電壓與規(guī)定的參考電壓Vref之間的 電壓差進(jìn)行放大,利用該誤差放大器的輸出信號(誤差電壓Verr)進(jìn)行輸 出晶體管的導(dǎo)通/截止控制。更具體而言,這種開關(guān)調(diào)節(jié)器的構(gòu)成為生成 PWM (Pulse Width Modulation)信號,該P(yáng)WM信號是對應(yīng)于上述的誤 差電壓Verr與規(guī)定的傾斜(sl叩e)電壓Vslp (三角波或鋸齒(ramp)波) 的比較結(jié)果的占空比的PWM信號,利用該P(yáng)WM信號來控制輸出晶體管 的導(dǎo)通/截止。
      另外,上述現(xiàn)有的開關(guān)調(diào)節(jié)器作為防止啟動(dòng)時(shí)的突入電流的單元,其 構(gòu)成為備有軟啟動(dòng)電路。更具體而言,上述軟啟動(dòng)電路的構(gòu)成為根據(jù)使能 信號EN(動(dòng)作允許信號)的上升,生成開始平穩(wěn)上升的軟啟動(dòng)電壓Vss, PWM比較器通過將誤差電壓Verr及軟啟動(dòng)電壓Vss中的任一個(gè)較低的電 壓與傾斜電壓Vslp進(jìn)行比較,生成相應(yīng)于此比較結(jié)果的占空比的PWM 信號。
      并且,由本申請的申請人可舉出特開平7-336999號公報(bào)(以下,稱 為專利文獻(xiàn)l)作為涉及上述現(xiàn)有技術(shù)的一個(gè)示例。
      的確,若具有上述現(xiàn)有的開關(guān)調(diào)節(jié)器,則可利用軟啟動(dòng)電路來防止啟
      動(dòng)時(shí)的突入電流。
      然而,在上述現(xiàn)有的開關(guān)調(diào)節(jié)器中,由于是通過逐漸升高輸出晶體管 的導(dǎo)通占空比來抑制線圈電流IL的,所以在取得了對啟動(dòng)時(shí)的突入電流 進(jìn)行抑制的反面,輸出電壓Vout的上升變慢而降低了輸出反饋控制的響
      應(yīng)速度。
      尤其,通過對使能信號進(jìn)行PWM (Pulse Width Modulation)驅(qū)動(dòng), 在進(jìn)行LED (Light Emitting Diode)的亮度調(diào)節(jié)(LED電流的平均值調(diào)節(jié)) 的LED驅(qū)動(dòng)器中,隨著上述的輸出反饋控制的響應(yīng)速度的降低,使亮度 的調(diào)節(jié)精度降低。
      并且,若解除軟啟動(dòng),雖然可改善輸出反饋控制的響應(yīng)速度,但是如 圖12中的符號(X)所示,由于在每個(gè)使能信號EN的上升沿,在線圈 電流IL中都產(chǎn)生突入電流,所以有可能導(dǎo)致對線圈或輸出晶體管的破壞。
      另外,在這種響應(yīng)速度的改善方法中,如圖12中的符號(Y)所示, 反饋電壓Vfb的上升速度很大程度上依存于輸入電壓Vin的電壓變動(dòng)(圖 中的實(shí)線表示在輸入電壓Vin為高時(shí)的舉動(dòng),圖中的虛線表示在輸入電壓 Vin為低時(shí)的舉動(dòng))。
      尤其,在上述的LED驅(qū)動(dòng)器中,在使能信號EN的低占空比時(shí)(低 亮度設(shè)定時(shí)),由于反饋電壓Vfb的上升速度依存于輸入電壓Vin的電壓 變動(dòng)而產(chǎn)生大的波動(dòng),所以在LED電流(=Vfb/R)中產(chǎn)生不穩(wěn)。此電流 的不穩(wěn)有可能作為閃爍被用戶察覺。
      并且,在反饋電壓Vfb的上升速度中產(chǎn)生輸入電壓依存性的原因是 由于與輸入電壓Vin的變動(dòng)相反,線圈電流IL的極限值ILmax為恒定, 所以開關(guān)調(diào)節(jié)器的輸入電功率(-ILmaxXVin)根據(jù)輸入電壓Vin而變動(dòng), 隨之輸出電壓Vout (延伸而言,為反饋電壓Vfb)的上升速度發(fā)生變動(dòng)。

      發(fā)明內(nèi)容
      本發(fā)明針對上述問題,其目的在于提供一種電源裝置以及備有此電源 裝置的電子儀器,其實(shí)現(xiàn)沒有輸入電壓依存性且響應(yīng)性優(yōu)良的輸出反饋控 制,并且可抑制啟動(dòng)時(shí)的突入電流。
      為了實(shí)現(xiàn)上述目的,本發(fā)明的電源裝置的構(gòu)成為備有誤差放大器,
      其將對應(yīng)于輸出電壓的反饋電壓與規(guī)定的參考電壓之間的差分進(jìn)行放大 而生成誤差電壓;輸出部,其以降低所述誤差電壓的方式從輸入電壓生成 所希望的輸出電壓;和鉗位部,其在所述電源裝置的啟動(dòng)之后,在規(guī)定的 期間中,將所述誤差電壓的上限值,設(shè)定為比正常時(shí)要小的值,所述輸入 電壓越低就設(shè)定越高,相反地,所述輸入電壓越高就設(shè)定越低。
      并且,以下利用后續(xù)的最佳實(shí)施方式的詳細(xì)說明及與此相關(guān)的附圖, 對本發(fā)明的其他特征、要素、步驟、優(yōu)點(diǎn)以及特性作進(jìn)一步的闡明。


      圖1是表示本發(fā)明的手機(jī)終端的一實(shí)施方式的框圖。
      圖2是表示DC/DC轉(zhuǎn)換器20的一個(gè)構(gòu)成示例的電路圖。 圖3是用于說明DC/DC轉(zhuǎn)換器20的輸出反饋控制的時(shí)序圖。 圖4是表示參考電壓生成部REF的一個(gè)構(gòu)成示例的電路圖。 圖5是對在啟動(dòng)時(shí)的參考電壓Vref、反饋電壓Vfb以及誤差電壓Verr 的舉動(dòng)進(jìn)行表示的時(shí)序圖。 .
      圖6是用于說明通過開關(guān)SWb進(jìn)行誤差放大器ERR的輸入短路動(dòng)作
      的時(shí)序圖。
      圖7是表示鉗位部CL的一個(gè)構(gòu)成示例的電路圖。 圖8是用于對啟動(dòng)時(shí)的誤差電壓Verr的鉗位動(dòng)作進(jìn)行說明的時(shí)序圖。 圖9是用于說明通過開關(guān)SW進(jìn)行誤差電壓Verr的前值保持動(dòng)作的 時(shí)序圖。
      圖10是對在使能信號EN的PWM驅(qū)動(dòng)時(shí)的輸出電壓Vout、反饋電 壓Vfb、線圈電流IL、誤差電壓Verr以及鉗位電壓Vcl的舉動(dòng)進(jìn)行表示 的時(shí)序圖。
      圖11是對使能信號EN的占空比與反饋電壓Vfb之間的相關(guān)關(guān)系進(jìn) 行表示的圖。
      圖12是用于說明在非軟啟動(dòng)時(shí)的現(xiàn)有課題的圖。
      具體實(shí)施例方式
      以下,將以一種DC/DC轉(zhuǎn)換器為適用于本發(fā)明的情況作為示例來進(jìn)
      行說明,該DC/DC轉(zhuǎn)換器裝載于手機(jī)終端之中,將來自電池的輸入電壓進(jìn)行轉(zhuǎn)換而生成終端各部(例如,對TFT (Thin Film Transistor)液晶面 板進(jìn)行背面照射的背后燈(backlight))的驅(qū)動(dòng)電壓。
      圖1是對本發(fā)明的手機(jī)終端的一實(shí)施方式進(jìn)行表示的框圖(尤其是 TFT液晶面板的電源系統(tǒng)部分)。如此圖所示,本實(shí)施方式的手機(jī)終端的 構(gòu)成為備有電池10,其作為裝置電源;DC/DC轉(zhuǎn)換器20,其為電池 IO的輸出轉(zhuǎn)換單元;和TFT液晶面板30,其作為手機(jī)終端的顯示單元。 并且,雖未在此圖中明示,但是,本實(shí)施方式的手機(jī)終端除了上述構(gòu)成要 素之外,作為實(shí)現(xiàn)其本質(zhì)功能(通信功能等)的單元,當(dāng)然還備有收發(fā) 電路部;音箱部;話筒部;操作部;和存儲(chǔ)器部等。
      DC/DC轉(zhuǎn)換器20從由電池10施加的輸入電壓Vin生成一定的輸出 電壓Voiit,并將該輸出電壓Vout供給TFT液晶面板30 (尤其是其背后 燈)。
      圖2是表示DC/DC轉(zhuǎn)換器20的一個(gè)構(gòu)成示例的電路圖(其中一部分 包含方框)。如此圖所示,本實(shí)施方式的DC/DC轉(zhuǎn)換器20為一種升壓型 開關(guān)調(diào)節(jié)器(斬波型調(diào)節(jié)器),其除了備有開關(guān)電源IC 21之外,還備有 外接的線圈22、電容器23以及電阻24 ,并且作為構(gòu)成TFT液晶面板 30的背后燈的發(fā)光二極管列〔在以下,稱為LED (Light Emitting Diode) 列)的驅(qū)動(dòng)電壓,其是用于供給輸出電壓Vout的單元。
      開關(guān)電源IC21的構(gòu)成為除了備有N溝道型電場效應(yīng)晶體管Ql、 P溝 道型電場效應(yīng)晶體管Q2、電容器C1、電阻R1及電阻R2、驅(qū)動(dòng)器DRV1 及驅(qū)動(dòng)器DRV2、復(fù)位優(yōu)先型的RS觸發(fā)器(flip-flop) FF、電流檢測部 CS、控制部CTRL、 PWM比較器PCMP、振蕩器OSC、加法器ADD、 開關(guān)SW、鉗位部CL、誤差放大器ERR、和參考電壓生成部REF之外, 還備有作為與外部進(jìn)行電連接的連接單元的外部端子T1 T5。并且,在 開關(guān)電源IC21中,除了上述的電路塊之外,也可適當(dāng)裝入其他的保護(hù)電 路塊(熱斷路(thermal shut-down)電路及過電壓保護(hù)電路、短路保護(hù)電 路等)。
      晶體管Q1的漏極與外部端子T1 (開關(guān)端子)相連接。晶體管Q1的 源極通過電阻R1與接地端相連接,并且還與電流檢測部CS的輸入端相
      連接。晶體管Q2的漏極與外部端子Tl相連接。晶體管Q2的源極與外 部端子T3 (輸出端子)相連接。
      加法器ADD的一個(gè)輸入端與電流檢測部CS的輸出端(檢測電壓輸 出端)相連接,另一輸入端與振蕩器OSC的第一輸出端(三角波電壓輸 出端)相連接。
      PWM比較器PCMP的正相輸入端(+ )與加法器ADD的輸出端(傾 斜電壓輸出端)相連接。PWM比較器PCMP的反相輸入端(-)通過開 關(guān)SW與誤差放大器ERR的輸出端相連接,并且還通過電容器Cl和電 阻R2與接地端相連接。
      誤差放大器ERR的反相輸入端(-)與外部端子T4 (反饋輸入端子) 相連接。誤差放大器ERR的正相輸入端(+ )與參考電壓生成部REF的 輸出端(參考電壓輸出端)相連接。并且,在誤差放大器ERR的輸出端 上連接了鉗位部CL。
      在控制部CTRL中輸入有各種信號來自PWM比較器PCMP的比較 信號PWM;來自振蕩器OSC的置位時(shí)鐘信號SCLK以及復(fù)位時(shí)鐘信號 RCLK;和來自外部端子T5的使能信號EN。
      RS觸發(fā)器FF的置位輸入端(S)與控制部CTRL的置位信號輸出端 相連接。RS觸發(fā)器FF的復(fù)位輸入端(R)與控制部CTRL的復(fù)位信號輸 出端相連接。RS觸發(fā)器FF的輸出端(Q)通過驅(qū)動(dòng)器DRV1與晶體管 Ql的柵極相連接。RS觸發(fā)器FF的反相輸出端(QB)通過驅(qū)動(dòng)器DRV2 (反相器)與晶體管Q2的柵極相連接。
      此外,在開關(guān)電源IC21的外部,外部端子T1 (開關(guān)端子)通過線圈 22與電池10的輸出端(輸入電壓Vin的施加端)相連接。外部端子T2 (輸入端子)直接與電池10的輸出端相連接。外部端子T3 (輸出端子) 通過電容器23與接地端相連接,并且作為輸出電壓Vout的引出端,還與 構(gòu)成TFT液晶面板30的背后燈的LED列的陽極(anode)相連接。LED 列的陰極(cathode)通過電阻24與接地端相連接,并且還與開關(guān)電源IC21 的外部端子T4 (反饋輸入端子)相連接。外部端子T5 (使能端子)與使 能信號EN (PWM脈沖信號)的施加端相連接。
      對由上述構(gòu)成所構(gòu)成的DC/DC轉(zhuǎn)換器20的基本動(dòng)作(直流/直流轉(zhuǎn)
      換動(dòng)作)進(jìn)行詳細(xì)說明。
      在開關(guān)電源IC21中,晶體管Q1是根據(jù)驅(qū)動(dòng)器DRV1的輸出信號(輸 出信號Q)被導(dǎo)通/截止控制的輸出晶體管,晶體管Q2是根據(jù)驅(qū)動(dòng)器DRV2 的輸出信號(反相輸出信號QB的反相信號)被導(dǎo)通/截止控制的同步整 流晶體管。RS觸發(fā)器FF是在將輸入電壓Vin進(jìn)行升壓而得到輸出電壓 Vout時(shí),對晶體管Ql和Q2互補(bǔ)地進(jìn)行開關(guān)控制的單元。
      并且,在本說明書中所使用的所謂"互補(bǔ)地"的用語,是指除了包含 晶體管Ql和Q2的導(dǎo)通/截止完全顛倒的情況之外,還包含從防止貫通電 流的觀點(diǎn)看,在晶體管Ql和Q2的導(dǎo)通/截止過渡時(shí)刻賦予規(guī)定的延遲的 情況。
      若晶體管Ql為導(dǎo)通狀態(tài),則在線圈22中流動(dòng)通過晶體管Ql流向接 地端的電流IL,并儲(chǔ)存其電能量。而且,在晶體管Q1的導(dǎo)通期間,在電 容器23已經(jīng)儲(chǔ)存了電荷的情況下,成為在LED列中流過來自電容器23 的電流。此時(shí),由于作為同步整流元件的晶體管Q2針對晶體管Q1的導(dǎo) 通狀態(tài)而互補(bǔ)地成為截止?fàn)顟B(tài),所以不會(huì)有從電容器23向晶體管Q1而 流入電流的情況。
      另一方面,若晶體管Q1為截止?fàn)顟B(tài),則通過線圈中產(chǎn)生的反向電壓, 釋放其中所儲(chǔ)存的電能量。此時(shí),由于晶體管Q2針對晶體管Q1的截止 狀態(tài)互補(bǔ)地成為導(dǎo)通狀態(tài),從線圈22經(jīng)晶體管Q2流過的電流流入作為 負(fù)載的LED列,且通過電容器23也流入接地端,并形成對電容器23進(jìn) 行充電。通過反復(fù)進(jìn)行上述的動(dòng)作,在作為負(fù)載的LED列中將供給由電 容器23進(jìn)行平滑后的直流輸出。
      如此,本實(shí)施方式的開關(guān)電源IC21作為斬波型升壓電路的一個(gè)構(gòu)成 要素發(fā)揮功能,該斬波型升壓電路通過由晶體管Ql和Q2的導(dǎo)通/截止控 制對作為能量儲(chǔ)存元件的線圈22進(jìn)行驅(qū)動(dòng),將輸入電壓Vin進(jìn)行升壓而 生成輸出電壓Vout。
      并且,在本實(shí)施方式的開關(guān)電源IC21中,控制部CTRL的構(gòu)成為 為了實(shí)現(xiàn)LED列的PWM亮度調(diào)節(jié),根據(jù)使能信號EN (升壓動(dòng)作允許信 號)的邏輯電平(高電平/低電平),來控制升壓動(dòng)作的可否(所謂采用了 電功率控制型的PWM亮度調(diào)節(jié)方式的構(gòu)成)。具體而言,其構(gòu)成為在
      使能信號EN為高電平時(shí)允許升壓動(dòng)作,在使能信號EN為低電平時(shí)禁止
      升壓動(dòng)作。此外,雖在圖2中未進(jìn)行明示,但使能信號EN也被輸入到包 含于開關(guān)電源IC21的其他電路部,并根據(jù)使能信號EN來控制各個(gè)動(dòng)作 的可否。
      其次,,參照圖3對由上述構(gòu)成所構(gòu)成的DC/DC轉(zhuǎn)換器20的輸出反 饋控制進(jìn)行詳細(xì)說明。
      圖3是用于說明DC/DC轉(zhuǎn)換器20的輸出反饋控制的時(shí)序圖。
      在開關(guān)電源IC21中,誤差放大器ERR將從電阻24的一端引出的反 饋電壓Vfb (相當(dāng)于輸出電壓Vout的實(shí)際值)與經(jīng)參考電壓生成部REF 所生成的參考電源Vref (相當(dāng)于輸出電壓Vout的目標(biāo)設(shè)定值)之間的差 分進(jìn)行放大而生成誤差電壓Verr。即,誤差電壓Verr的電壓電平為輸出 電壓Vout比其目標(biāo)設(shè)定值還低的高電平。
      另一方面,PWM比較器PCMP將在反相輸入端(-)上所施加的誤 差電壓Verr與在正相輸入端(+ )上所施加的傾斜電壓Vslp進(jìn)行比較, 并根據(jù)其結(jié)果生成邏輯的比較信號P麗。即,比較信號P麗的邏輯是若 誤差電壓Verr比傾斜電壓Vslp高則為低電平,相反,若誤差電壓Verr 比傾斜電壓Vslp低則為高電平。
      而且,上述的傾斜電壓Vslp是加法器ADD的輸出電壓,該加法器 ADD將由經(jīng)振蕩器OSC所生成的基準(zhǔn)三角波電壓Vosc (三角波或鋸齒 波)與由電流檢測部CS所生成的檢測電壓Vcs (與線圈電流IL相應(yīng)的電 壓信號)進(jìn)行相加。
      控制部CTRL對RS觸發(fā)器FF的置位輸入端(S)輸出從振蕩器OSC 所輸入的置位時(shí)鐘信號SCLK,并對復(fù)位輸入端(R)輸出從PWM比較 器PCMP所輸入的比較信號PWM。
      由此,RS觸發(fā)器FF以在置位時(shí)鐘信號SCLK的上升沿上將輸出信號 Q作為高電平(將反相輸出信號QB作為低電平),并在比較信號PWM 的上升沿上將輸出信號Q作為低電平(將反相輸出信號QB作為高電平) 的方式進(jìn)行動(dòng)作。
      其結(jié)果,在從置位時(shí)鐘信號SCLK上升到高電平開始到比較信號 PWM上升到高電平為止的期間,晶體管Ql和Q2的柵極電壓保持為高
      電平。因此,晶體管Q1變?yōu)閷?dǎo)通狀態(tài),而晶體管Q2變?yōu)榻刂範(fàn)顟B(tài)。另
      一方面,在從比較信號PWM上升到高電平開始到下一個(gè)置位時(shí)鐘信號 SCLK上升為止的期間,晶體管Q1和Q2的柵極電壓保持為低電平。因 此,晶體管Q1變?yōu)榻刂範(fàn)顟B(tài),而晶體管Q2變?yōu)閷?dǎo)通狀態(tài)。
      艮口, DC/DC轉(zhuǎn)換器20的導(dǎo)通占空比(單位期間T中所占有的晶體管 Ql的導(dǎo)通期間Ton的比率)的形式為根據(jù)從置位時(shí)鐘信號SCKL上升 到高電平開始到比較信號PWM上升到高電平為止的期間,延伸而言,根 據(jù)誤差電壓Verr與傾斜電壓Vslp之間的高低,逐次進(jìn)行變動(dòng)。
      如此,在峰值電流模式控制方式的DC/DC轉(zhuǎn)換器20中,不僅基于輸 出電壓Vout的監(jiān)視結(jié)果,而且基于晶體管Q1中所流過的線圈電流IL的 監(jiān)視結(jié)果,來進(jìn)行晶體管Ql和Q2的導(dǎo)通/截止控制。
      因此,若為本實(shí)施方式的DC/DC轉(zhuǎn)換器20,則由于即使誤差電壓 Verr無法跟隨急速的負(fù)載變動(dòng),也可根據(jù)在晶體管Q1中所流過的線圈電 流IL的監(jiān)視結(jié)果對晶體管Ql和Q2進(jìn)行直接導(dǎo)通/截止控制,所以能夠 有效地抑制輸出電壓Vout的變動(dòng)。即,若為本實(shí)施方式的DC/DC轉(zhuǎn)換器 20,則由于不需要將電容器23進(jìn)行大容量化,所以能夠避免不必要的花 費(fèi)及電容器23的大型化。
      此外,本實(shí)施方式的DC/DC轉(zhuǎn)換器20備用一種功能(占空比鎖定功 能),該功能為針對單位期間T利用滯后上升的復(fù)位時(shí)鐘信號RCLK(例 如,占空比5[。/。]),在晶體管Ql的導(dǎo)通期間Ton中設(shè)定規(guī)定的上限值T(m (max),并實(shí)施DC/DC轉(zhuǎn)換器20的占空比限制(例如,最大占空比 95[%])。
      具體而言,在開關(guān)電源IC21中,在由于某種理由使比較信號PWM 無法向高電平上升時(shí),控制部CTRL利用復(fù)位時(shí)鐘信號RCLK,對RS觸 發(fā)器FF進(jìn)行強(qiáng)制復(fù)位。即,RS觸發(fā)器FF以在置位時(shí)鐘信號SCLK的上 升沿上將輸出信號Q作為高電平(將反相輸出信號QB作為低電平)、在 復(fù)位時(shí)鐘信號RCLK的上升沿上將輸出信號Q作為低電平(將反相輸出 信號QB作為高電平)的方式進(jìn)行動(dòng)作。因此,DC/DC轉(zhuǎn)換器20的導(dǎo)通 占空比只能提升到對應(yīng)于復(fù)位時(shí)鐘信號RCLK的上限值為止。
      通過進(jìn)行這種構(gòu)成,由于即使在DC/DC轉(zhuǎn)換器20中發(fā)生了某種異常
      時(shí)也不會(huì)使其導(dǎo)通占空比上升到意想不到的過大值,所以可以提高儀器的 安全性。
      其次,對參考電壓生成部REF的構(gòu)成及動(dòng)作進(jìn)行詳細(xì)說明。
      圖4是表示參考電壓生成部REF的一個(gè)構(gòu)成示例的電路圖。
      如此圖所示,參考電壓生成部REF的構(gòu)成為備有電容器Ca;電阻 Ra、 Rb、 Rc;和開關(guān)SWa、 SWb。
      電容器Ca的一端與誤差放大器ERR的正相輸入端(+)相連接。電 容器Ca的另一端與接地端相連接。開關(guān)SWa和SWb的一端都與誤差放 大器ERR的正相輸入端(+)相連接。開關(guān)SWa的另一端與電阻Ra的一 端相連接。開關(guān)SWb的另一端與誤差放大器ERR的反相輸入端(一)相 連接。電阻Ra的另一端通過電阻Rb與帶隙(band gap)電壓BG (不具 有輸入電壓依存性及周圍溫度依存性的恒定電壓)的施加端相連接,并且 還通過電阻Rc與接地端相連接。
      開關(guān)SWa在使能信號EN為高電平期間,根據(jù)規(guī)定的時(shí)鐘信號進(jìn)行 導(dǎo)通/截止控制。此時(shí),在由電容器Ca和電阻Ra所構(gòu)成的CR時(shí)間常數(shù) 電路中,只有在開關(guān)SWa為導(dǎo)通時(shí),才施加帶隙電壓BG的分壓電壓(從 電阻Rb與電阻Rc之間的接點(diǎn)引出的電壓)。另一方面,在使能信號EN 為低電平時(shí),開關(guān)SWa為截止。
      此外,開關(guān)SWb在使能信號EN為高電平的期間為截止,在低電平 的期間為導(dǎo)通。
      因此,在使能信號EN上升到高電平時(shí),誤差放大器ERR的正相輸 入端(+)所施加的參考電壓Vref按照具有規(guī)定的時(shí)間常數(shù)而緩慢上升、 并以使反饋電壓Vfb與其相一致的方式進(jìn)行規(guī)定的輸出反饋控制。
      圖5是對在使能信號EN的上升時(shí)的參考電壓Vref (實(shí)線)、反饋電 壓Vfb (虛線)、以及誤差電壓Verr的舉動(dòng)進(jìn)行表示的時(shí)序圖。
      如此圖所示,在時(shí)刻tl的使能信號EN的上升之后,反饋電壓Vfb 不依存于輸入電功率的大小,在時(shí)刻t2,迅速與參考電壓Vref相交差, 誤差放大器ERR以維持此狀態(tài)的方式進(jìn)行動(dòng)作。因此,對于時(shí)刻t2之后, 不需要下述的誤差電壓Verr的鉗位調(diào)節(jié)(過電流極限調(diào)節(jié)),以限制為參 考電壓Vref的緩慢上升的形式,不使反饋電壓Vfb過沖擊而能平滑地上升。
      即,若為本實(shí)施方式的DC/DC轉(zhuǎn)換器20,則與利用軟啟動(dòng)電壓來抑 制比較信號PWM的導(dǎo)通占空比的以往構(gòu)成不同,可以消除反饋電壓Vfb 的輸入電壓依次性。
      而且,在如圖4所示的參考電壓生成部REF中,只在開關(guān)SWa為導(dǎo) 通時(shí)對電容器Ca進(jìn)行充電。通過這種構(gòu)成,由于不使電容器Ca的電容 值及電阻Ra的電阻值增大、而利用降低開關(guān)SWa的導(dǎo)通占空比、就可對 表觀上的CR時(shí)間常數(shù)進(jìn)行增大設(shè)定,所以能夠縮小芯片尺寸。
      在此,作為在開關(guān)SWa的導(dǎo)通/截止控制中所使用的時(shí)鐘信號,可沿 用上述的導(dǎo)通占空比5[%]的復(fù)位時(shí)鐘信號RCLK。通過這種構(gòu)成,由于 不再需要新設(shè)置另外的時(shí)鐘信號,所以可以對電路規(guī)模的縮小做出貢獻(xiàn)。
      其次,參照圖6對通過開關(guān)SWb進(jìn)行誤差放大器ERR的輸入短路動(dòng) 作進(jìn)行詳細(xì)說明。
      圖6是用于說明通過開關(guān)SWb進(jìn)行誤差放大器ERR的輸入短路動(dòng)作 的時(shí)序圖,其表示了使能信號EN、參考電壓Vref以及反饋電壓Vfb的各 電壓波形、和開關(guān)SWa、 SWb的各導(dǎo)通/截止?fàn)顟B(tài)。
      而且,參考電壓Vref與反饋電壓Vfb,由于在使能信號EN的高電平 時(shí)通過輸出反饋控制而使它們相互一致,在使能信號EN的低電平時(shí)通過 開關(guān)SWb而使它們相互一致,所以在圖6中,以一根實(shí)線對兩電壓進(jìn)行 了表示。
      使能信號EN從高電平下降為低電平時(shí),反饋電壓Vfb以與輸出電壓 Vout同樣的舉動(dòng)下降。此時(shí),當(dāng)使能信號EN的導(dǎo)通占空比大時(shí),在反饋 電壓Vfb并未完全降到低電平的期間,下一周期的導(dǎo)通期間到來,反饋 電壓Vfb將再次轉(zhuǎn)為上升的形式。
      在可產(chǎn)生這種狀態(tài)中,假如,當(dāng)采用了根據(jù)使能信號EN的低電平移 動(dòng)而使參考電壓Vref降為低電平的構(gòu)成(將電容器Ca進(jìn)行放電的構(gòu)成) 時(shí),使能信號EN的導(dǎo)通占空比變小,在下一周期的導(dǎo)通期間到來的時(shí)刻, 如圖6中的符號(Zl)所示,若反饋電壓Vfb降到了低電平,則參考電 壓Vref (虛線)與反饋電壓Vfb (實(shí)線)由于都從低電平開始再次上升, 所以雖然不會(huì)發(fā)生特別的問題,但是使能信號En的導(dǎo)通占空比變大,如
      圖6中的符號(Z2)所示,在反饋電壓Vfb未完全降到零值的期間,在 下一周期的導(dǎo)通期間已經(jīng)到來的情況下,反饋電壓Vfb (實(shí)線)將比參考
      電壓Vref(虛線)高,陷入無法進(jìn)行升壓動(dòng)作的狀態(tài)。
      在此,圖4所示的參考電壓生成部REF的構(gòu)成為在使能信息EN的 低電平期間中,通過將開關(guān)SWb為導(dǎo)通而使參考電壓Vref與反饋電壓 Vfb相一致(換言之,其構(gòu)成為當(dāng)使能信號EN從低電平再次返回高電平 時(shí),將此時(shí)刻的反饋電壓Vfb作為參考電壓Vref的初始值來進(jìn)行設(shè)定, 由此以規(guī)定的時(shí)間常數(shù)將參考電壓Vref上升)。
      通過如此的構(gòu)成,能夠不依存于使能信號EN的導(dǎo)通占空比,回避參 考電壓Vref與反饋電壓Vfb相背離,并能夠適宜地繼續(xù)輸出反饋控制。
      下面,對鉗位部CL的構(gòu)成及動(dòng)作進(jìn)行詳細(xì)說明。
      圖7是表示鉗位部CL的一個(gè)構(gòu)成示例的電路圖。
      如此圖所示,鉗位部CL的構(gòu)成為備有N溝道型電場效應(yīng)晶體管 NA、 NB; P溝道型電場效應(yīng)晶體管PA;電容器CA;電阻RA、 RB、 RC、 RD、 RE、 RF;開關(guān)SWA、 SWB、 SWC;和緩沖器BUF。
      電阻RA、 RB、 RC在偏置電壓(例如1.2[V])的施加端與接地端之 間以圖示的順序被串聯(lián)連接。電阻RA與電阻RB的接點(diǎn)通過開關(guān)SWC 以及電阻RD與緩沖器BUF的正相輸入端(+)相連接。電阻RB與RC 的接點(diǎn)通過開關(guān)SWB與緩沖器BUF的正相輸入端(+)相連接。緩沖器 BUF的輸出端與誤差放大器ERR的輸出端相連接,并且與緩沖器BUF 的反相輸入端(一)相連接。電容器CA的一端與緩沖器BUF的正相輸 入端(+ )相連接。電容器CA的另一端與接地端相連接。而且,由上述 構(gòu)成要素形成鉗位電壓設(shè)定電路CL1。
      晶體管PA的源極通過電阻RF與輸入電壓Vin的施加端相連接。晶 體管PA的柵極與偏置電壓的施加端相連接。晶體管PA的漏極與晶體管 NA的漏極相連接。晶體管NA的源極與接地端相連接。晶體管NA、 NB 的柵極相互連接,且其接點(diǎn)與晶體管NA的漏極相連接。晶體管NB的源 極與接地端相連接。晶體管NB的漏極通過開關(guān)SWA以及電阻RE與電 阻RB和電阻RC的接點(diǎn)相連接。并且,由上述的構(gòu)成要素形成輸入電壓 調(diào)節(jié)調(diào)節(jié)電路CL2。
      圖8是用于對啟動(dòng)時(shí)的誤差電壓Verr的鉗位動(dòng)作進(jìn)行說明的時(shí)序圖, 其表示了使能信號EN、參考電壓Vref (實(shí)線)、反饋電壓Vfb (虛線)、 誤差電壓Verr (實(shí)線)以及鉗位電壓Vd (虛線)的各電壓波形;和開關(guān) SWA、 SWB、 SWC的各導(dǎo)通/截止?fàn)顟B(tài)。
      在時(shí)刻tl,若使能信號EN上升到高電平,則開關(guān)SWA和SWB為導(dǎo) 通,開關(guān)SWC為截止。此時(shí),電容器CA由經(jīng)開關(guān)SWB流過的電流i6 (從由偏置電壓BIAS的施加端經(jīng)電阻RA、 RB流過的電流i3中減去通 過電阻RE、開關(guān)SWA以及晶體管NB流到接地端的電流i2和通過電阻 RC流到接地端的電流i4的電流)進(jìn)行充電。然后,通過從電容器CA的 一端引出的鉗位電壓Vcl對誤差電壓Verr的上限值進(jìn)行設(shè)定。
      并且,在時(shí)刻tl 時(shí)刻t3(參考電壓Vref到達(dá)目標(biāo)值的60[%]的時(shí)刻) 為止的初期充電期間,為了防止啟動(dòng)時(shí)的突入電壓,使誤差電壓Verr的 上限值設(shè)定為比正常時(shí)低的值。
      另外,通過由晶體管NA、 NB所構(gòu)成的電流鏡像電路,并通過將對 應(yīng)于輸入電壓Vin與偏置電壓(例如1.2[V])的差分的電流il進(jìn)行鏡像 來生成上述的電流i2。也就是,電流i2具有輸入電壓依存性而發(fā)生變動(dòng), 即輸入電壓Vin越高就變得越大,輸入電壓Vin越低就變得越小。
      因此,輸入電壓Vin高、電流i2越大,鉗位電壓Vd (延伸而言,誤 差電壓Verr的上限值)將變低,相反,輸入電壓Vin低、電流i2越小, 鉗位電壓Vcl將變高。
      通過如此的構(gòu)成,在輸入電壓Vin為高時(shí)將減少線圈電流IL,在輸入 電壓Vin為低時(shí)將增大線圈電流IL。因此,由于不依存于輸入電壓Vin 的電平而將輸入電功率(=輸入電壓VinX線圈電流IL)成為恒定,所以 可適當(dāng)?shù)匾种凭€圈電流IL的峰值(例如為350[mA]以下),以及能夠使輸 出電壓Vout (延伸而言,為反饋電壓Vfb)的上升成為一定。
      而且,對于使鉗位電壓Vcl依存輸入電壓Vin而變化的期間(初期充 電期間),只要反饋電壓Vfb追上參考電壓Vref并且繼續(xù)到輸出反饋控制 成為鎖定狀態(tài)為止即可,例如,可以繼續(xù)到參考電壓Vref到達(dá)目標(biāo)值(例 如0,5[V])的60[%](例如0.3[V])為止。
      在時(shí)刻t3時(shí),在參考電壓Vref到達(dá)目標(biāo)值的60[。/。]時(shí),開關(guān)SWA、
      SWB將截止,開關(guān)SWC將通過規(guī)定的時(shí)鐘信號來進(jìn)行導(dǎo)通/截止控制。
      此時(shí),電容器CA由通過開關(guān)SWC和電阻RD而流過的電流i5來進(jìn)行充 電。因此,在時(shí)刻t3之后的期間(RC充電期間),鉗位電壓Vcl以具有 規(guī)定的時(shí)間常數(shù)而緩慢上升,延伸而言,誤差電壓Verr的上限值將緩慢 上升。
      如此,初期充電期間完了后,如果構(gòu)成為通過規(guī)定的時(shí)間常數(shù)將誤差 電壓Veir的上限值進(jìn)行緩慢提高,則抑制了線圈電流IL的急速上升,從 而平滑地維持輸出電壓Vout (延伸而言,反饋電壓Vfb)的上升波形,并 能夠回避由低電狀態(tài)(輸入電功率不足)所引起的無法升壓。
      并且,在如圖7所示的鉗位部CL中,只在開關(guān)SWC的導(dǎo)通時(shí)才對 電容器CA迸行充電。通過這種構(gòu)成,由于不使電容器CA的電容值及電 阻RD的電阻值增大,而利用降低開關(guān)SWC的導(dǎo)通占空比,就可對表觀 上的CR時(shí)間常數(shù)進(jìn)行增大設(shè)定,所以能夠縮小芯片尺寸。
      在此,作為在開關(guān)SWC的導(dǎo)通/截止控制中所使用的時(shí)鐘信號,可沿 用上述的導(dǎo)通占空比5[%]的復(fù)位時(shí)鐘信號RCLK。通過這種構(gòu)成,由于 不再需要新設(shè)置另外的時(shí)鐘信號,所以可以對電路規(guī)模的縮小做出貢獻(xiàn)。
      其次,參照圖9詳細(xì)說明通過開關(guān)SW進(jìn)行誤差電壓Verr的前值保 持動(dòng)作。
      圖9是用于說明通過開關(guān)SW進(jìn)行誤差電壓Verr的前值保持動(dòng)作的 時(shí)序圖,其表示了使能信號EN、誤差電壓Verr的各電壓波形;和開關(guān) SW的導(dǎo)通/截止?fàn)顟B(tài)。并且,關(guān)于圖9中的誤差電壓Verr,實(shí)線表示本發(fā) 明的舉動(dòng),而虛線則作為參考表示現(xiàn)有技術(shù)的舉動(dòng)。
      作為用于縮短DC/DC轉(zhuǎn)換器20的響應(yīng)時(shí)間的處理方法,為了提早誤 差電壓Verr的上升時(shí)間,雖然可以考慮將與誤差放大器ERR的輸出端相 連接的相位補(bǔ)償電路(電容C1、電阻R2)的CR時(shí)間常數(shù)減小,但是, 以此方法,為了防止系統(tǒng)發(fā)生振動(dòng),就必須將電容器23進(jìn)行大容量化, 而在薄型面板上裝載大型的電容器23,就設(shè)置面積的觀點(diǎn)而言是困難的。
      在此,在本實(shí)施方式的DC/DC轉(zhuǎn)換器20中,構(gòu)成為不對誤差電壓 Verr的上升進(jìn)行提前,而從減少在誤差電壓Verr的上升中所需要的變化 量的觀點(diǎn)出發(fā),在使能信號EN為低電平的期間,通過保持誤差電壓Verr
      的前值(使能信號EN即將變?yōu)榈碗娖街暗恼`差電壓Verr)來謀求提高 DC/DC轉(zhuǎn)換器20的響應(yīng)性。
      具體而言,如前述的圖2所示,在誤差放大器ERR的輸出端與相位 補(bǔ)償電路之間,構(gòu)成為備有開關(guān)SW,該開關(guān)SW根據(jù)使能信號EN進(jìn)行 導(dǎo)通/截止控制。
      如此,若構(gòu)成為將相位補(bǔ)償用的電容器C1也沿用于誤差電壓Verr的 前值保持用,則由于不用增加元件數(shù),如圖9所示,就能夠減少誤差電壓 Verr的變化量(衰減(drop)量〕以及將其上升進(jìn)行提前,所以可迅速地 鎖定輸出反饋控制。
      圖10是對在使能信號EN的PWM驅(qū)動(dòng)時(shí)的輸出電壓Vout、反饋電 壓Vfb、線圈電流IL、誤差電壓Verr (實(shí)線)以及鉗位電壓Vd (虛線) 的各個(gè)舉動(dòng)進(jìn)行表示的時(shí)序圖。
      如此圖所示,若為本實(shí)施方式的DC/DC轉(zhuǎn)換器20,則實(shí)現(xiàn)既沒有輸 入電壓依存性又響應(yīng)性優(yōu)異的輸出反饋控制,并能夠抑制啟動(dòng)時(shí)的突入電 流。
      圖11是對使能信號EN的占空比與反饋電壓Vfb之間的相關(guān)關(guān)系進(jìn) 行表示的圖。并且,此圖中的實(shí)線表示在本發(fā)明中的反饋電壓Vfb,而虛 線則作為參考表示現(xiàn)有技術(shù)的反饋電壓(輸入電壓Vin為高時(shí)和低時(shí))。
      如此圖所示,在現(xiàn)有技術(shù)中,在使能信號EN的低占空比時(shí),反饋電 壓Vfb的輸入電壓依存性大,產(chǎn)生LED電流(=Vfb/R)的電流不穩(wěn)而使 畫面產(chǎn)生閃爍,但是,若為本實(shí)施方式的DC/DC轉(zhuǎn)換器20,則通過協(xié)同 地利用上述的由參考電壓生成部REF所實(shí)現(xiàn)的參考電壓Vref的軟啟動(dòng)功 能、由鉗位部CL所實(shí)現(xiàn)的誤差電壓Verr的上限值控制功能、以及由開關(guān) SW所實(shí)現(xiàn)的誤差電壓Verr的前值保持功能,即使在使能信號EN的低占 空比時(shí),也可抑制反饋電壓Vfb的變動(dòng)寬度,從而能夠減少畫面的閃爍。
      并且,雖然在上述的實(shí)施方式中,作為適用本發(fā)明的一種情況,以裝 載于手機(jī)終端之中、并將電池的輸出電壓進(jìn)行轉(zhuǎn)換來生成終端各部的驅(qū)動(dòng) 電壓的DC/DC轉(zhuǎn)換器為例進(jìn)行了說明,但是,本發(fā)明的適用對象不限于 此,可以廣泛適用于由輸入電壓生成所希望的輸出電壓的電源裝置以及備 有此電源裝置的電子儀器。
      另外,本發(fā)明的構(gòu)成除了上述實(shí)施方式之外,可以在不脫離發(fā)明的宗 旨的范圍內(nèi)加入各種變更。
      例如,雖然在上述的實(shí)施方式中,作為適用本發(fā)明的一種情況,以同 步整流型的電源裝置為例進(jìn)行了說明,但是,本發(fā)明的適用對象不限于此, 作為同步整流元件,也可適用于使用了二極管的電源裝置。此時(shí),將二極 管的正極與晶體管Ql的漏極相連接,并將負(fù)極與輸出電壓Vout的引出 端相連接即可。
      如上所述,根據(jù)本發(fā)明,能夠?qū)崿F(xiàn)既無輸入電壓依存性且響應(yīng)性優(yōu)異 的輸出反饋控制,并能夠抑制啟動(dòng)時(shí)的突入電流。
      此外,就本發(fā)明在產(chǎn)業(yè)上的利用可能性而言,本發(fā)明是對實(shí)現(xiàn)提高裝 載電源裝置的電子儀器的響應(yīng)性以及減少耗電的有用的技術(shù),是適合于裝 載諸如電池規(guī)格的電子儀器等的裝載電源裝置的所有電子儀器的技術(shù)。
      并且,在上述中,雖然對本發(fā)明的最佳方式進(jìn)行了說明,但是公開的 發(fā)明能夠以各種方式變形,此外,盡管能夠取得與上述中具體所舉的構(gòu)成 不同的各種實(shí)施方式,但對于本領(lǐng)域技術(shù)人員而言其是不言而喻的。因此, 下述的權(quán)利要求有意在不脫離本發(fā)明的宗旨及技術(shù)范疇的范圍內(nèi)將本發(fā) 明的所有變形例都包括在技術(shù)范圍內(nèi)。
      權(quán)利要求
      1.一種電源裝置,備有誤差放大器,其將對應(yīng)于輸出電壓的反饋電壓與規(guī)定的參考電壓之間的差分進(jìn)行放大而生成誤差電壓;輸出部,其以降低所述誤差電壓的方式從輸入電壓生成所希望的輸出電壓;和鉗位部,其在所述電源裝置的啟動(dòng)之后,在規(guī)定的期間中,將所述誤差電壓的上限值,設(shè)定為比正常時(shí)要小的值,所述輸入電壓越低就設(shè)定越高,相反地,所述輸入電壓越高就設(shè)定越低。
      2. 根據(jù)權(quán)利要求i所述的電源裝置,其特征在于,所述鉗位部,在經(jīng)過了所述規(guī)定的期間之后,使所述誤差電壓的上限 值緩慢上升到正常時(shí)的值為止。
      3. 根據(jù)權(quán)利要求l所述的電源裝置,其特征在于,還備有 參考電壓生成部,其在所述電源裝置的啟動(dòng)之后,使所述參考電壓緩慢上升到規(guī)定的目標(biāo)值為止。
      4. 根據(jù)權(quán)利要求3所述的電源裝置,其特征在于,所述參考電壓生成部,在所述電源裝置被停止的期間,使所述參考電 壓與所述反饋電壓相一致。
      5. 根據(jù)權(quán)利要求3所述的電源裝置,其特征在于,所述規(guī)定的期間是所述參考電壓到達(dá)所述規(guī)定的閾值之前的期間。
      6. 根據(jù)權(quán)利要求l所述的電源裝置,其特征在于,還備有 前值保持部,其在所述電源裝置被停止的期間,保持即將停止之前的誤差電壓。
      7. 根據(jù)權(quán)利要求6所述的電源裝置,其特征在于, 所述前值保持部是一種開關(guān),其連接于所述誤差放大器的輸出端與相位補(bǔ)償電路之間,并在所述電源裝置的動(dòng)作中設(shè)為接通,在停止中設(shè)為斷開。
      8. 根據(jù)權(quán)利要求l所述的電源裝置,其特征在于, 所述輸出部,包含 輸出晶體管,其根據(jù)它的導(dǎo)通/截止控制從所述輸入電壓生成所述輸出 電壓;PWM比較器,其通過將所述誤差電壓與規(guī)定的傾斜電壓迸行比較,生成與其比較結(jié)果相應(yīng)的占空比的比較信號;和控制部,其利用所述比較信號進(jìn)行所述輸出晶體管的導(dǎo)通/截止控制。
      9. 根據(jù)權(quán)利要求8所述的電源裝置,其特征在于,所述輸出部,還包含線圈,其一端連接于所述輸入電壓的施加端,另一端連接于所述輸出 晶體管的一端;同步整流元件,其一端連接于所述輸出晶體管的一端,另一端連接于所述輸出電壓的引出端;禾口電容器,其一端連接于所述輸出電壓的引出端,另一端連接于基準(zhǔn)電壓的施加端,其中,所述輸出部將所述輸入電壓進(jìn)行升壓而生成所述輸出電壓。
      10. —種電子儀器,備有 電池,其作為儀器的電源;電源裝置,其將來自所述電池的輸入電壓轉(zhuǎn)變成希望的輸出電壓;和 負(fù)載,其利用所述輸出電壓進(jìn)行驅(qū)動(dòng), 其中,所述電源裝置,包含誤差放大器,其將對應(yīng)于所述輸出電壓的反饋電壓與規(guī)定的參考電壓之間的差分進(jìn)行放大而生成誤差電壓;輸出部,其以降低所述誤差電壓的方式從所述輸入電壓生成所述輸出 電壓;和鉗位部,其在所述電源裝置的啟動(dòng)之后,在規(guī)定的期間中,將所述誤 差電壓的上限值,設(shè)定為比正常時(shí)要小的值,所述輸入電壓越低就設(shè)定越 高,相反地,所述輸入電壓越高就設(shè)定越低。
      11. 根據(jù)權(quán)利要求10所述的電子儀器,其特征在于, 所述鉗位部,在經(jīng)過了所述規(guī)定的期間之后,使所述誤差電壓的上限值緩慢上升到正常時(shí)的值為止。
      12. 根據(jù)權(quán)利要求IO所述的電子儀器,其特征在于,所述電源裝置,還包含參考電壓生成部,其在所述電源裝置的啟動(dòng)之后,使所述參考電壓緩 慢上升到規(guī)定的目標(biāo)值為止。
      13. 根據(jù)權(quán)利要求12所述的電子儀器,其特征在于,所述參考電壓生成部,在所述電源裝置被停止的期間,使所述參考電 壓與所述反饋電壓相一致。
      14. 根據(jù)權(quán)利要求12所述的電子儀器,其特征在于, 所述規(guī)定的期間是所述參考電壓到達(dá)所述規(guī)定的閾值之前的期間。
      15. 根據(jù)權(quán)利要求10所述的電子儀器,其特征在于,所述電源裝置,還包含前值保持部,其在所述電源裝置被停止的期間,保持即將停止之前的 誤差電壓。
      16. 根據(jù)權(quán)利要求15所述的電子儀器,其特征在于,所述前值保持部是一種開關(guān),其連接于所述誤差放大器的輸出端與相 位補(bǔ)償電路之間,并在所述電源裝置的動(dòng)作中設(shè)為接通,在停止中設(shè)為斷 開。
      17. 根據(jù)權(quán)利要求10所述的電子儀器,其特征在于,所述輸出部,包含輸出晶體管,其根據(jù)它的導(dǎo)通/截止控制從所述輸入電壓生成所述輸出電壓;PWM比較器,其通過將所述誤差電壓與規(guī)定的傾斜電壓進(jìn)行比較, 生成與其比較結(jié)果相應(yīng)的占空比的比較信號;禾口控制部,其利用所述比較信號進(jìn)行所述輸出晶體管的導(dǎo)通/截止控制。
      18. 根據(jù)權(quán)利要求17所述的電子儀器,其特征在于, 所述輸出部,還包含線圈,其一端連接于所述輸入電壓的施加端,另一端連接于所述輸出 晶體管的一端;同步整流元件,其一端連接于所述輸出晶體管的一端,另一端連接于 所述輸出電壓的引出端;禾口電容器,其一端連接于所述輸出電壓的引出端,另一端連接于基準(zhǔn)電 壓的施加端,其中,所述輸出部將所述輸入電壓進(jìn)行升壓而生成所述輸出電壓。
      19.根據(jù)權(quán)利要求IO所述的電子儀器,其特征在于,所述負(fù)載是發(fā)光二極管或發(fā)光二極管列。
      全文摘要
      本發(fā)明涉及一種電源裝置,其構(gòu)成為備有誤差放大器,其將對應(yīng)于輸出電壓的反饋電壓與規(guī)定的參考電壓之間的差分進(jìn)行放大而生成誤差電壓;輸出部,其以降低所述誤差電壓的方式從輸入電壓生成所希望的輸出電壓;和鉗位部,其在所述電源裝置的啟動(dòng)之后,在規(guī)定的期間中,將所述誤差電壓的上限值設(shè)定為比正常時(shí)要小的值,所述輸入電壓越低就設(shè)定越高,相反地,所述輸入電壓越高就設(shè)定越低。
      文檔編號H02M3/157GK101364768SQ200810145430
      公開日2009年2月11日 申請日期2008年8月5日 優(yōu)先權(quán)日2007年8月6日
      發(fā)明者大參昌貴 申請人:羅姆股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會(huì)獲得點(diǎn)贊!
      1