專(zhuān)利名稱(chēng):磁隔離驅(qū)動(dòng)電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及驅(qū)動(dòng)電聘^支術(shù)領(lǐng)i或,具體地i兌涉及 一 種改進(jìn)的》茲隔離 驅(qū)動(dòng)電if各。
背景技術(shù):
》茲隔離驅(qū)動(dòng)電^各廣泛應(yīng)用于工作電壓4交高的電源內(nèi)部,用來(lái)驅(qū)動(dòng) 電源功率回路主開(kāi)關(guān)管的導(dǎo)通和關(guān)斷。圖l是我們經(jīng)??吹降囊环N磁 隔離驅(qū)動(dòng)電路。其中第一電容Cl是輸入側(cè)驅(qū)動(dòng)電容,第二電容C2是 輸出側(cè)驅(qū)動(dòng)電容,變壓器T是隔離驅(qū)動(dòng)變壓器,二極管D與磁隔離驅(qū) 動(dòng)電路的輸出端并4關(guān)。圖1所示電路穩(wěn)態(tài)正常工作時(shí)各點(diǎn)原理電壓波 形見(jiàn)圖2 (忽略隔離驅(qū)動(dòng)變壓器T漏感的影響)。其中Vin是脈寬信號(hào) 輸出電路的電壓波形,幅值為VI; Vcl是Cl兩端的電壓波形;Vtp 和Vts分別是隔離驅(qū)動(dòng)變壓器輸入側(cè)和輸出側(cè)繞組的電壓波形;Vc2 是C2兩端的電壓波形,Vout是》茲隔離驅(qū)動(dòng)電^各lt出的電壓波形。
假設(shè)脈寬信號(hào)周期為T(mén),占空比為D,隔離驅(qū)動(dòng)變壓器繞組匝比 為n。當(dāng)脈寬信號(hào)輸出低電平時(shí),Vcl=Vtp。隔離驅(qū)動(dòng)變壓器每個(gè)周期 內(nèi)伏秒值相等,見(jiàn)圖2陰影面積。所以Cl兩端電壓為DV1,隔離驅(qū) 動(dòng)變壓器輸入側(cè)繞組高電平幅值為(1-D)V1,低電平幅值為-DVl。通 過(guò)變壓器電壓轉(zhuǎn)換,隔離驅(qū)動(dòng)變壓器輸出側(cè)繞組高電平幅值為 (l-D)nVl, ^氐電平幅^直為-DnVl。當(dāng)輸出側(cè)繞組4氐電平時(shí),二極管D 導(dǎo)通,對(duì)電容C2充電,所以Vc2=DnVl。由于》茲隔離驅(qū)動(dòng)電^各輸出 電平為 Vc2+Vts , 所以》茲隔離驅(qū)動(dòng)電^各車(chē)敘出 Vout高電平為 DnVl+(l-D)nVl-nVl, 4氐電平為DnVl-DnVl=0。
此磁隔離驅(qū)動(dòng)電路的優(yōu)點(diǎn)是輸出電平不隨占空比D的變化而變 化,只與輸入側(cè)脈寬電平信號(hào)幅值VI和隔離驅(qū)動(dòng)變壓器繞組匝比n 有關(guān)。 一般情況下Vl和n恒定,所以此驅(qū)動(dòng)電^^輸出電平穩(wěn)定。
但此磁隔離驅(qū)動(dòng)電路也有很明顯的缺點(diǎn)。由于隔離驅(qū)動(dòng)變壓器T繞制工藝的影響,會(huì)產(chǎn)生一定的漏感值。
電路穩(wěn)態(tài)工作時(shí),隔離驅(qū)動(dòng)變壓器T的漏感值會(huì)形成錯(cuò)誤觸發(fā)信號(hào), 實(shí)際工作波形見(jiàn)圖3。漏感導(dǎo)致隔離驅(qū)動(dòng)變壓器輸出側(cè)繞組電壓Vts 波形上疊加電壓尖峰。當(dāng)Vin轉(zhuǎn)換為低電平時(shí),隔離驅(qū)動(dòng)變壓器輸出 側(cè)繞組電壓Vts轉(zhuǎn)換為j氐電平^K沖,電壓總和^奪-f直為V3 ( V3比平臺(tái) 值DnVl幅值大),二極管D導(dǎo)通,將輸出側(cè)驅(qū)動(dòng)電容C2充電至V3。 隔離驅(qū)動(dòng)變壓器輸出側(cè)繞組電壓波形尖峰過(guò)后,因?yàn)殡妷浩脚_(tái)值 DnVl幅值低于V3, 二極管D反偏截止工作。此時(shí)磁隔離驅(qū)動(dòng)電路輸 出電平為V3-DnVl,如果此差值大于功率回^各主開(kāi)關(guān)管導(dǎo)通閾值,主 開(kāi)關(guān)管會(huì)錯(cuò)誤開(kāi)通,可能導(dǎo)致電源失效。
另外,因種種原因當(dāng)脈寬信號(hào)消失后,驅(qū)動(dòng)電路會(huì)產(chǎn)生錯(cuò)誤信號(hào), 導(dǎo)致驅(qū)動(dòng)電路輸出電平不正常,具體電壓波形見(jiàn)圖4。當(dāng)脈寬信號(hào)消 失時(shí),脈寬信號(hào)輸出電路輸出低電平,即Vin=0。根據(jù)上述分析在工 作周期時(shí)間內(nèi)磁隔離驅(qū)動(dòng)電路進(jìn)行信號(hào)轉(zhuǎn)換,同時(shí)輸出低電平,即 Vout=(),其驅(qū)動(dòng)的功率回路主開(kāi)關(guān)管截止工作。由于C1電容電壓Vcl 不能被立即釋放掉,導(dǎo)致隔離驅(qū)動(dòng)變壓器輸入側(cè)繞組電壓恒定保持在 -DVl。隨著隔離驅(qū)動(dòng)變壓器逐漸飽和,電壓Vtp和Vts逐漸減小。CI 可以通過(guò)驅(qū)動(dòng)變壓器輸入側(cè)繞組放電,所以其電壓Vcl與Vtp同比例 減小。但C2電壓Vc2沒(méi)有快速放電途徑,導(dǎo)致》茲隔離驅(qū)動(dòng)電路輸出 電平Vout從0開(kāi)始同比緩慢上升。直至隔離驅(qū)動(dòng)變壓器飽和,此時(shí) Vcl=Vtp=Vts=0, Vout= Vc2。雖然C2同時(shí)通過(guò)其它方式進(jìn)行放電, 但其放電速度相對(duì)非常緩慢, 一旦Vc2電平高于功率回路主開(kāi)關(guān)管的 導(dǎo)通閾值,主開(kāi)關(guān)管將重新開(kāi)通工作。因此,此石茲隔離驅(qū)動(dòng)電路在脈 寬信號(hào)消失后,會(huì)產(chǎn)生錯(cuò)誤電平信號(hào),導(dǎo)致功率回路主開(kāi)關(guān)管誤動(dòng)作, 有可能致使電源失效。
發(fā)明內(nèi)容
有鑒于此,本發(fā)明所要解決的技術(shù)問(wèn)題是提供一種改進(jìn)的磁隔離 驅(qū)動(dòng)電路,利用該電路可以限制錯(cuò)誤電平信號(hào),避免功率回路主開(kāi)關(guān)在一些可選的實(shí)施例中,所述》茲隔離驅(qū)動(dòng)電^各包括隔離驅(qū)動(dòng)信
號(hào)傳送的隔離驅(qū)動(dòng)變壓器,與所述隔離驅(qū)動(dòng)變壓器輸入側(cè)串聯(lián)的第一
電容C1,與所述隔離驅(qū)動(dòng)變壓器輸出側(cè)串聯(lián)的第二電容C2,還包括 與所述》茲隔離驅(qū)動(dòng)電^各的輸出端并聯(lián)的》文電MOS管,以及連接至所 述放電MOS管的柵極的放電MOS管驅(qū)動(dòng)電路。其中,隔離驅(qū)動(dòng)變壓 器的輸出側(cè)繞組、第一電容Cl和》文電MOS管組成串耳關(guān)回i 各。
上述實(shí)施例提供了一種應(yīng)用MOS管開(kāi)關(guān)放電從而提高穩(wěn)態(tài)和瞬 態(tài)特性和降低損耗的改進(jìn)型》茲隔離驅(qū)動(dòng)電路。所述^茲隔離驅(qū)動(dòng)電路進(jìn) 入穩(wěn)態(tài)工作過(guò)程時(shí),在放電MOS管開(kāi)通階段,由于其雙向?qū)щ娦裕?將Vout箝位一直為零,即使出現(xiàn)漏感值導(dǎo)致的電壓尖峰。同時(shí)當(dāng)脈沖 信號(hào)消失后,通過(guò)放電MOS管驅(qū)動(dòng)電路,放電MOS管導(dǎo)通,直接將 Vout短路,強(qiáng)迫C2通過(guò)隔離驅(qū)動(dòng)變壓器輸出側(cè)繞組快速放電。保證 隔離驅(qū)動(dòng)變壓器飽和時(shí),C2放電已基本完畢,即Vc2=0。功率回路主 開(kāi)關(guān)管不因此再次開(kāi)通,有效防止脈寬信號(hào)消失后電源因功率回路主 開(kāi)關(guān)管的誤開(kāi)通而失效。所述磁隔離驅(qū)動(dòng)電路結(jié)構(gòu)簡(jiǎn)單,成本低廉, 有效提高,電源在穩(wěn)態(tài)和瞬態(tài)工作過(guò)程中的穩(wěn)定性。
圖1是一種常用的磁隔離驅(qū)動(dòng)電路。
圖2是圖1電路穩(wěn)態(tài)工作時(shí)的電路各點(diǎn)理想電壓波形圖。 圖3是圖1電路穩(wěn)態(tài)工作時(shí)的電路各點(diǎn)實(shí)際電壓波形圖。 圖4是圖1電路瞬態(tài)截止工作時(shí)的電路各點(diǎn)電壓波形圖。 圖5是本發(fā)明改進(jìn)型磁隔離驅(qū)動(dòng)電路原理圖。 圖6是圖5電路穩(wěn)態(tài)工作時(shí)的電路各點(diǎn)實(shí)際電壓波形圖。 圖7是圖5電路瞬態(tài)截止工作時(shí)的電路各點(diǎn)電壓波形圖。 圖8是本發(fā)明改進(jìn)型磁隔離驅(qū)動(dòng)電路的第一實(shí)例圖。 圖9是本發(fā)明改進(jìn)型磁隔離驅(qū)動(dòng)電路的第二實(shí)例圖。 圖IO是本發(fā)明改進(jìn)型磁隔離驅(qū)動(dòng)電路的第三實(shí)例圖。圖11是本發(fā)明改進(jìn)型磁隔離驅(qū)動(dòng)電路的第四實(shí)例圖。 圖12是本發(fā)明改進(jìn)型磁隔離驅(qū)動(dòng)電路的第五實(shí)例圖。
具體實(shí)施例方式
為清楚說(shuō)明本發(fā)明中的方案,下面給出優(yōu)選的實(shí)施例并結(jié)合附圖
i羊細(xì)i兌明。
在圖5所示的一個(gè)可選實(shí)例中,;茲隔離驅(qū)動(dòng)電路包括隔離驅(qū)動(dòng) 信號(hào)傳送的隔離驅(qū)動(dòng)變壓器T,與所述隔離驅(qū)動(dòng)變壓器輸入側(cè)串聯(lián)的 第一電容C1,與所述隔離驅(qū)動(dòng)變壓器輸出側(cè)串聯(lián)的第二電容C2,與 所述浪f隔離驅(qū)動(dòng)電^各的輸出端并聯(lián)的》文電MOS管Q,以及連接至放 電MOS管Q的片冊(cè)才及的》丈電MOS管驅(qū)動(dòng)電^^。其中,隔離驅(qū)動(dòng)變壓器 的輸出側(cè)繞組、第一電容Cl和放電MOS管組成串聯(lián)回路。
圖5所示的石茲隔離驅(qū)動(dòng)電^^,該電^4t-態(tài)理想工作時(shí)電壓波形同 圖2。其中Vin是脈寬信號(hào)輸出電路的電壓波形,幅值為V1; Vcl是 第一電容Cl兩端的電壓波形;Vtp和Vts分別是隔離驅(qū)動(dòng)變壓器T輸 入側(cè)和輸出側(cè)繞組的電壓波形;Vc2是第二電容C2兩端的電壓波形, Vout是磁隔離驅(qū)動(dòng)電路輸出電壓波形。穩(wěn)態(tài)正常工作時(shí),當(dāng)脈寬信號(hào) 輸出為低電平,Vcl=Vtp。隔離驅(qū)動(dòng)變壓器T每個(gè)周期內(nèi)伏秒值相等, 見(jiàn)圖2陰影面積。所以第一電容Cl兩端電壓為DV1,隔離驅(qū)動(dòng)變壓 器T輸入側(cè)繞組高電平幅值為(l-D)Vl,低電平幅值為-DVl。同時(shí)通 過(guò)變壓器電壓轉(zhuǎn)換,隔離驅(qū)動(dòng)變壓器T輸出側(cè)繞組高電平幅值為 (l-D)nVl,低電平幅值為-DnVl。當(dāng)輸出側(cè)繞組低電平時(shí),通過(guò)放電 MOS管驅(qū)動(dòng)電路,放電MOS管Q導(dǎo)通,對(duì)第二電容C2充電,所以 Vc2=DnV1 。由于》茲隔離驅(qū)動(dòng)電路輸出電平為Vc2+Vts,所以磁隔離驅(qū) 動(dòng)電路輸出 Vout高電平為 DnVl+(l-D)nVl=nVl , 低電平為 DnVl-DnVl=0。
此電路實(shí)際穩(wěn)態(tài)工作電壓波形見(jiàn)圖6。石茲隔離驅(qū)動(dòng)電^各輸出Vout 高電平平臺(tái)值為DnVl+(l-D)nVl=nVl,低電平為DnVl-DnVl=0,高
電平電壓尖>%忽略。當(dāng)脈寬信號(hào)消失時(shí),脈寬信號(hào)輸出電路輸出4氐電平,即Vin二0。 根據(jù)上述分析在工作周期時(shí)間內(nèi)磁隔離驅(qū)動(dòng)電^各進(jìn)行信號(hào)轉(zhuǎn)換,同時(shí) 輸出低電平,即Vout=0,其驅(qū)動(dòng)的功率回路主開(kāi)關(guān)管截止工作。由于 第一電容Cl的電容電壓Vcl不能被立即釋放掉,導(dǎo)致隔離驅(qū)動(dòng)變壓 器T輸入側(cè)繞組電壓恒定保持在-DV1。隨著隔離驅(qū)動(dòng)變壓器T逐漸飽 和,電壓Vtp和Vts逐漸減小。第一電容Cl可以通過(guò)驅(qū)動(dòng)變壓器T 輸入側(cè)繞組放電,所以其電壓Vcl與Vtp同比例減小。通過(guò)放電MOS 管驅(qū)動(dòng)電路,;汰電MOS管Q保持導(dǎo)通。由于MOS管的雙向?qū)щ娦裕?不僅可以同前述二極管D—樣對(duì)第二電容C2充電,同時(shí)也可以將第 二電容C2與隔離驅(qū)動(dòng)變壓器T輸出側(cè)繞組短^各,通過(guò)放電MOS管Q 對(duì)第二電容C2進(jìn)行放電。與第一電容Cl放電波形相同,第二電容 C2電壓Vc2與Vts也保持同比例減小。直至隔離驅(qū)動(dòng)變壓器T飽和, 此時(shí)Vcl=Vtp=Vts=0, Vout=Vc2約等于0,遠(yuǎn)小于功率回路主開(kāi)關(guān)管 的導(dǎo)通閾值。由此可見(jiàn),脈寬信號(hào)消失后,此石茲隔離驅(qū)動(dòng)電路不會(huì)產(chǎn) 生錯(cuò)誤信號(hào),功率回路主開(kāi)關(guān)管不再次開(kāi)通,避免因圖l所示電路誤 觸發(fā)導(dǎo)致的電源失效。
從以上描述得出此改進(jìn)型磁隔離驅(qū)動(dòng)電路不會(huì)影響穩(wěn)態(tài)正常工作 時(shí)驅(qū)動(dòng)效果,同時(shí)在瞬態(tài)工作中有效地消除了誤觸發(fā)信號(hào),避免功率 回路主開(kāi)關(guān)管因錯(cuò)誤信號(hào)開(kāi)通。圖7展示此改進(jìn)型磁隔離驅(qū)動(dòng)電路瞬 態(tài)工作過(guò)程中的電壓波形。
在圖8所示的可選實(shí)例中,所述放電MOS管Q選用N溝道MOS 管。放電MOS管驅(qū)動(dòng)電路使用隔離驅(qū)動(dòng)變壓器T的輔助繞組實(shí)現(xiàn), 輔助繞組一端連接至隔離驅(qū)動(dòng)變壓器T與》丈電NMOS管源極的接點(diǎn) 處,另一端連接至放電NMOS管的柵極。
假設(shè)隔離驅(qū)動(dòng)變壓器T輸入側(cè)繞組與輔助繞組匝比為m。當(dāng)脈沖 信號(hào)消失后,隔離驅(qū)動(dòng)變壓器T輸入側(cè)繞組電壓保持為低電平-DVl , 轉(zhuǎn)換至輔助繞組為j氐電平-DmVl ,相對(duì)于力文電NMOS管為高電平 DmVl,放電NMOS管保持開(kāi)通,第二電容C2通過(guò)放電NMOS管和 隔離驅(qū)動(dòng)變壓器T輸出側(cè)繞組快速放電。直至輔助繞組電平低于放電NMOS管導(dǎo)通閾值,放電NMOS管截止。通過(guò)合適的匣比m的配合, 即使放電NMOS管已經(jīng)截止,但第二電容C2殘留電平遠(yuǎn)低于功率回 路主開(kāi)關(guān)管的導(dǎo)通閾值,所以功率回路主開(kāi)關(guān)管不會(huì)誤開(kāi)通。
圖9所示的可選實(shí)例與圖8不同之處在于,放電NMOS管的柵極 和源極之間并Jf關(guān)了 一個(gè)二才及管Dl和一個(gè)電阻R,同時(shí)在輔助繞組與 放電NMOS管柵極之間串聯(lián)第三電容C3。由于隔離驅(qū)動(dòng)變壓器T輔 助繞組輸出通過(guò)二才及管Dl對(duì)第三電容C3充電,可以保證輔助繞組驅(qū) 動(dòng)電路輸出電平不隨占空比D的變化而變化,其幅值恒定為mVl。即 使隔離驅(qū)動(dòng)變壓器T飽和,由于第三電容C3不能被迅速放電,可以 保持放電NMOS管的持續(xù)開(kāi)通,直至Vout=0。電阻R才是供第三電容 C3相對(duì)緩慢放電途徑,保證脈寬信號(hào)再次發(fā)生時(shí),放電NMOS管已 經(jīng)截止。圖9電路可以通過(guò)較少圈數(shù)的輔助繞組實(shí)現(xiàn)Vout完全等于0。
在圖10所示的可選實(shí)例中,所述放電MOS管Q選用P溝道MOS 管。放電MOS管驅(qū)動(dòng)電路使用隔離驅(qū)動(dòng)變壓器T的輔助繞組實(shí)現(xiàn), 輔助繞組一端連4妻至第二電容C2與》文電PMOS管源極接點(diǎn)處,另一 端接至放電PMOS管的4冊(cè)極,且輔助繞組同名端變更反相。
圖ll所示的可選實(shí)例與圖10不同之處在于隔離驅(qū)動(dòng)變壓器的輸 出側(cè)繞組和輔助繞組同名端變更反相。圖8至10所示石茲隔離驅(qū)動(dòng)電i 各 的輸入信號(hào)Vin與輸出信號(hào)Vout同相,即磁隔離驅(qū)動(dòng)電^各輸入高電平 時(shí)電路輸出高電平;輸入低電平時(shí)電路輸出低電平。本實(shí)例中,磁隔 離驅(qū)動(dòng)電路輸入信號(hào)Vin與輸出信號(hào)Vout反相,即石茲隔離驅(qū)動(dòng)電路輸 入高電平時(shí)電^各輸出低電平;輸入低電平時(shí)電^各輸出高電平。
圖12所示的可選實(shí)例與圖8不同之處在于,隔離驅(qū)動(dòng)變壓器T 的輸出側(cè)繞組和輔助繞組同名端變更反相。圖8至10所示》茲隔離驅(qū)動(dòng) 電路的輸入信號(hào)Vin與輸出信號(hào)Vout同相,即i茲隔離驅(qū)動(dòng)電路輸入高 電平時(shí)電路輸出高電平;輸入低電平時(shí)電路輸出低電平。本實(shí)例中, 磁隔離驅(qū)動(dòng)電路的輸入信號(hào)Vin與輸出信號(hào)Vout反相,即磁隔離驅(qū)動(dòng) 電路輸入高電平時(shí)電路輸出低電平;輸入低電平時(shí)電路輸出高電平。
在其它的可選實(shí)例中,隔離驅(qū)動(dòng)變壓器T的輸入側(cè)繞組和Z或輸出側(cè)繞組可以選擇性地串聯(lián)電阻。
在其它的可選實(shí)例中,第一電容Cl和第二電容C2可以選擇性地
并聯(lián)電阻。
在其它的可選實(shí)例中,第一電容Cl可以選4奪性地并耳關(guān)二極管, 此二極管的陽(yáng)極接至第一電容Cl與隔離驅(qū)動(dòng)變壓器T的接點(diǎn)端,其 陰極接至第一電容Cl與脈寬信號(hào)輸出電路正極的接點(diǎn)端。
在其它的可選實(shí)例中,第一電容Cl可以選擇性地并聯(lián)二極管, 此二極管的陰極接至第一電容Cl與隔離驅(qū)動(dòng)變壓器T的接點(diǎn)端,其 陽(yáng)極接至第一電容Cl與脈寬信號(hào)輸出電路負(fù)極的接點(diǎn)端。
在其它的可選實(shí)例中,第一電容Cl的一端連接至隔離驅(qū)動(dòng)變壓 器T輸出側(cè)繞組的一個(gè)端口 ,另一端4妻至》i:電NMOS管的漏極或者放 電PMOS管的源才及。
在其它的可選實(shí)例中,第二電容C2的一端連接至隔離驅(qū)動(dòng)變壓 器T的輸出側(cè)繞組的一個(gè)端口 ,另一端接至放電NMOS管的源極或者 放電PMOS管的漏極。
對(duì)于本發(fā)明各個(gè)實(shí)施例中所闡述的方法和裝置,凡在本發(fā)明的精 神和原則之內(nèi),所作的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本 發(fā)明的保護(hù)范圍之內(nèi)。
權(quán)利要求
1、一種磁隔離驅(qū)動(dòng)電路,包括隔離驅(qū)動(dòng)信號(hào)傳送的隔離驅(qū)動(dòng)變壓器,與所述隔離驅(qū)動(dòng)變壓器輸入側(cè)串聯(lián)的第一電容C1,與所述隔離驅(qū)動(dòng)變壓器輸出側(cè)串聯(lián)的第二電容C2;其特征在于,還包括與所述磁隔離驅(qū)動(dòng)電路的輸出端并聯(lián)的放電MOS管;和,連接至所述放電MOS管的柵極的放電MOS管驅(qū)動(dòng)電路;其中,所述隔離驅(qū)動(dòng)變壓器的輸出側(cè)繞組、第二電容C2和放電MOS管組成串聯(lián)回路。
2、 如權(quán)利要求1所述的磁隔離驅(qū)動(dòng)電路,其特征在于,所述放電 MOS管選用N溝道MOS管,放電MOS管驅(qū)動(dòng)電路使用所述隔離驅(qū) 動(dòng)變壓器輸出側(cè)的輔助繞組實(shí)現(xiàn)。
3、 如權(quán)利要求2所述的磁隔離驅(qū)動(dòng)電路,其特征在于,所述輔助 繞組的第一端連4妄至所述隔離驅(qū)動(dòng)變壓器與所述》文電MOS管源極的 接點(diǎn)處,第二端連接至所述放電MOS管的柵極。
4、 如權(quán)利要求3所述的磁隔離驅(qū)動(dòng)電路,其特征在于,還包括 在所述放電MOS管的4冊(cè)極和源極之間并耳關(guān)的一個(gè)二極管D]和一個(gè)電阻R;以及,在所述輔助繞組第二端與所述放電MOS管的柵極之間串聯(lián)的第 三電容C3。
5、 如權(quán)利要求2所述的磁隔離驅(qū)動(dòng)電路,其特征在于,所述輔助 繞組和所述隔離驅(qū)動(dòng)變壓器的輸出側(cè)繞組的同名端為同相。
6、 如權(quán)利要求1所述的》茲隔離驅(qū)動(dòng)電^各,其特征在于,放電MOS 管選用P溝道MOS管,放電MOS管驅(qū)動(dòng)電路使用所述隔離驅(qū)動(dòng)變壓 器輸出側(cè)的輔助繞組實(shí)現(xiàn)。
7、 如權(quán)利要求6所述的磁隔離驅(qū)動(dòng)電路,其特征在于,所述輔助 繞組的第二端連接至所述第二電容C2與所述放電MOS管源極接點(diǎn) 處,第一端接至所述力支電MOS管的^t極。
8、 如權(quán)利要求6所述的磁隔離驅(qū)動(dòng)電路,其特征在于,所述輔助 繞組和所述隔離驅(qū)動(dòng)變壓器的輸出側(cè)繞組的同名端為反相。
9、 如權(quán)利要求1至8任一項(xiàng)所述的磁隔離驅(qū)動(dòng)電路,其特征在于,所述隔離驅(qū)動(dòng)變壓器的輸入側(cè)繞組和輸出側(cè)繞組極性相同。
10、如權(quán)利要求l、 2、 5、 6或8所述的磁隔離驅(qū)動(dòng)電路,其特征 在于,所述隔離驅(qū)動(dòng)變壓器的輸入側(cè)繞組和輸出側(cè)繞組極性相反。
全文摘要
本發(fā)明公開(kāi)一種磁隔離驅(qū)動(dòng)電路,包括隔離驅(qū)動(dòng)信號(hào)傳送的隔離驅(qū)動(dòng)變壓器,與所述隔離驅(qū)動(dòng)變壓器輸入側(cè)串聯(lián)的第一電容C1,與所述隔離驅(qū)動(dòng)變壓器輸出側(cè)串聯(lián)的第二電容C2;還包括與所述磁隔離驅(qū)動(dòng)電路的輸出端并聯(lián)的放電MOS管;連接至所述放電MOS管的柵極的放電MOS管驅(qū)動(dòng)電路;其中,所述隔離驅(qū)動(dòng)變壓器的輸出側(cè)繞組、第二電容C2和放電MOS管組成串聯(lián)回路。所述磁隔離驅(qū)動(dòng)電路結(jié)構(gòu)簡(jiǎn)單,成本低廉,有效提高電源在穩(wěn)態(tài)和瞬態(tài)工作過(guò)程中的穩(wěn)定性。
文檔編號(hào)H02M1/08GK101621246SQ20091008701
公開(kāi)日2010年1月6日 申請(qǐng)日期2009年6月22日 優(yōu)先權(quán)日2009年6月22日
發(fā)明者劉紅瑞, 郭霄飛 申請(qǐng)人:北京新雷能科技股份有限公司;深圳市雷能混合集成電路有限公司