專利名稱:減小開(kāi)關(guān)電源對(duì)采樣信號(hào)干擾的方法
技術(shù)領(lǐng)域:
本發(fā)明涉及信號(hào)處理技術(shù)及電磁兼容技術(shù),具體涉及一種減小開(kāi)關(guān)電源對(duì)采樣信號(hào)干擾 的方法。
背景技術(shù):
開(kāi)關(guān)電源是利用現(xiàn)代電力電子技術(shù),控制開(kāi)關(guān)晶體管開(kāi)通和關(guān)斷的時(shí)間比率,維持穩(wěn)定 輸出電壓的一種電源,開(kāi)關(guān)電源一般由脈沖寬度調(diào)制(PWM)控制IC和MOSFET構(gòu)成。開(kāi)關(guān)電 源是一種比較新型的電源,它具有效率高,重量輕,可升、降壓,輸出功率大等優(yōu)點(diǎn)。但是 由于電路工作在開(kāi)關(guān)狀態(tài),所以噪聲比較大,對(duì)采樣信號(hào)有較大的干擾。
目前,常采用的去噪方法有屏蔽,干擾源和被干擾部分在空間上進(jìn)行隔離等,但都有一 定的局限性,不能有效地減小開(kāi)關(guān)電源對(duì)采樣信號(hào)噪聲的干擾。
發(fā)明內(nèi)容
本發(fā)明的目的是提供一種方便易行、能夠有效減小開(kāi)關(guān)電源對(duì)采樣信號(hào)噪聲干擾的方法。
本發(fā)明的一種減小開(kāi)關(guān)電源對(duì)采樣信號(hào)干擾的方法的技術(shù)方案如下將開(kāi)關(guān)電源中設(shè)置 儲(chǔ)能電容,并將開(kāi)關(guān)電源的開(kāi)關(guān)時(shí)間與處理器的信號(hào)采樣時(shí)間進(jìn)行關(guān)聯(lián); 在處理器的信號(hào)采樣時(shí)間關(guān)閉開(kāi)關(guān)電源; 在處理器的非信號(hào)采樣時(shí)間開(kāi)通開(kāi)關(guān)電源。
本發(fā)明通過(guò)在時(shí)序上將開(kāi)關(guān)電源的開(kāi)關(guān)和處理器的信號(hào)采樣進(jìn)行分離,避免了在處理器 讀取接收器中的信號(hào)時(shí)開(kāi)關(guān)電源的開(kāi)關(guān)對(duì)處理器采樣信號(hào)的噪聲干擾,可以有效地大幅度減 小開(kāi)關(guān)電源對(duì)采樣信號(hào)的噪音干擾。
圖l是本發(fā)明實(shí)施裝置的結(jié)構(gòu)示意圖。
具體實(shí)施例方式
本發(fā)明實(shí)施裝置的結(jié)構(gòu)示意圖如圖l所示,該裝置包括處理器、采用APD光電二極管的接 收器和開(kāi)關(guān)電源,開(kāi)關(guān)電源為DC/DC模塊和與之并聯(lián)的儲(chǔ)能電容,儲(chǔ)能電容用于DC/DC停止振 蕩時(shí)維持對(duì)接收器模塊供電,處理器模塊用于讀取接收器模塊所接收的數(shù)據(jù)并進(jìn)行處理,同 時(shí)控制DC/DC的開(kāi)關(guān),接收器模塊是由開(kāi)關(guān)電源提供電源。本發(fā)明方法在開(kāi)關(guān)電源中設(shè)置儲(chǔ)能電容,并將開(kāi)關(guān)電源的開(kāi)關(guān)時(shí)間與處理器的信號(hào)采樣 時(shí)間進(jìn)行關(guān)聯(lián);在處理器的信號(hào)采樣時(shí)間關(guān)閉開(kāi)關(guān)電源;在處理器的非信號(hào)采樣時(shí)間開(kāi)通開(kāi) 關(guān)電源。
本發(fā)明的方法在圖l所示的裝置實(shí)施的步驟如下
開(kāi)啟開(kāi)關(guān)電源,開(kāi)關(guān)電源正常進(jìn)行DC/DC轉(zhuǎn)換,以使DC/DC模塊對(duì)接收器供電,同時(shí)能夠 為儲(chǔ)能電容充電;
(2) 當(dāng)處理器開(kāi)始從接收器中讀取信號(hào)進(jìn)行信號(hào)采樣時(shí),處理器控制開(kāi)關(guān)電源使 DC/DC模塊停止振蕩,此時(shí)通過(guò)儲(chǔ)能電容維持電壓輸出為接收器提供電源;
(3) 當(dāng)處理器不進(jìn)行信號(hào)采樣時(shí),處理器開(kāi)通開(kāi)關(guān)電源正常進(jìn)行DC/DC轉(zhuǎn)換以對(duì)接收器供電。
權(quán)利要求
1.一種減小開(kāi)關(guān)電源對(duì)采樣信號(hào)干擾的方法,其特征在于,將開(kāi)關(guān)電源中設(shè)置儲(chǔ)能電容,并將開(kāi)關(guān)電源的開(kāi)關(guān)時(shí)間與處理器的信號(hào)采樣時(shí)間進(jìn)行關(guān)聯(lián);在處理器的信號(hào)采樣時(shí)間關(guān)斷開(kāi)關(guān)電源;在處理器的非信號(hào)采樣時(shí)間開(kāi)通開(kāi)關(guān)電源。
全文摘要
本發(fā)明涉及一種減小開(kāi)關(guān)電源對(duì)采樣信號(hào)干擾的方法,將開(kāi)關(guān)電源中設(shè)置儲(chǔ)能電容,并將開(kāi)關(guān)電源的開(kāi)關(guān)時(shí)間與處理器的信號(hào)采樣時(shí)間進(jìn)行關(guān)聯(lián);在處理器的信號(hào)采樣時(shí)間關(guān)閉開(kāi)關(guān)電源;在處理器的非信號(hào)采樣時(shí)間開(kāi)通開(kāi)關(guān)電源;這種將開(kāi)關(guān)電源開(kāi)關(guān)時(shí)間與處理器的信號(hào)采樣時(shí)序進(jìn)行分離的方法,可以大幅減小開(kāi)關(guān)電源對(duì)采樣信號(hào)的噪音干擾。
文檔編號(hào)H02M1/00GK101667773SQ200910307880
公開(kāi)日2010年3月10日 申請(qǐng)日期2009年9月28日 優(yōu)先權(quán)日2009年9月28日
發(fā)明者劉樹(shù)哲, 周躍峰, 軍 滕, 滕亦甬, 肖巧景, 魏國(guó)栓 申請(qǐng)人:凱邁(洛陽(yáng))測(cè)控有限公司