国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種欠壓保護(hù)電路的制作方法

      文檔序號(hào):7438197閱讀:229來(lái)源:國(guó)知局
      專(zhuān)利名稱(chēng):一種欠壓保護(hù)電路的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及集成電路保護(hù)技術(shù)領(lǐng)域,尤其涉及一種欠壓保護(hù)電路。
      背景技術(shù)
      集成電路芯片工作時(shí),電壓的穩(wěn)定尤為重要。雖然一只額定電壓為15V的芯片在 8V甚至5V的電壓下工作不會(huì)被燒毀,但是長(zhǎng)時(shí)間的低電壓工作使芯片的功耗過(guò)大對(duì)其造成不良影響,電路穩(wěn)定性也會(huì)變得很差,所以需要使用欠壓保護(hù)電路避免電路工作在這種情況下。如圖1是現(xiàn)有技術(shù)的欠壓保護(hù)電路原理圖;圖2是基準(zhǔn)電壓產(chǎn)生模塊電路原理圖; 在圖2中,D3、D4是穩(wěn)壓管,穩(wěn)壓值為5V ;在電源VDD上電且沒(méi)有超過(guò)穩(wěn)壓管D3的穩(wěn)壓值 5V時(shí),由于穩(wěn)壓管D3沒(méi)有達(dá)到穩(wěn)壓值,所以輸出的參考電壓VREF和和二次電源VDD2是隨 VDD變化而變化的;當(dāng)電源VDD大于穩(wěn)壓管穩(wěn)壓值5V且小于第一欠壓閾值VUVL+時(shí),第三穩(wěn)壓管D3也達(dá)到了穩(wěn)壓值5V,由于電流鏡10的特性,第八MOS管M8的源極也達(dá)到了 5V, 此后,參考電壓VREF由電阻R4和電阻R5分壓得到,輸出恒定值,由于第四穩(wěn)壓管D4也達(dá)到了穩(wěn)壓值,因此,二次電源VDD2輸出恒定值。也就是說(shuō)在電源VDD的電壓值大于穩(wěn)壓管穩(wěn)壓值5V時(shí),由于二次電源VDD2和參考電壓VREF均為恒定值,欠壓保護(hù)電路輸出的欠壓信號(hào)UVL不會(huì)發(fā)生錯(cuò)誤。在圖1中,當(dāng)電源VDD由0上升時(shí),欠壓信號(hào)UVL輸出為高電平,電阻R3被短路, 采樣電壓VF為
      Γ ^ct VDD-VDI-VD2 D.VF =-X 及2Cl;
      R\ + R2其中VDl和VD2是穩(wěn)壓管Dl和穩(wěn)壓管D2的電壓。電源VDD從0開(kāi)始上升且小于穩(wěn)壓管D3的穩(wěn)壓值5V的過(guò)程中,采樣電壓VF在增大,參考電壓VREF也在增大,此時(shí),很可能出現(xiàn)參考電壓VREF的上升速度小于采樣電壓VF 的上升速度,也就是說(shuō)在此區(qū)間某個(gè)時(shí)刻可能會(huì)出現(xiàn)參考電壓VREF小于采樣電壓VF的時(shí)亥IJ,這時(shí)采樣電壓VF和參考電壓VREF通過(guò)比較器比較,比較器輸出高電平,在經(jīng)過(guò)反相器, 欠壓信號(hào)UVL端輸出為低電平,表明已經(jīng)不欠壓,但此時(shí)VDD還是處于欠壓狀態(tài),也就是說(shuō)欠壓保護(hù)電路出現(xiàn)了誤操作。當(dāng)VDD下降到穩(wěn)壓管D3的穩(wěn)壓值5V以下時(shí),由圖2的工作原理可知,參考電壓 VREF也開(kāi)始下降,此時(shí),很可能出現(xiàn)參考電壓VREF的下降速度大于采樣電壓VF的下降速度,如果出現(xiàn)了這種情況,在此區(qū)間某個(gè)時(shí)刻可能會(huì)出現(xiàn)參考電壓VREF小于采樣電壓VF, 那么欠壓信號(hào)UVL就會(huì)輸出低電平,VF為VF=VDD-VDl-VD\(R2 + R3)(2)
      RI + R2 + R3但此時(shí)VDD還是處于欠壓狀態(tài),也就是說(shuō)欠壓保護(hù)電路出現(xiàn)了誤操作。 發(fā)明內(nèi)容
      本發(fā)明解決的技術(shù)問(wèn)題是現(xiàn)有技術(shù)中當(dāng)電源下降到穩(wěn)壓管穩(wěn)壓值以下時(shí),欠壓保護(hù)電路仍然不會(huì)輸出欠壓信號(hào)的誤操作。為解決上述技術(shù)問(wèn)題,本發(fā)明提供如下技術(shù)方案本發(fā)明涉及的一種欠壓保護(hù)電路,包括電壓采樣模塊,用于得到電源的采樣電壓;基準(zhǔn)電壓產(chǎn)生模塊,用于產(chǎn)生二次電源和參考電壓,所述基準(zhǔn)電壓產(chǎn)生模塊包括第三穩(wěn)壓管,在電源電壓高于第三穩(wěn)壓管穩(wěn)壓值時(shí),產(chǎn)生穩(wěn)定的二次電源電壓和參考電壓, 在電源電壓低于第三穩(wěn)壓管穩(wěn)壓值時(shí),產(chǎn)生的二次電源電壓和參考電壓隨電源電壓線性變化;第一欠壓控制模塊,在電源電壓高于欠壓閾值時(shí),電源的采樣電壓高于參考電壓, 此時(shí)第一欠壓控制模塊輸出第一非欠壓信號(hào),在電源電壓高于第三穩(wěn)壓管穩(wěn)壓值并且低于欠壓閾值時(shí),電源的采樣電壓低于參考電壓,此時(shí)第一欠壓控制模塊輸出第一欠壓信號(hào);第二欠壓控制模塊,在電源電壓高于第三穩(wěn)壓管穩(wěn)壓值時(shí),所述第二欠壓控制模塊輸出第二非欠壓信號(hào),在電源電壓低于第三穩(wěn)壓管穩(wěn)壓值時(shí),所述第二欠壓控制模塊輸出第二欠壓信號(hào);邏輯處理模塊,當(dāng)?shù)谝磺穳嚎刂颇K的輸出信號(hào)和第二欠壓控制模塊的輸出信號(hào)任一為欠壓信號(hào)時(shí),邏輯處理模塊輸出欠壓信號(hào)。與現(xiàn)有技術(shù)相比本發(fā)明具有如下有益效果本發(fā)明實(shí)施例提供的一種欠壓保護(hù)電路包括第一欠壓控制模塊、第二欠壓控制模塊和邏輯處理模塊,使得電源電壓低于第三穩(wěn)壓管穩(wěn)壓值時(shí),第二欠壓控制模塊輸出第二欠壓信號(hào),再經(jīng)過(guò)邏輯處理模塊直接輸出欠壓信號(hào),并且當(dāng)?shù)谝磺穳嚎刂颇K的輸出信號(hào)和第二欠壓控制模塊的輸出信號(hào)任一為欠壓信號(hào)時(shí),邏輯處理模塊輸出欠壓信號(hào);這樣解決了只有第一欠壓控制模塊時(shí)輸出錯(cuò)誤信號(hào)的問(wèn)題。


      圖1是現(xiàn)有技術(shù)的欠壓保護(hù)電路原理圖;圖2是基準(zhǔn)電壓產(chǎn)生模塊電路原理圖;圖3是本發(fā)明欠壓保護(hù)電路第一實(shí)施例的原理框圖;圖4是本發(fā)明欠壓保護(hù)電路第二實(shí)施例的原理框圖;圖5是本發(fā)明欠壓保護(hù)電路第三實(shí)施例的電路原理圖;圖6是本發(fā)明欠壓保護(hù)電路第四實(shí)施例的電路原理圖。
      具體實(shí)施例方式為了使本發(fā)明所解決的技術(shù)問(wèn)題、技術(shù)方案及有益效果更加清楚明白,以下結(jié)合附圖及實(shí)施例,對(duì)本發(fā)明進(jìn)行進(jìn)一步詳細(xì)說(shuō)明。應(yīng)當(dāng)理解,此處所描述的具體實(shí)施例僅僅用以解釋本發(fā)明,并不用于限定本發(fā)明。圖3是本發(fā)明欠壓保護(hù)電路第一實(shí)施例的原理框圖;一種欠壓保護(hù)電路,包括電壓采樣模塊100,用于得到電源的采樣電壓;基準(zhǔn)電壓產(chǎn)生模塊103,用于產(chǎn)生二次電源VDD2和參考電壓VREF,所述基準(zhǔn)電壓產(chǎn)生模塊包括第三穩(wěn)壓管D3,在電源電壓高于第三穩(wěn)壓管穩(wěn)壓值時(shí),產(chǎn)生穩(wěn)定的二次電源電壓VDD2和參考電壓VREF,在電源電壓低于第三穩(wěn)壓管穩(wěn)壓值時(shí),產(chǎn)生的二次電源電壓 VDD2和參考電壓VREF隨電源電壓線性變化;第一欠壓控制模塊101,在電源電壓高于欠壓閾值時(shí),電源的采樣電壓高于參考電壓VREF,此時(shí)第一欠壓控制模塊輸出第一非欠壓信號(hào),在電源電壓高于第三穩(wěn)壓管穩(wěn)壓值并且低于欠壓閾值時(shí),電源的采樣電壓低于參考電壓VREF,此時(shí)第一欠壓控制模塊輸出第一欠壓信號(hào);第二欠壓控制模塊102,在電源電壓高于第三穩(wěn)壓管穩(wěn)壓值時(shí),所述第二欠壓控制模塊102輸出第二非欠壓信號(hào),在電源電壓低于第三穩(wěn)壓管穩(wěn)壓值時(shí),所述第二欠壓控制模塊102輸出第二欠壓信號(hào);邏輯處理模塊105,當(dāng)?shù)谝磺穳嚎刂颇K101的輸出信號(hào)和第二欠壓控制模塊102 的輸出信號(hào)任一為欠壓信號(hào)時(shí),邏輯處理模塊105輸出欠壓信號(hào)。與現(xiàn)有技術(shù)相比本發(fā)明具有如下有益效果本發(fā)明實(shí)施例提供的一種欠壓保護(hù)電路包括第一欠壓控制模塊101、第二欠壓控制模塊102和邏輯處理模塊105,使得電源電壓低于第三穩(wěn)壓管穩(wěn)壓值時(shí),第二欠壓控制模塊102輸出第二欠壓信號(hào),再經(jīng)過(guò)邏輯處理模塊105直接輸出欠壓信號(hào),并且當(dāng)?shù)谝磺穳嚎刂颇K101的輸出信號(hào)和第二欠壓控制模塊 102的輸出信號(hào)任一為欠壓信號(hào)時(shí),邏輯處理模塊105輸出欠壓信號(hào);這樣解決了只有第一欠壓控制模塊時(shí)輸出錯(cuò)誤信號(hào)的問(wèn)題。圖4是本發(fā)明欠壓保護(hù)電路第二實(shí)施例的原理框圖;該電路框圖在圖3的基礎(chǔ)上還包括第一開(kāi)關(guān)管104 ;第二欠壓模塊102的輸出端連接第一開(kāi)關(guān)管104的控制端,第一開(kāi)關(guān)管104的一端與電源連接,另一端與或門(mén)U12的輸出端連接。當(dāng)電源電壓低于穩(wěn)壓管穩(wěn)壓值時(shí),所述第二欠壓控制模塊輸出第二欠壓信號(hào),第二欠壓信號(hào)控制第一開(kāi)關(guān)管導(dǎo)通,使得欠壓信號(hào)UVL為有效值。圖5是本發(fā)明欠壓保護(hù)電路第三實(shí)施例的電路原理圖;在本實(shí)施例中,第二欠壓控制模塊102包括第四電阻R14、第五電阻R15、第三開(kāi)關(guān)管M13、第一二極管Mil、第二二極管M12 ;所述第五電阻R15、第三開(kāi)關(guān)管M13、地、第二二極管M12、第一二極管Mil、第四電阻 R14依次串聯(lián),第四電阻R14的另一端連接基準(zhǔn)電壓產(chǎn)生模塊103的二次電源VDD2,第五電阻R15的另一端連接電源VDD ;第一二極管Mll與第二二極管M12串聯(lián)的節(jié)點(diǎn)連接第三開(kāi)關(guān)管M13的控制端,第三開(kāi)關(guān)管M13與第五電阻R15串聯(lián)的節(jié)點(diǎn)是第二欠壓控制模塊102的輸出端。邏輯控制模塊105包括或門(mén)U12,或門(mén)U12的兩個(gè)輸入端分別連接第一欠壓控制模塊101的輸出端和第二欠壓控制模塊102的輸出端,或門(mén)U12的輸出端連接電壓采樣模塊 100中第二開(kāi)關(guān)管M16的控制端。第一欠壓控制模塊包括比較器UlO和第一反相器Ul 1,比較器UlO的第一輸入端連接電壓采樣模塊100的輸出端,比較器UlO的第二輸入端連接參考電壓VREF,比較器UlO 的輸出端連接第一反相器Ull的輸入端,第一反相器Ull的輸出端是第一欠壓控制模塊101 的輸出端。其中比較器UlO的第一輸入端是正輸入端,比較器UlO的第二輸入端是負(fù)輸入端。電壓采樣模塊包括電源、第一穩(wěn)壓管D11、第二穩(wěn)壓管D12、第一電阻R11、第二電阻R12、第三電阻R13、第二開(kāi)關(guān)管M16 ;電源、第一穩(wěn)壓管D11、第二穩(wěn)壓管D12、第一電阻 R11、第二電阻R12、第三電阻R13、第二開(kāi)關(guān)管M16依次串聯(lián),第二開(kāi)關(guān)管M16與第三電阻 R13并聯(lián),第一電阻Rll和第二電阻R12串聯(lián)的節(jié)點(diǎn)是電壓采樣模塊100的輸出端。下面結(jié)合圖2和圖5,并以欠壓信號(hào)是高電平,非欠壓信號(hào)時(shí)低電平時(shí)詳細(xì)說(shuō)明欠壓保護(hù)電路的工作原理欠壓閾值包括第一欠壓閾值VUVL+和第二欠壓閾值VUVL-;第一欠壓閾值VUVL+ 是電源電壓上升過(guò)程中,由欠壓變化為不欠壓時(shí)的臨界電壓值,第二欠壓閾值VUVL-是電源電壓下降過(guò)程中,由不欠壓變化為欠壓時(shí)的臨界電壓值。當(dāng)電源電壓VDD由正常工作電壓下降,并且大于第二欠壓閾值VUVL-時(shí),圖2中第三穩(wěn)壓管D3達(dá)到了穩(wěn)壓值5V,由于電流鏡10的特性,第八MOS管M8的源極也達(dá)到了 5V, 此后,參考電壓VREF由電阻R4和電阻R5分壓得到,輸出恒定值,由于第四穩(wěn)壓管D4也達(dá)到了穩(wěn)壓值,因此,二次電源VDD2輸出恒定值。也就是說(shuō)在電源VDD的電壓值大于第二欠壓閾值VUVL-時(shí),二次電源VDD2和參考電壓VREF均為恒定值。由于電源VDD電壓值相對(duì)比較高,使得VF > VREF,此時(shí)第一欠壓控制模塊101中的比較器UlO輸出高電平,經(jīng)過(guò)第一反相器Ull后輸出第一非欠壓信號(hào)為低電平。同時(shí)第二欠壓控制模塊102中的二次電源VDD2為恒定值,由于第四電阻R14、第一二極管Mil、第二二極管M12的分壓作用,使得第三開(kāi)關(guān)管M13導(dǎo)通,由此可得第三開(kāi)關(guān)管M13與第五電阻 R15串聯(lián)的節(jié)點(diǎn)輸出第二非欠壓信號(hào),即第二欠壓控制模塊102的輸出端輸出低電平。第一反相器Ull輸出的低電平和第二欠壓控制模塊102輸出的低電平經(jīng)過(guò)非門(mén)U12后,輸出的欠壓保護(hù)信號(hào)UVL即為低電平,表明電源電壓沒(méi)有欠壓。此時(shí)欠壓信號(hào)UVL輸出低電平,此時(shí)采樣電壓VF為VF=VDD-VDl-VD2HR2 + R3)(2)
      及1 +及2 +及3其中VDl和VD2是穩(wěn)壓管的電壓。當(dāng)電源電壓VDD由第二欠壓閾值VUVL-繼續(xù)下降至第三穩(wěn)壓管穩(wěn)壓值時(shí),例如第三穩(wěn)壓管穩(wěn)壓值是5V ;圖2中第三穩(wěn)壓管D3也達(dá)到了穩(wěn)壓值5V,由于電流鏡10的特性,第八MOS管M8的源極也達(dá)到了 5V,此后,參考電壓VREF由電阻R4和電阻R5分壓得到,輸出恒定值,由于第四穩(wěn)壓管D4也達(dá)到了穩(wěn)壓值,因此,二次電源VDD2輸出恒定值。也就是說(shuō)在電源VDD的電壓值小于第二欠壓閾值VUVL-并且大于穩(wěn)壓管穩(wěn)壓值5V時(shí),二次電源VDD2 和參考電壓VREF均為恒定值。由于電源VDD電壓值相對(duì)比較低,使得VF < VREF,此時(shí)第一欠壓控制模塊101中的比較器UlO輸出低電平,經(jīng)過(guò)第一反相器Ull后輸出第一欠壓信號(hào)為高電平。同時(shí)第二欠壓控制模塊102中的二次電源VDD2為恒定值,由于第四電阻R14、第一二極管Mil、第二二極管M12的分壓作用,使得第三開(kāi)關(guān)管M13導(dǎo)通,由此可得第三開(kāi)關(guān)管M13與第五電阻 R15串聯(lián)的節(jié)點(diǎn)輸出低電平,即第二欠壓控制模塊102的輸出端輸出第二非欠壓信號(hào)為低電平。第一反相器Ull輸出的高電平和第二欠壓控制模塊102輸出的低電平經(jīng)過(guò)非門(mén)U12 后,輸出的欠壓保護(hù)信號(hào)UVL即為高電平,表明電源VDD已經(jīng)欠壓。欠壓信號(hào)UVL輸出高電平,電阻R3被短路,此時(shí)采樣電壓VF為
      其中VDl和VD2是穩(wěn)壓管的電壓。當(dāng)電源電壓VDD由第三穩(wěn)壓管穩(wěn)壓值5V繼續(xù)下降時(shí),即電源電壓VDD下降到第三穩(wěn)壓管穩(wěn)壓值5V ;由圖2工作原理可知,第三穩(wěn)壓管D3已經(jīng)不能進(jìn)行穩(wěn)壓至5V 了,參考電壓VREF和二次電源VD2都會(huì)隨電源電壓VDD的下降而下降;由于第二欠壓控制模塊102中的二次電源VDD2下降,第四電阻R14、第一二極管Mil、第二二極管M12的分壓不足以使得第三開(kāi)關(guān)管M13導(dǎo)通,由此可得第三開(kāi)關(guān)管M13與第五電阻R15串聯(lián)的節(jié)點(diǎn)輸出高電平,即第二欠壓控制模塊102的輸出端輸出第二欠壓信號(hào)高電平,經(jīng)過(guò)非門(mén)U12后,輸出的欠壓保護(hù)信號(hào)UVL即為高電平,表明電源VDD已經(jīng)欠壓。這樣當(dāng)電源電壓VDD下降到第三穩(wěn)壓管穩(wěn)壓值5V時(shí),第二欠壓控制模塊102就屏蔽了第一欠壓控制電路101的輸出結(jié)果,即不論參考電壓VREF和采樣電壓VF的比較結(jié)果是什么,最終都會(huì)由于第二欠壓控制模塊102輸出的高電平使得最終得到的欠壓保護(hù)信號(hào) UVL為高電平。解決了現(xiàn)有技術(shù)中在電源電壓下降到穩(wěn)壓管穩(wěn)壓值以下時(shí),會(huì)出現(xiàn)參考電壓 VREF和采樣電壓VF的大小不定而輸出的欠壓信號(hào)UVL錯(cuò)誤的情況。同理,在電源VDD上電且沒(méi)有超過(guò)穩(wěn)壓管穩(wěn)壓值5V時(shí),由于圖2中的第三穩(wěn)壓管 D3沒(méi)有達(dá)到穩(wěn)壓值,所以輸出的參考電壓VREF和和二次電源VDD2是隨VDD變化而變化的; 工作原理與電源電壓VDD由第三穩(wěn)壓管穩(wěn)壓值5V繼續(xù)下降時(shí)相同,也是由于第二欠壓控制電路102輸出的高電平,經(jīng)過(guò)非門(mén)U12后使得最終得到的欠壓保護(hù)信號(hào)UVL為高電平,此處不再贅述。 當(dāng)電源VDD大于穩(wěn)壓管穩(wěn)壓值5V且小于第一欠壓閾值VUVL+時(shí),第三穩(wěn)壓管D3也達(dá)到了穩(wěn)壓值5V,由于電流鏡10的特性,第八MOS管M8的源極也達(dá)到了 5V,此后,參考電壓VREF由電阻R4和電阻R5分壓得到,輸出恒定值,由于第四穩(wěn)壓管D4也達(dá)到了穩(wěn)壓值, 因此,二次電源VDD2輸出恒定值。也就是說(shuō)在電源VDD的電壓值大于穩(wěn)壓管穩(wěn)壓值5V時(shí), 由于二次電源VDD2和參考電壓VREF均為恒定值,以上已經(jīng)說(shuō)明了其工作原理,此處不再贅述;欠壓保護(hù)電路輸出的欠壓信號(hào)UVL不會(huì)發(fā)生錯(cuò)誤。當(dāng)電源VDD大于第一欠壓閾值VUVL+時(shí),二次電源VDD2和參考電壓VREF均為恒定值,工作原理與以上相同,此處不再贅述;欠壓保護(hù)電路輸出的欠壓信號(hào)UVL不會(huì)發(fā)生錯(cuò)誤。圖6是本發(fā)明欠壓保護(hù)電路第四實(shí)施例的電路原理圖。本實(shí)施例中第一開(kāi)關(guān)管 104是NMOS管,第三開(kāi)關(guān)管M13是NMOS管;第一二極管Mll和第二二極管M12均是由MOS 組成的二極管;第二開(kāi)關(guān)管M16是NMOS管,在當(dāng)欠壓信號(hào)UVL是高電平有效時(shí),第二開(kāi)關(guān)管 M16導(dǎo)通。電源電壓VDD小于第三穩(wěn)壓管D3穩(wěn)壓值5V時(shí),由于前述論述了第二欠壓控制模塊102輸出第二欠壓信號(hào)為高電平,由于增加了 NMOS管104,第二欠壓控制模塊102輸出的高電平直接將NMOS管104導(dǎo)通,欠壓信號(hào)UVL為高電平;這樣提供了雙重保險(xiǎn),不會(huì)產(chǎn)生錯(cuò)誤的欠壓信號(hào)UVL。電源電壓VDD高于第三穩(wěn)壓管D3穩(wěn)壓值5V時(shí)的工作原理前面已經(jīng)論述,此處不再贅述。以上所述僅為本發(fā)明的較佳實(shí)施例而已,并不用以限制本發(fā)明,凡在本發(fā)明的精神和原則之內(nèi)所作的任何修改、等同替換和改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。
      權(quán)利要求
      1.一種欠壓保護(hù)電路,其特征在于,包括電壓采樣模塊,用于得到電源的采樣電壓;基準(zhǔn)電壓產(chǎn)生模塊,用于產(chǎn)生二次電源和參考電壓,所述基準(zhǔn)電壓產(chǎn)生模塊包括第三穩(wěn)壓管,在電源電壓高于第三穩(wěn)壓管穩(wěn)壓值時(shí),產(chǎn)生穩(wěn)定的二次電源電壓和參考電壓,在電源電壓低于第三穩(wěn)壓管穩(wěn)壓值時(shí),產(chǎn)生的二次電源電壓和參考電壓隨電源電壓線性變化;第一欠壓控制模塊,在電源電壓高于欠壓閾值時(shí),電源的采樣電壓高于參考電壓,此時(shí)第一欠壓控制模塊輸出第一非欠壓信號(hào),在電源電壓高于第三穩(wěn)壓管穩(wěn)壓值并且低于欠壓閾值時(shí),電源的采樣電壓低于參考電壓,此時(shí)第一欠壓控制模塊輸出第一欠壓信號(hào);第二欠壓控制模塊,在電源電壓高于第三穩(wěn)壓管穩(wěn)壓值時(shí),所述第二欠壓控制模塊輸出第二非欠壓信號(hào),在電源電壓低于第三穩(wěn)壓管穩(wěn)壓值時(shí),所述第二欠壓控制模塊輸出第二欠壓信號(hào);邏輯處理模塊,當(dāng)?shù)谝磺穳嚎刂颇K的輸出信號(hào)和第二欠壓控制模塊的輸出信號(hào)任一為欠壓信號(hào)時(shí),邏輯處理模塊輸出欠壓信號(hào)。
      2.根據(jù)權(quán)利要求1所述的一種欠壓保護(hù)電路,其特征在于,還包括第一開(kāi)關(guān)管;第二欠壓模塊的輸出端連接第一開(kāi)關(guān)管的控制端,第一開(kāi)關(guān)管的一端與電源連接,另一端與或門(mén)的輸出端連接。
      3.根據(jù)權(quán)利要求2所述的一種欠壓保護(hù)電路,其特征在于,所述第一開(kāi)關(guān)管是NMOS管。
      4.根據(jù)權(quán)利要求1所述的一種欠壓保護(hù)電路,其特征在于,所述欠壓閾值包括第一欠壓閾值和第二欠壓閾值;第一欠壓閾值是電源電壓上升過(guò)程中,由欠壓變化為不欠壓時(shí)的臨界電壓值,第二欠壓閾值是電源電壓下降過(guò)程中,由不欠壓變化為欠壓時(shí)的臨界電壓值。
      5.根據(jù)權(quán)利要求1所述的一種欠壓保護(hù)電路,其特征在于,所述第二欠壓控制模塊包括第四電阻、第五電阻、第三開(kāi)關(guān)管、第一二極管、第二二極管;第五電阻、第三開(kāi)關(guān)管、地、 第二二極管、第一二極管、第四電阻依次串聯(lián),第四電阻的另一端連接基準(zhǔn)電壓產(chǎn)生模塊的二次電源,第五電阻的另一端連接電源;第一二極管與第二二極管串聯(lián)的節(jié)點(diǎn)連接第三開(kāi)關(guān)管的控制端,第三開(kāi)關(guān)管與第五電阻串聯(lián)的節(jié)點(diǎn)是第二欠壓控制模塊的輸出端。
      6.根據(jù)權(quán)利要求5所述的一種欠壓保護(hù)電路,其特征在于,所述第三開(kāi)關(guān)管是NMOS管; 所述第一二極管和第二二極管均是由MOS組成的二極管。
      7.根據(jù)權(quán)利要求1所述的一種欠壓保護(hù)電路,其特征在于,所述邏輯控制模塊包括或門(mén),所述或門(mén)的兩個(gè)輸入端分別連接第一欠壓控制模塊的輸出端和第二欠壓控制模塊的輸出端,或門(mén)的輸出端連接電壓采樣模塊中第二開(kāi)關(guān)管的控制端。
      8.根據(jù)權(quán)利要求1所述的一種欠壓保護(hù)電路,其特征在于,所述第一欠壓控制模塊包括比較器和第一反相器;所述比較器的第一輸入端連接電壓采樣模塊的輸出端,比較器的第二輸入端連接參考電壓,比較器的輸出端連接第一反相器的輸入端,第一反相器的輸出端是第一欠壓控制模塊的輸出端。
      9.根據(jù)權(quán)利要求8所述的一種欠壓保護(hù)電路,其特征在于,所述比較器的第一輸入端是正輸入端,比較器的第二輸入端是負(fù)輸入端。
      10.根據(jù)權(quán)利要求1所述的一種欠壓保護(hù)電路,其特征在于,所述電壓采樣模塊包括 電源、第一穩(wěn)壓管、第二穩(wěn)壓管、第一電阻、第二電阻、第三電阻、第二開(kāi)關(guān)管;電源、第一穩(wěn)壓管、第二穩(wěn)壓管、第一電阻、第二電阻、第三電阻、第二開(kāi)關(guān)管依次串聯(lián),第二開(kāi)關(guān)管與第三電阻并聯(lián),第一電阻和第二電阻串聯(lián)的節(jié)點(diǎn)是電壓采樣模塊的輸出端。
      11.根據(jù)權(quán)利要求10所述的一種欠壓保護(hù)電路,其特征在于,所述第二開(kāi)關(guān)管是NMOS管。
      全文摘要
      一種欠壓保護(hù)電路包括電壓采樣模塊,用于得到電源的采樣電壓;基準(zhǔn)電壓產(chǎn)生模塊,用于產(chǎn)生二次電源和參考電壓;第一欠壓控制模塊;第二欠壓控制模塊,電源電壓高于第三穩(wěn)壓管穩(wěn)壓值時(shí),第二欠壓控制模塊輸出第二非欠壓信號(hào),電源電壓低于第三穩(wěn)壓管穩(wěn)壓值時(shí),第二欠壓控制模塊輸出高電平的第二欠壓信號(hào);邏輯處理模塊,當(dāng)?shù)谝磺穳嚎刂颇K的輸出信號(hào)和第二欠壓控制模塊的輸出信號(hào)任一為欠壓信號(hào)時(shí),邏輯處理模塊輸出欠壓信號(hào)。本發(fā)明的一種欠壓保護(hù)電路包括第二欠壓控制模塊和邏輯處理模塊,使得電源電壓低于第三穩(wěn)壓管穩(wěn)壓值時(shí),輸出第二欠壓信號(hào),再經(jīng)過(guò)邏輯處理模塊直接輸出欠壓信號(hào),這樣解決了只有第一欠壓控制模塊時(shí)輸出錯(cuò)誤信號(hào)的問(wèn)題。
      文檔編號(hào)H02H3/24GK102299501SQ201010216410
      公開(kāi)日2011年12月28日 申請(qǐng)日期2010年6月28日 優(yōu)先權(quán)日2010年6月28日
      發(fā)明者閆憲斗 申請(qǐng)人:比亞迪股份有限公司
      網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
      • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1