專利名稱:無光耦的待機保護電路的制作方法
技術(shù)領域:
本實用新型涉及一種電路,具體的是指無光耦的待機保護電路。
背景技術(shù):
通常家電產(chǎn)品都具有待機電路,在待機時切斷主電路的供電,僅由待機電路給CPU 供電,從而實現(xiàn)低功耗。為了在輸出電壓異常有效的保護電路,較為常見的保護方案多類似 于說明書附圖的圖1所示的電路結(jié)構(gòu),設一個獨立于待機電路的保護電路,兩者各自獨立 的運用光耦進行隔離;圖中所示,IC3的12腳通過光耦0P2與待機電路連接,8腳通過光耦 OPl與保護電路連接。上述方案的實施電路中,保護電路必須額外采用單獨的光耦,而且因為待機電路 和保護電路分開設置,所需的元器件較多,占用線路板的面積較大,容易出現(xiàn)電路故障,因 此穩(wěn)定性不佳,而且成本也高。
實用新型內(nèi)容本實用新型的目的在于對現(xiàn)有技術(shù)的電路進行優(yōu)化,將待機電路和保護電路合并 在一起,通過精簡元器件的數(shù)量來釋放線路板空間,大幅度的提升電路的性價比。為了實現(xiàn)上述目的,本實用新型提出了一種無光耦的待機保護電路,具體如下。無光耦的待機保護電路,包括待機電路,其輸入端旁接一個電子開關,其輸出端則 設有一個光耦0P2,還設有與電子開關連接的采樣電路,其輸入端設有采樣端子,其輸出端 則與該電子開關連接。待機電路的輸入端為低電平時光耦0P2截止,整個電路處于正常待 機狀態(tài);待機電路的輸入端為高電平時光耦0P2導通,電壓正常時,電子開關截止,整個電 路正常工作,若出現(xiàn)電壓異常,采樣電路的采樣端子會收到一個高電平,然后導通電子開關 將待機電路輸入端的電壓拉低成低電平使光耦0P2截止,整個電路處于異常待機狀態(tài);排 除異常后關斷電源,待機電路的輸入端隨即恢復成低電平,光耦0P2依然截止,整個電路重 新處于正常待機狀態(tài)。作為上述技術(shù)方案的改進,待機電路內(nèi)設有N溝道MOS場效應管Q6,其基極與待機 電路的輸入端連接,其源極接地,其柵極與光耦0P2連接,其源極與基極之間還跨接一個電 阻 R80。進一步的,設有與電阻R80并聯(lián)的電容C38。作為上述技術(shù)方案的改進,所述的電子開關是PNP三極管Q8,其發(fā)射極與待機電 路的輸入端連接,其集電極與采樣電路的輸出端連接,其基極與發(fā)射極之間還跨接一個電 阻 R85。進一步的,設有與電阻R85并聯(lián)的電容C40。作為上述技術(shù)方案的改進,所述的采樣電路設有兩個采樣端子PORTl和P0RT2,采 樣端子PORTl依次級聯(lián)以陽極相連的穩(wěn)壓二極管ZD3和二極管D10,采樣端子P0RT2依次級 聯(lián)以陽極相連的穩(wěn)壓二極管ZD4和二極管D11,二極管DlO與二極管Dll的陰極通過電阻
3R83與三極管Q8的集電極連接。進一步的,所述的采樣電路的輸出端還設有NPN三極管Q7,其基極與三極管Q8的 集電極連接,其集電極與三極管Q8的基極連接,其發(fā)射極接地,其基極與發(fā)射極之間還跨 接一個電阻R84。進一步的,設有與電阻R84并聯(lián)的電容R39。在上述的實施電路中,待機電路的輸入端的輸入信號0N/0FF為低電平時,場效應 管Q6、三極管Q7、三極管Q8和光耦0P2截止,整個電路處于正常待機狀態(tài);待機電路的輸入 端的輸入信號0N/0FF為高電平并且電壓正常時,三極管Q7、三極管Q8截止,場效應管Q6、 光耦0P2導通,整個電路正常工作,若出現(xiàn)電壓異常,采樣電路的采樣端子PORTl或P0RT2 會收到一個高電平,三極管Q7、三極管Q8相繼導通將待機電路輸入端的電壓拉低成低電平 使場效應管Q6、光耦0P2截止,整個電路處于異常待機狀態(tài);排除異常后關斷電源,待機電 路的輸入端的輸入信號0N/0FF隨即恢復成低電平,場效應管Q6、三極管Q7、三極管Q8和光 耦0P2截止,整個電路重新處于正常待機狀態(tài)。和現(xiàn)有技術(shù)相比,本實用新型的有益效果在于精簡了元器件的數(shù)量,做到元件少、 密度高的同時提高產(chǎn)品的穩(wěn)定性,節(jié)省了生產(chǎn)成本,使整機產(chǎn)品更有優(yōu)勢。
圖1是現(xiàn)有技術(shù)中常見的待機保護電路原理圖。圖2是本實用新型的電路原理圖。
具體實施方式
下面結(jié)合說明書附圖和具體實施方式
對本實用新型做進一步的說明。如圖2所示,無光耦的待機保護電路,包括電連接的待機電路1和采樣電路2。其中,待機電路1其輸入端輸入信號0N/0FF,旁接一個電子開關,其輸出端則設有 一個光耦0P2,待機電路內(nèi)設有N溝道MOS場效應管Q6,其基極與待機電路的輸入端連接, 其源極接地,其柵極與光耦0P2連接,其源極與基極之間還跨接一個電阻R80,與電阻R80并 聯(lián)的設有電容C38。所述的電子開關是PNP三極管Q8,其發(fā)射極與待機電路的輸入端連接,其集電極 與采樣電路2的輸出端連接,其基極與發(fā)射極之間還跨接一個電阻R85,與電阻R85并聯(lián)的 設有電容C40。其中,采樣電路2其輸入端設有兩個采樣端子P0RT1和P0RT2,采樣端子P0RT1依 次級聯(lián)以陽極相連的穩(wěn)壓二極管ZD3和二極管D10,采樣端子P0RT2依次級聯(lián)以陽極相連的 穩(wěn)壓二極管ZD4和二極管Dl 1,二極管DlO與二極管Dll的陰極通過電阻R83與三極管Q8 的集電極連接。所述的采樣電路2的輸出端還設有NPN三極管Q7,其基極與三極管Q8的集 電極連接,其集電極與三極管Q8的基極連接,其發(fā)射極接地,其基極與發(fā)射極之間還跨接 一個電阻R84,與電阻R84并聯(lián)的設有電容R39。在上述的實施電路中,待機電路1的輸入端的輸入信號0N/0FF為低電平時,場效 應管Q6、三極管Q7、三極管Q8和光耦0P2截止,電路處于正常待機狀態(tài);待機電路1的輸入 端的輸入信號0N/0FF為高電平并且電壓正常時,三極管Q7、三極管Q8截止,場效應管Q6、光耦0P2導通,整個電路正常工作,若出現(xiàn)電壓異常,采樣電路2的采樣端子PORTl或P0RT2 會收到一個高電平,三極管Q7、三極管Q8相繼導通將待機電路1輸入端的電壓拉低成低電 平使場效應管Q6、光耦0P2截止,整個電路處于異常待機狀態(tài);排除異常后關斷電源,待機 電路1的輸入端的輸入信號0N/0FF隨即恢復成低電平,場效應管Q6、三極管Q7、三極管Q8 和光耦0P2截止,整個電路重新處于正常待機狀態(tài)。 對于本領域的技術(shù)人員來說,可根據(jù)本實用新型所揭示的結(jié)構(gòu)和原理獲得其它各 種相應的改變以及變形,而所有的這些改變以及變形都屬于本實用新型的保護范疇。
權(quán)利要求無光耦的待機保護電路,其特征在于包括待機電路,其輸入端旁接一個電子開關,其輸出端則設有一個光耦OP2,還設有與電子開關連接的采樣電路,其輸入端設有采樣端子,其輸出端則與該電子開關連接。
2.根據(jù)權(quán)利要求1所述的無光耦的待機保護電路,其特征在于待機電路內(nèi)設有N溝 道M0S場效應管Q6,其基極與待機電路的輸入端連接,其源極接地,其柵極與光耦0P2連接, 其源極與基極之間還跨接一個電阻R80。
3.根據(jù)權(quán)利要求2所述的無光耦的待機保護電路,其特征在于設有與電阻R80并聯(lián) 的電容C38。
4.根據(jù)權(quán)利要求3所述的無光耦的待機保護電路,其特征在于所述的電子開關是PNP 三極管Q8,其發(fā)射極與待機電路的輸入端連接,其集電極與采樣電路的輸出端連接,其基極 與發(fā)射極之間還跨接一個電阻R85。
5.根據(jù)權(quán)利要求4所述的無光耦的待機保護電路,其特征在于設有與電阻R85并聯(lián) 的電容C40。
6.根據(jù)權(quán)利要求5所述的無光耦的待機保護電路,其特征在于所述的采樣電路設有 兩個采樣端子P0RT1和P0RT2,采樣端子P0RT1依次級聯(lián)以陽極相連的穩(wěn)壓二極管ZD3和 二極管D10,采樣端子P0RT2依次級聯(lián)以陽極相連的穩(wěn)壓二極管ZD4和二極管D11,二極管 D10與二極管D11的陰極通過電阻R83與三極管Q8的集電極連接。
7.根據(jù)權(quán)利要求1所述的無光耦的待機保護電路,其特征在于所述的采樣電路的輸 出端還設有NPN三極管Q7,其基極與三極管Q8的集電極連接,其集電極與三極管Q8的基極 連接,其發(fā)射極接地,其基極與發(fā)射極之間還跨接一個電阻R84。
8.根據(jù)權(quán)利要求7所述的無光耦的待機保護電路,其特征在于設有與電阻R84并聯(lián) 的電容R39。
專利摘要無光耦的待機保護電路,包括待機電路,其輸入端旁接一個電子開關,其輸出端則設有一個光耦OP2,還設有與電子開關連接的采樣電路,其輸入端設有采樣端子,其輸出端則與該電子開關連接。待機電路的輸入端為低電平時光耦OP2截止,整個電路處于正常待機狀態(tài);待機電路的輸入端為高電平時光耦OP2導通,電壓正常時,電子開關截止,整個電路正常工作,若出現(xiàn)電壓異常,采樣電路的采樣端子會收到一個高電平,然后導通電子開關將待機電路輸入端的電壓拉低成低電平使光耦OP2截止,整個電路處于異常待機狀態(tài);排除異常后關斷電源,待機電路的輸入端隨即恢復成低電平,光耦OP2依然截止,整個電路重新處于正常待機狀態(tài)。
文檔編號H02H3/00GK201758271SQ20102024108
公開日2011年3月9日 申請日期2010年6月25日 優(yōu)先權(quán)日2010年6月25日
發(fā)明者鄒藝林 申請人:新寶電機(東莞)有限公司