專利名稱:低壓微電網(wǎng)綜合保護(hù)方法
技術(shù)領(lǐng)域:
本發(fā)明涉及微電網(wǎng)保護(hù)領(lǐng)域,特別是一種微電網(wǎng)保護(hù)方法。
背景技術(shù):
相對(duì)于電力系統(tǒng)而言,微電網(wǎng)類似于一個(gè)獨(dú)立的控制單兀,其中每一個(gè)微電源都具有簡(jiǎn)單的即拔即插功能。一個(gè)簡(jiǎn)單的微電網(wǎng)結(jié)構(gòu)如圖1所示。主電網(wǎng)通過(guò)QF連接微電網(wǎng)公開連接母線,公共連接母線上分別通過(guò)QF1、QF2連接子母線I和子母線2。子母線I和子母線2上接微電源(DR1、DR2、DR3)和負(fù)載。微電網(wǎng)的結(jié)構(gòu)對(duì)繼電保護(hù)提出了一些特殊的要求。傳統(tǒng)配電網(wǎng)大多為放射型,末端無(wú)電源,而由于有了微電源,保護(hù)裝置上流經(jīng)的電流可能為雙向。一旦微電網(wǎng)孤島運(yùn)行,短路容量會(huì)有大的變化,影響了原有的某些繼電保護(hù)裝置的正常運(yùn)行。改變了原有單個(gè)分布式發(fā)電接入電網(wǎng)的方式,構(gòu)成微電網(wǎng)的初衷之一是盡可能地維持一些重要負(fù)荷在電網(wǎng)故障時(shí)能正常運(yùn)行而不使其供電中斷,這些重要負(fù)荷往往為對(duì)電壓敏感的,即不運(yùn)行電壓變動(dòng)過(guò)大、時(shí)間過(guò)長(zhǎng),為此必須采用一些快速動(dòng)作的開關(guān),以代替原有的相對(duì)動(dòng)作較慢的開關(guān)。上述問題均可能使傳統(tǒng)的保護(hù)裝置和策略不再適應(yīng)于微電網(wǎng),所以必須提出新的適用于微電網(wǎng)的保護(hù)和控制策略。名詞解釋分布式發(fā)電DG(distributed generation)指為滿足終端用戶的特殊需求、接在用戶側(cè)附近的小型發(fā)電系統(tǒng)。微電源,即分布式電源DR (Distributed Resource)是指分布式發(fā)電與儲(chǔ)能裝置ES (Energy Storage)的聯(lián)合系統(tǒng)(DR=DG+ES)。
發(fā)明內(nèi)容
本發(fā)明的目的是提供一種低壓微電網(wǎng)綜合保護(hù)方法,用以解決傳統(tǒng)保護(hù)方法不適應(yīng)于微電網(wǎng)的問題。為實(shí)現(xiàn)上述目的,本發(fā)明的方案是低壓微電網(wǎng)綜合保護(hù)方法,對(duì)于微電網(wǎng)中的任一斷路器,步驟如下
1)采集采集斷路器的三相電壓、三相電流信號(hào),通過(guò)負(fù)序測(cè)量元件和零序測(cè)量元件得到負(fù)序電壓V2,負(fù)序電流12和零序電流IO ;
2)信號(hào)邏輯化處理所述負(fù)序電壓V2和負(fù)序電流12經(jīng)過(guò)功率方向測(cè)量單元PDU得到負(fù)零序方向邏輯信號(hào)H)U_L,各相電流信號(hào)通過(guò)暫態(tài)過(guò)電流測(cè)量單元TOCU得到對(duì)應(yīng)相的暫態(tài)過(guò)電流保護(hù)邏輯信號(hào)A0C_L、B0C_L、C0C_L ;任一相的電流與電壓經(jīng)過(guò)功率方向測(cè)量單元PDU后和負(fù)零序方向邏輯信號(hào)H)U_L取或得到對(duì)應(yīng)相的方向邏輯信號(hào)H)U_La、PDU_Lb、PDU_Lc ;各相電壓信號(hào)經(jīng)過(guò)欠電壓保護(hù)單元UVU得到對(duì)應(yīng)相的欠電壓邏輯信號(hào)UVU_La、UVU_Lb、UVU_Lc ;
暫態(tài)過(guò)電流保護(hù)邏輯信號(hào)A0C_L、B0C_L、C0C_L和接口使能信號(hào)IE相或得到對(duì)應(yīng)相的第一邏輯信號(hào)PDU_Lal、PDU_Lbl、PDU_Lcl,暫態(tài)過(guò)電流保護(hù)邏輯信號(hào)A0C_L、B0C_L、C0C_L經(jīng)過(guò)TD_I0C延遲和對(duì)應(yīng)相的欠電壓邏輯信號(hào)UVU_La、UVU_Lb、UVU_Lc取或得到第二邏輯信號(hào) PDU_La2、PDU_Lb2、PDU_Lc2 ;
第一邏輯信號(hào) PDU_Lal、PDU_Lbl、PDU_Lcl、第二邏輯信號(hào) PDU_La2、PDU_Lb2、PDU_Lc2和方向邏輯信號(hào)rou_La、rou_Lb、rou_Lc相與,然后經(jīng)過(guò)TD_IF延遲得到第三邏輯信號(hào)rou_La3、PDU_Lb3、PDU_Lc3 ;
方向邏輯信號(hào)PDU_La、PDU_Lb、PDU_Lc取反后和第二邏輯信號(hào)PDU_La2、PDU_Lb2、PDU_Lc2相與,然后經(jīng)過(guò)TD_IR延遲得到第四邏輯信號(hào)PDU_La4、PDU_Lb4、PDU_Lc4 ;
3)孤島運(yùn)行時(shí),如果第三邏輯信號(hào)H)U_La3、H)U_Lb3、H)U_Lc3,第四邏輯信號(hào)H)U_La4、roU_Lb4、H)U_Lc4中任一個(gè)為I,并且接口使能信號(hào)IE為O,則對(duì)應(yīng)相跳閘;
4)并網(wǎng)運(yùn)行時(shí),各相電流信號(hào)通過(guò)反時(shí)限過(guò)流保護(hù)元件得到第五邏輯信號(hào)H)U_La5、PDU_Lb5、PDU_Lc5,第五邏輯信號(hào) PDU_La5、PDU_Lb5、PDU_Lc5 和方向邏輯信號(hào) PDU_La、PDU_Lb、PDU_Lc相與,然后經(jīng)過(guò)TD_GF延遲得到第六邏輯信號(hào)roU_La6、PDU_Lb6、roU_Lc6 ;方向邏輯信號(hào)PDU_La、PDU_Lb、PDU_Lc取反后和第五邏輯信號(hào)PDU_La5、PDU_Lb5、PDU_Lc5相與,然后經(jīng)過(guò)TD_GR延遲得到第七邏輯信號(hào)H)U_La7、PDU_Lb7、roU_LC7 ;并網(wǎng)運(yùn)行時(shí),如果第六邏輯信號(hào) PDU_La6、PDU_Lb6、PDU_Lc6,第七邏輯信號(hào) PDU_La7、PDU_Lb7、PDU_Lc7 中任一個(gè)為I,并且接口使能信號(hào)IE為O,則對(duì)應(yīng)相跳閘;
5)各相電流信號(hào)通過(guò)高阻抗保護(hù)元件后經(jīng)過(guò)TD_HIF延遲得到第八邏輯信號(hào)H)U_La8、PDU_Lb8、PDU_Lc8,第八邏輯信號(hào) PDU_La8、PDU_Lb8、PDU_Lc8 和方向邏輯信號(hào) PDU_La、H)U_Lb、PDU_Lc取與得到第九邏輯信號(hào)H)U_La9、PDU_Lb9, H)U_Lc9,若第九邏輯信號(hào)H)U_La9、H)U_Lb9、PDU_Lc9為I,并且接口使能信號(hào)IE為O,則對(duì)應(yīng)相跳閘;TD_IF延遲是孤島模塊前向延時(shí)模塊,TD_IR延遲是孤島模塊后向延時(shí)模塊,TD_GF延遲是并網(wǎng)模塊前向延時(shí)模塊,TD_GR延遲是并網(wǎng)模塊后向延時(shí)模塊。各相的第三、第四、第六、第七和第九邏輯信號(hào)取或得到第一三相邏輯信號(hào);
負(fù)序電流12和零序電流IO分別通過(guò)暫態(tài)過(guò)電流測(cè)量單元TOCU后的信號(hào)取或得到第二三相邏輯信號(hào)TP_L2,各相的暫態(tài)過(guò)電流保護(hù)邏輯信號(hào)A0C_L、B0C_L、C0C_L取或得到第三三相邏輯信號(hào)TP_L3,各相的方向邏輯信號(hào)PDU_La、roU_Lb、H)U_LC和負(fù)零序方向邏輯信號(hào)H)U_L取或得到第四三相邏輯信號(hào)H)U_LabC ;
第二、第三和第四三相邏輯信號(hào)取與,然后經(jīng)過(guò)TD_TF延遲得到第五三相邏輯信號(hào)TP_Lm,第四三相邏輯信號(hào)取反后和第一、第二三相邏輯信號(hào)取與,然后經(jīng)過(guò)TD_TR延遲得到第六三相邏輯信號(hào)TP_Ln ;
三相電壓信號(hào)通過(guò)中性點(diǎn)電壓偏移測(cè)量單元NVS后得到第七三相邏輯信號(hào);
若第五三相邏輯信號(hào)TP_Lm、第六三相邏輯信號(hào)TP_Ln任一個(gè)為I,則三相跳閘;若第七三相邏輯信號(hào)與接口使能信號(hào)IE同時(shí)為1,則三相跳閘;若第一三相邏輯信號(hào)與接口使能信號(hào)IE同時(shí)為1,則三相跳閘;
TD_TF延遲是三相模塊前向延時(shí)模塊,TD_TR延時(shí)是三相模塊后向延時(shí)模塊。如果主電網(wǎng)三相電壓信號(hào)Vabc-grid與并網(wǎng)斷路器的三相電壓信號(hào)Vabc同步,則并網(wǎng)斷路器閉合。本發(fā)明的方法能夠適應(yīng)于微電網(wǎng)孤島運(yùn)行模式以及并網(wǎng)運(yùn)行模式,該保護(hù)方案可以通過(guò)邏輯功能實(shí)現(xiàn),有效解決了微電網(wǎng)在這兩種操作模式下的保護(hù)問題,該保護(hù)方案不需要通信鏈路,與傳統(tǒng)的自適應(yīng)保護(hù)裝置有明顯的區(qū)別。其突出特點(diǎn)是保護(hù)的有效性在很大程度上是獨(dú)立故障電流水平、微電網(wǎng)運(yùn)行模式以及分布式發(fā)電單元容量大小和類型,只與兩種運(yùn)行模式下不同的參數(shù)設(shè)置有關(guān)。本發(fā)明的方法不僅能夠?qū)崿F(xiàn)單相保護(hù),還能夠?qū)崿F(xiàn)三相保護(hù),提高了電力能源供應(yīng)的安全性。
圖1是一種微電網(wǎng)結(jié)構(gòu)圖。
具體實(shí)施例方式
下面結(jié)合附圖對(duì)本發(fā)明做進(jìn)一步詳細(xì)的說(shuō)明。如圖1所示的微電網(wǎng),主電網(wǎng)通過(guò)變壓器連接一個(gè)微電網(wǎng),快速靜態(tài)開關(guān)連接主電網(wǎng)和微電網(wǎng)的一條母線,該母線通過(guò)QF1、QF2分別連接兩條子母線,子母線上均設(shè)有微電源和相應(yīng)負(fù)載??焖凫o態(tài)開關(guān)用于孤島/并網(wǎng)切換,QF1、QF2用于切除/投入相應(yīng)子母線上微電源和負(fù)載??焖凫o態(tài)開關(guān)、QF1、QF2均就地設(shè)置保護(hù)裝置,就地采集相應(yīng)斷路器下方的三相電壓、電流。保護(hù)裝置采用微處理芯片對(duì)采集信息進(jìn)行處理,輸出控制斷路器跳閘。對(duì)于任一斷路器,其對(duì)于保護(hù)裝置的保護(hù)方法包括
采集采集斷路器的三相電壓、三相電流信號(hào),通過(guò)負(fù)序測(cè)量元件和零序測(cè)量元件得到負(fù)序電壓(V2),負(fù)序電流(12)和零序電流(IO);
信號(hào)邏輯化處理所述負(fù)序電壓(V2)和負(fù)序電流(12)經(jīng)過(guò)功率方向測(cè)量單元(PDU)得到負(fù)零序方向邏輯信號(hào)(PDU_L),各相電流信號(hào)通過(guò)暫態(tài)過(guò)電流測(cè)量單元(TOCU)得到對(duì)應(yīng)相的暫態(tài)過(guò)電流保護(hù)邏輯信號(hào)(A0C_L、B0C_L、C0C_L);任一相的電流與電壓經(jīng)過(guò)功率方向測(cè)量單元(PDU)后和負(fù)零序方向邏輯信號(hào)(H)U_L)取或得到對(duì)應(yīng)相的方向邏輯信號(hào)(PDU_La、rou_Lb、rou_Lc);各相電壓信號(hào)經(jīng)過(guò)欠電壓保護(hù)單元(UVU)得到對(duì)應(yīng)相的欠電壓邏輯信號(hào)(UVU_La、UVU_lb、UVU_Lc);
暫態(tài)過(guò)電流保護(hù)邏輯信號(hào)(A0C_L、B0C_L、C0C_L)和接口使能信號(hào)(IE)相或得到對(duì)應(yīng)相的第一邏輯信號(hào)(PDU_Lal、PDU_LbU H)U_Lcl ),暫態(tài)過(guò)電流保護(hù)邏輯信號(hào)(A0C_L、B0C_L、C0C_L)經(jīng)過(guò)TD_I0C延遲和對(duì)應(yīng)相的欠電壓邏輯信號(hào)(UVU_La、UVU_lb、UVU_Lc)取或得到第二邏輯信號(hào)(PDU_La2、PDU_Lb2、PDU_Lc2);
第一邏輯信號(hào)(PDU_Lal、PDU_Lbl、PDU_Lcl )、第二邏輯信號(hào)(PDU_La2、PDU_Lb2、PDU_Lc2)和方向邏輯信號(hào)(PDU_La、PDU_Lb, PDU_Lc)相與,然后經(jīng)過(guò)TD_IF延遲得到第三邏輯信號(hào)(PDU_La3、PDU_Lb3、PDU_Lc3);
方向邏輯信號(hào)(PDU_La、PDU_Lb、PDU_Lc)取反后和第二邏輯信號(hào)(PDU_La2、PDU_Lb2、PDU_Lc2)相與,然后經(jīng)過(guò)TD_IR延遲得到第四邏輯信號(hào)(PDU_La4、PDU_Lb4、PDU_Lc4);
保護(hù)分為單相保護(hù)與三相保護(hù),單相保護(hù)包括孤島運(yùn)行保護(hù)、并網(wǎng)運(yùn)行保護(hù)、高阻抗保護(hù)。孤島運(yùn)行時(shí),如果第三邏輯信號(hào)(PDU_La3、PDU_Lb3, PDU_Lc3 ),第四邏輯信號(hào)
(H)U_La4、roU_Lb4、roU_Lc4)中任一個(gè)為1,并且接口使能信號(hào)(IE)為0,則對(duì)應(yīng)相跳閘;
并網(wǎng)運(yùn)行時(shí),各相電流信號(hào)通過(guò)反時(shí)限過(guò)流保護(hù)元件得到第五邏輯信號(hào)(PDU_La5、PDU_Lb5、PDU_Lc5),第五邏輯信號(hào)(PDU_La5、PDU_Lb5、PDU_Lc5)和方向邏輯信號(hào)(PDU_La、PDU_Lb、PDU_Lc)相與,然后經(jīng)過(guò)TD_GF延遲得到第六邏輯信號(hào)(PDU_La6、PDU_Lb6、PDU_Lc6);方向邏輯信號(hào)(PDU_La、PDU_Lb、PDU_Lc)取反后和第五邏輯信號(hào)(PDU_La5、PDU_Lb5、PDU_Lc5)相與,然后經(jīng)過(guò)TD_GR延遲得到第七邏輯信號(hào)(PDU_La7、PDU_Lb7、PDU_Lc7);并網(wǎng)運(yùn)行時(shí),如果第六邏輯信號(hào)(PDU_La6、PDU_Lb6、PDU_Lc6),第七邏輯信號(hào)(PDU_La7、PDU_Lb7、H)U_Lc7)中任一個(gè)為1,并且接口使能信號(hào)(IE)為O,則對(duì)應(yīng)相跳閘;
高阻抗保護(hù)各相電流信號(hào)通過(guò)高阻抗保護(hù)元件后經(jīng)過(guò)TD_HIF延遲得到第八邏輯信號(hào)(PDU_La8、PDU_Lb8、PDU_Lc8),第八邏輯信號(hào)(PDU_La8、PDU_Lb8、PDU_Lc8)和方向邏輯信號(hào)(PDU_La、PDU_Lb、PDU_Lc )取與得到第九邏輯信號(hào)(PDU_La9、PDU_Lb9、PDU_Lc9 ),若第九邏輯信號(hào)(PDU_La9、H)U_Lb9、PDU_Lc9)為1,并且接口使能信號(hào)(IE)為O,則對(duì)應(yīng)相跳閘;
三相保護(hù)各相的第三、第四、第六、第七和第九邏輯信號(hào)取或得到第一三相邏輯信
號(hào);
負(fù)序電流(12)和零序電流(IO)分別通過(guò)暫態(tài)過(guò)電流測(cè)量單元(TOCU)后的信號(hào)取或得至丨J第二三相邏輯信號(hào)(TP_L2),各相的暫態(tài)過(guò)電流保護(hù)邏輯信號(hào)(A0C_L、B0C_L、C0C_L)取或得到第三三相邏輯信號(hào)(TP_L3),各相的方向邏輯信號(hào)(PDU_La、PDU_Lb, PDU_Lc)和負(fù)零序方向邏輯信號(hào)(PDU_L2)取或得到第四三相邏輯信號(hào)(PDU_Labc);
第二、第三和第四三相邏輯信號(hào)取與,然后經(jīng)過(guò)TD_TF延遲得到第五三相邏輯信號(hào)(TP_Lm),第四三相邏輯信號(hào)取反后和第一、第二三相邏輯信號(hào)取與,然后經(jīng)過(guò)TD_TR延遲得到第六三相邏輯信號(hào)(TP_Ln);
三相電壓信號(hào)通過(guò)中性點(diǎn)電壓偏移測(cè)量元件(NVS)后得到第七三相邏輯信號(hào);
若第五三相邏輯信號(hào)(TP_Lm)、第六三相邏輯信號(hào)(TP_Ln)任一個(gè)為I,則三相跳閘;若第七三相邏輯信號(hào)與接口使能信號(hào)(IE)同時(shí)為1,則三相跳閘;若第一三相邏輯信號(hào)與接口使能信號(hào)(IE)同時(shí)為I,則三相跳閘。并網(wǎng)接口 如果主電網(wǎng)三相電壓信號(hào)(Vabc-grid)與快速靜態(tài)開關(guān)采集的三相電壓信號(hào)(Vabc)同步,則并網(wǎng)斷路器,即圖1中快速靜態(tài)開關(guān)閉合。功率方向測(cè)量單元(PDU),其輸出的物理意義是測(cè)量饋線上的功率流動(dòng)方向。暫態(tài)過(guò)電流測(cè)量單元(T0CU),其輸出的物理意義是測(cè)量饋線上暫態(tài)瞬時(shí)過(guò)電流。欠電壓保護(hù)單元(UVU),其物理意義是測(cè)量饋線上低電壓降落。接口使能信號(hào)IE是控制整個(gè)保護(hù)單元是否工作的一個(gè)控制信號(hào)(用邏輯電平I為有效或0為無(wú)效表示)。高阻抗保護(hù)單元改為高阻抗故障測(cè)量單元,其物理意義是測(cè)量高阻抗故障時(shí)的電流。TD_IF延遲是孤島模塊前向延時(shí)模塊,TD_IR延遲是孤島模塊后向延時(shí)模塊,TD_GF延遲是并網(wǎng)模塊前向延時(shí)模塊,TD_GR延遲是并網(wǎng)模塊后向延時(shí)模塊,TD_TF延遲是三相模塊前向延時(shí)模塊,TD_TR延時(shí)是三相模塊后向延時(shí)模塊。以上各種測(cè)量單元和模塊均屬于本領(lǐng)域的常規(guī)技術(shù)手段,所以在此不再贅述。
權(quán)利要求
1.低壓微電網(wǎng)綜合保護(hù)方法,其特征在于,對(duì)于微電網(wǎng)中的任一斷路器,步驟如下 1)采集采集斷路器的三相電壓、三相電流信號(hào),通過(guò)負(fù)序測(cè)量元件和零序測(cè)量元件得到負(fù)序電壓V2,負(fù)序電流12和零序電流IO ; 2)信號(hào)邏輯化處理所述負(fù)序電壓V2和負(fù)序電流12經(jīng)過(guò)功率方向測(cè)量單元PDU得到負(fù)零序方向邏輯信號(hào)H)U_L,各相電流信號(hào)通過(guò)暫態(tài)過(guò)電流測(cè)量單元TOCU得到對(duì)應(yīng)相的暫態(tài)過(guò)電流保護(hù)邏輯信號(hào)A0C_L、B0C_L、C0C_L ;任一相的電流與電壓經(jīng)過(guò)功率方向測(cè)量單元PDU后和負(fù)零序方向邏輯信號(hào)PDU_L取或得到對(duì)應(yīng)相的方向邏輯信號(hào)rou_La、rou_Lb、rou_Lc ;各相電壓信號(hào)經(jīng)過(guò)欠電壓保護(hù)單元UVU得到對(duì)應(yīng)相的欠電壓邏輯信號(hào)UVU_La、UVU_Lb、UVU_Lc ; 暫態(tài)過(guò)電流保護(hù)邏輯信號(hào)A0C_L、B0C_L、C0C_L和接口使能信號(hào)IE相或得到對(duì)應(yīng)相的第一邏輯信號(hào)PDU_Lal、PDU_Lbl、PDU_Lcl,暫態(tài)過(guò)電流保護(hù)邏輯信號(hào)A0C_L、B0C_L、C0C_L經(jīng)過(guò)TD_I0C延遲和對(duì)應(yīng)相的欠電壓邏輯信號(hào)UVU_La、UVU_Lb、UVU_Lc取或得到第二邏輯信號(hào) PDU_La2、PDU_Lb2、PDU_Lc2 ; 第一邏輯信號(hào) PDU_Lal、PDU_Lbl、PDU_Lcl、第二邏輯信號(hào) PDU_La2、PDU_Lb2、PDU_Lc2和方向邏輯信號(hào)rou_La、rou_Lb、rou_Lc相與,然后經(jīng)過(guò)TD_IF延遲得到第三邏輯信號(hào)rou_La3、PDU_Lb3、PDU_Lc3 ; 方向邏輯信號(hào)PDU_La、PDU_Lb、PDU_Lc取反后和第二邏輯信號(hào)PDU_La2、PDU_Lb2、PDU_Lc2相與,然后經(jīng)過(guò)TD_IR延遲得到第四邏輯信號(hào)PDU_La4、PDU_Lb4、PDU_Lc4 ; 3)孤島運(yùn)行時(shí),如果第三邏輯信號(hào)H)U_La3、H)U_Lb3、H)U_Lc3,第四邏輯信號(hào)H)U_La4、roU_Lb4、H)U_Lc4中任一個(gè)為1,并且接口使能信號(hào)IE為0,則對(duì)應(yīng)相跳閘; 4)并網(wǎng)運(yùn)行時(shí),各相電流信號(hào)通過(guò)反時(shí)限過(guò)流保護(hù)元件得到第五邏輯信號(hào)H)U_La5、PDU_Lb5、PDU_Lc5,第五邏輯信號(hào) PDU_La5、PDU_Lb5、PDU_Lc5 和方向邏輯信號(hào) PDU_La、PDU_Lb、PDU_Lc相與,然后經(jīng)過(guò)TD_GF延遲得到第六邏輯信號(hào)roU_La6、PDU_Lb6、roU_Lc6 ;方向邏輯信號(hào)PDU_La、PDU_Lb、PDU_Lc取反后和第五邏輯信號(hào)PDU_La5、PDU_Lb5、PDU_Lc5相與,然后經(jīng)過(guò)TD_GR延遲得到第七邏輯信號(hào)H)U_La7、PDU_Lb7、PDU_LC7 ;并網(wǎng)運(yùn)行時(shí),如果第六邏輯信號(hào) PDU_La6、PDU_Lb6、PDU_Lc6,第七邏輯信號(hào) PDU_La7、PDU_Lb7、PDU_Lc7 中任一個(gè)為I,并且接口使能信號(hào)IE為0,則對(duì)應(yīng)相跳閘; 5)各相電流信號(hào)通過(guò)高阻抗保護(hù)元件后經(jīng)過(guò)TD_HIF延遲得到第八邏輯信號(hào)H)U_La8、PDU_Lb8、PDU_Lc8,第八邏輯信號(hào) PDU_La8、PDU_Lb8、PDU_Lc8 和方向邏輯信號(hào) PDU_La、PDU_Lb、PDU_Lc取與得到第九邏輯信號(hào)PDU_La9、PDU_Lb9、PDU_Lc9,若第九邏輯信號(hào)PDU_La9、PDU_Lb9,PDU_Lc9為1,并且接口使能信號(hào)IE為0,則對(duì)應(yīng)相跳閘;TD_IF延遲是孤島模塊前向延時(shí)模塊,TD_IR延遲是孤島模塊后向延時(shí)模塊,TD_GF延遲是并網(wǎng)模塊前向延時(shí)模塊,TD_GR延遲是并網(wǎng)模塊后向延時(shí)模塊。
2.根據(jù)權(quán)利要求1所述的低壓微電網(wǎng)綜合保護(hù)方法,其特征在于 各相的第三、第四、第六、第七和第九邏輯信號(hào)取或得到第一三相邏輯信號(hào); 負(fù)序電流12和零序電流IO分別通過(guò)暫態(tài)過(guò)電流測(cè)量單元TOCU后的信號(hào)取或得到第二三相邏輯信號(hào)TP_L2,各相的暫態(tài)過(guò)電流保護(hù)邏輯信號(hào)A0C_L、B0C_L、C0C_L取或得到第三三相邏輯信號(hào)tp_l3,各相的方向邏輯信號(hào)rou_La、rou_Lb、rou_Lc和負(fù)零序方向邏輯信號(hào)rou_L取或得到第四三相邏輯信號(hào)rou_Labc ;第二、第三和第四三相邏輯信號(hào)取與,然后經(jīng)過(guò)TD_TF延遲得到第五三相邏輯信號(hào)TP_Lm,第四三相邏輯信號(hào)取反后和第一、第二三相邏輯信號(hào)取與,然后經(jīng)過(guò)TD_TR延遲得到第六三相邏輯信號(hào)TP_Ln ; 三相電壓信號(hào)通過(guò)中性點(diǎn)電壓偏移測(cè)量單元NVS后得到第七三相邏輯信號(hào); 若第五三相邏輯信號(hào)TP_Lm、第六三相邏輯信號(hào)TP_Ln任一個(gè)為I,則三相跳閘;若第七三相邏輯信號(hào)與接口使能信號(hào)IE同時(shí)為1,則三相跳閘;若第一三相邏輯信號(hào)與接口使能信號(hào)IE同時(shí)為1,則三相跳閘; TD_TF延遲是三相模塊前向延時(shí)模塊,TD_TR延時(shí)是三相模塊后向延時(shí)模塊。
3.根據(jù)權(quán)利要求1所述的低壓微電網(wǎng)綜合保護(hù)方法,其特征在于如果主電網(wǎng)三相電壓信號(hào)Vabc-grid與并網(wǎng)斷路器的三相電壓信號(hào)Vabc同步,則并網(wǎng)斷路器閉合。
全文摘要
本發(fā)明涉及一種低壓微電網(wǎng)綜合保護(hù)方法,用以解決傳統(tǒng)保護(hù)方法不適應(yīng)于微電網(wǎng)的問題。本發(fā)明的方法能夠適應(yīng)于微電網(wǎng)孤島運(yùn)行模式以及并網(wǎng)運(yùn)行模式,該保護(hù)方案可以通過(guò)邏輯功能實(shí)現(xiàn),有效解決了微電網(wǎng)在這兩種操作模式下的保護(hù)問題,該保護(hù)方案不需要通信鏈路,與傳統(tǒng)的自適應(yīng)保護(hù)裝置有明顯的區(qū)別。其突出特點(diǎn)是保護(hù)的有效性在很大程度上是獨(dú)立故障電流水平、微電網(wǎng)運(yùn)行模式以及分布式發(fā)電單元容量大小和類型,只與兩種運(yùn)行模式下不同的參數(shù)設(shè)置有關(guān)。本發(fā)明的方法不僅能夠?qū)崿F(xiàn)單相保護(hù),還能夠?qū)崿F(xiàn)三相保護(hù),提高了電力能源供應(yīng)的安全性。
文檔編號(hào)H02H7/28GK103036219SQ20121052687
公開日2013年4月10日 申請(qǐng)日期2012年12月10日 優(yōu)先權(quán)日2012年12月10日
發(fā)明者蘇海濱, 李瑞生, 劉江偉, 李獻(xiàn)偉, 王娜, 穆春陽(yáng) 申請(qǐng)人:華北水利水電學(xué)院, 許繼集團(tuán)有限公司