專利名稱:雙核雙通道采樣裝置的制作方法
技術(shù)領(lǐng)域:
本實用新型屬于一種電力設(shè)施,特別是一種雙核雙通道采樣裝置,利用DSP+ARM雙核處理器,雙通道的技術(shù)手段,完成雙核雙通道的采樣。
背景技術(shù):
智能變電站實現(xiàn)了信息共享、標(biāo)準(zhǔn)化信息建模和信息一體化管理。在設(shè)備數(shù)字化和信息化的智能變電站中,每個設(shè)備采集的信息及本身的狀態(tài)信息都可以被網(wǎng)絡(luò)上的其他設(shè)備獲取?,F(xiàn)有的采樣技術(shù)都為單核單通道,此方式安全可靠性差,因此改進采樣技術(shù)勢在必行。
發(fā)明內(nèi)容本實用新型的目的是提供一種雙核雙通道采樣裝置,能彌補單核單通道在準(zhǔn)確性、運算速度和可靠性上的不足。本實用新型的是通過如下技術(shù)方案實現(xiàn)的:包括互感器、出口繼電器、邏輯矩陣集成電路,其特征是:邏輯矩陣集成電路的信號輸入端通過兩個模數(shù)轉(zhuǎn)換器連接互感器;邏輯矩陣集成電路連接32位的雙核處理器,32位的雙核處理器包括數(shù)字信號處理器和人機對話記錄處理器,數(shù)字信號處理器完成保護運算與出口邏輯,人機對話記錄處理器連接顯示/通信/打印/鍵盤;開入量通過光隔電路將信號輸入邏輯矩陣集成電路;邏輯矩陣集成電路的繼電器連接端連接實施跳閘操作的出口繼電器。本實用新型的優(yōu)點是:采用雙核雙通道采樣技術(shù),提高了可靠性、運算速度和準(zhǔn)確度。
圖1是本實用新型的電路結(jié)構(gòu)(原理框圖)示意圖。
具體實施方式
見圖1,本實用新型結(jié)構(gòu)如下:設(shè)置有邏輯矩陣集成電路FPGA,邏輯矩陣集成電路FPGA的信號輸入端通過兩個模數(shù)轉(zhuǎn)換器A/D連接常規(guī)互感器;邏輯矩陣集成電路FPGA連接32位高性能的DSP+ARM雙核處理器的數(shù)字信號處理器DSP,DSP核完成保護運算與出口邏輯,DSP+ARM雙核處理器的人機對話記錄處理器ARM連接顯示/通信/打印/鍵盤,ARM核實現(xiàn)事件記錄、 故障錄波、人機接口、后臺通信及打印等功能。開入量通過光隔電路將信號輸入邏輯矩陣集成電路FPGA ;邏輯矩陣集成電路FPGA的繼電器連接端連接出口繼電器,實施跳閘操作;高性能的硬件保證了裝置在每一個采樣間隔對所有繼電器進行實時計算(雙核),采用雙重化采樣及互校技術(shù),一路用于保護元件動作行為計算,一路用于開放出口正電源(雙通道),確保保護采樣的可靠性和保護行為的正確性。
權(quán)利要求1.一種雙核雙通道采樣裝置,包括互感器、出口繼電器、邏輯矩陣集成電路,其特征是:邏輯矩陣集成電路的信號輸入端通過兩個模數(shù)轉(zhuǎn)換器連接互感器;邏輯矩陣集成電路連接32位的雙核處理器,32位的雙核處理器包括數(shù)字信號處理器和人機對話記錄處理器,數(shù)字信號處理器完成保護運算與出口邏輯,人機對話記錄處理器連接顯示/通信/打印/鍵盤;開入量通過光隔電路將信號輸入邏輯矩陣集成電路;邏輯矩陣集成電路的繼電器連接端連接實施跳閘操作 的出口繼電器。
專利摘要一種雙核雙通道采樣裝置,包括互感器、出口繼電器、邏輯矩陣集成電路,其特征是邏輯矩陣集成電路的信號輸入端通過兩個模數(shù)轉(zhuǎn)換器連接互感器;邏輯矩陣集成電路連接32位的雙核處理器,32位的雙核處理器包括數(shù)字信號處理器和人機對話記錄處理器,數(shù)字信號處理器完成保護運算與出口邏輯,人機對話記錄處理器連接顯示/通信/打印/鍵盤;開入量通過光隔電路將信號輸入邏輯矩陣集成電路;邏輯矩陣集成電路的繼電器連接端連接實施跳閘操作的出口繼電器。本實用新型的優(yōu)點是采用雙核雙通道采樣技術(shù),提高了可靠性、運算速度和準(zhǔn)確度。
文檔編號H02J13/00GK203151217SQ201220669198
公開日2013年8月21日 申請日期2012年12月7日 優(yōu)先權(quán)日2012年12月7日
發(fā)明者宋慶來 申請人:鞍山電力勘測設(shè)計院