一種電壓轉(zhuǎn)換為電流的電路的制作方法
【專利摘要】本實用新型公開了一種電壓轉(zhuǎn)換為電流的電路。電壓轉(zhuǎn)換為電流的電路包括偏置電路、輸入電壓轉(zhuǎn)換電流電路、固定電壓轉(zhuǎn)換為電流電路、輸出電路:所述偏置電路是產(chǎn)生偏置電流提供給所述輸入電壓轉(zhuǎn)換電流電路和所述固定電壓轉(zhuǎn)換為電流電路;所述輸入電壓轉(zhuǎn)換電流電路是輸入部分,產(chǎn)生隨著輸入電壓變化而變化的電流;所述固定電壓轉(zhuǎn)換為電流電路是產(chǎn)生固定電流;所述輸出電路是輸出產(chǎn)生的電流。利用本實用新型提供的電壓轉(zhuǎn)換為電流的電路能夠很準(zhǔn)確地提供所需要的電流。
【專利說明】一種電壓轉(zhuǎn)換為電流的電路
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及集成電路技術(shù),尤其涉及到電壓轉(zhuǎn)換為電流的電路。
【背景技術(shù)】
[0002]在開關(guān)電源集成電路中,電壓轉(zhuǎn)換為電流過程中精度高低的程度對整個電路的輸出都有很大的影響,基于此,設(shè)計了一種精度高的電壓轉(zhuǎn)換為電流的電路。
【發(fā)明內(nèi)容】
[0003]本實用新型旨在解決現(xiàn)有技術(shù)的不足,提供一種精度高的電壓轉(zhuǎn)換為電流的電路。
[0004]電壓轉(zhuǎn)換為電流的電路,包括偏置電路、輸入電壓轉(zhuǎn)換電流電路、固定電壓轉(zhuǎn)換為電流電路、輸出電路:
[0005]所述偏置電路是產(chǎn)生偏置電流提供給所述輸入電壓轉(zhuǎn)換電流電路和所述固定電壓轉(zhuǎn)換為電流電路;
[0006]所述輸入電壓轉(zhuǎn)換電流電路是輸入部分,產(chǎn)生隨著輸入電壓變化而變化的電流;
[0007]所述固定電壓轉(zhuǎn)換為電流電路是產(chǎn)生固定電流;
[0008]所述輸出電路是輸出產(chǎn)生的電流。
[0009]所述偏置電路包括第一 PMOS管和第一電阻:
[0010]所述第一 PMOS管的柵極接漏極和所述第一電阻的一端,源極接電源;
[0011]所述第一電阻的一端接所述第一 PMOS管的柵極和漏極,另一端接地。
[0012]電源VCC與所述第一 PMOS管的柵源電壓的差值降在所述第一電阻上,產(chǎn)生偏置電流,通過鏡像傳到所述輸入電壓轉(zhuǎn)換電流電路和所述固定電壓轉(zhuǎn)換為電流電路。
[0013]所述輸入電壓轉(zhuǎn)換電流電路包括第二 PMOS管、第三PMOS管、第四PMOS管、第一NMOS管、第二電阻和第五PMOS管:
[0014]所述第二 PMOS管的柵極接所述第一 PMOS管的柵極和漏極和所述第一電阻的一端,漏極接所述第三PMOS管的源極和所述第一 NMOS管的柵極,源極接電源;
[0015]所述第三PMOS管的柵極接輸入Vin,漏極接地,源極接所述第二 PMOS管的漏極和所述第一 NMOS管的柵極;
[0016]所述第四PMOS管的柵極接漏極和所述第一 NMOS管的漏極和所述第五PMOS管的柵極,源極接電源;
[0017]所述第一 NMOS管的柵極接所述第二 PMOS管的漏極和所述第三PMOS管的漏極,漏極接所述第四PMOS管的柵極和漏極和所述第五PMOS管的柵極,源極接所述第二電阻的一端;
[0018]所述第二電阻的一端接所述第一 NMOS管的源極,另一端接地;
[0019]所述第五PMOS管的柵極接所述第四PMOS管的柵極和漏極和所述第一 NMOS管的漏極,漏極接所述固定電壓轉(zhuǎn)換為電流電路,源極接電源。
[0020]輸入電壓Vin通過控制所述第三PMOS管的柵極電壓來調(diào)節(jié)所述第三PMOS管的源漏電壓,再加上通過所述第一 PMOS管鏡像到所述第二 PMOS管上的電流,產(chǎn)生出控制所述第一NMOS管的柵極電壓,該柵極電壓減去所述第一 NMOS管的柵源電壓即為降在所述第二電阻上產(chǎn)生出電流,然后通過所述第四PMOS管鏡像到所述第五PMOS管漏極上流出,這個電流就是隨著輸入電壓Vin變化而變化的電流。
[0021 ] 所述固定電壓轉(zhuǎn)換為電流電路包括第六PMOS管、第七PMOS管、第八PMOS管、第二NMOS管、第三電阻和第九PMOS管:
[0022]所述第六PMOS管的柵極接所述第一 PMOS管的柵極和漏極和所述第二 PMOS管的柵極和所述第一電阻的一端,漏極接所述第七PMOS管的源極和所述第二 NMOS管的柵極,源極接電源VCC ;
[0023]所述第七PMOS管的柵極接地,漏極接地,源極接所述第六PMOS管的漏極和所述第二NMOS管的柵極;
[0024]所述第八PMOS管的柵極接漏極和所述第九PMOS管的柵極和所述第五PMOS管的漏極和所述第二 NMOS管的漏極,源極接電源VCC ;
[0025]所述第二 NMOS管的柵極接所述第六PMOS管的漏極和所述第七PMOS管的源極,漏極接所述第五PMOS管的漏極和所述第八PMOS管的柵極和漏極和所述第九PMOS管的柵極,源極接所述第三電阻的一端;
[0026]所述第三電阻的一端接所述第二 NMOS管的源極,另一端接地;
[0027]所述第九PMOS管的柵極接所述第五PMOS管的漏極和所述第八PMOS管的柵極和漏極和所述第二 NMOS管的漏極,漏極接所述輸出電路,源極接電源。
[0028]由于所述第七PMOS管的柵極固定接地,所以所述第七PMOS管的源漏電壓也固定,雖加上通過所述第一 PMOS管鏡像到所述第六PMOS管上的電流,產(chǎn)生出控制所述第二 NMOS管的固定柵極電壓,該柵極電壓減去所述第二 NMOS管的柵源電壓即為降在所述第三電阻上產(chǎn)生出電流,然后通過所述第八PMOS管鏡像到所述第九PMOS管漏極上流出,這個電流就是固定的電流。
[0029]所述輸出電路包括第三NMOS管和第四NMOS管:
[0030]所述第三NMOS管的柵極接漏極和所述第九PMOS管的漏極和所述第四NMOS管的柵極,源極接地;
[0031]所述第四NMOS管的柵極接所述第九PMOS管的漏極和所述第三NMOS管的柵極和漏極,漏極接輸出,源極接地。
[0032]所述第九PMOS管的漏極流出的電流通過所述第三NMOS管鏡像到所述第四NMOS管流出,這個電流在所述輸入電壓轉(zhuǎn)換電流電路沒有電流流出時是一直固定輸出所述固定電壓轉(zhuǎn)換為電流電路的流出電流;當(dāng)輸入電壓Vin使所述第三PMOS管深度飽和時,由于所述第一 NMOS管的柵極電壓接近零而不導(dǎo)通,這樣所述第五PMOS管就沒有電流;當(dāng)輸入電壓Vin在OV時,此時所述第五PMOS管輸出的電流最大,而疊加到所述第八PMOS管上,通過鏡像到所述第九PMOS管的漏極上,再通過所述第三NMOS管鏡像到所述第四NMOS管流出,這個電流就是在所述固定電壓轉(zhuǎn)換為電流電路流出的電流基礎(chǔ)上再疊加所述輸入電壓轉(zhuǎn)換電流電路流出的電流。
[0033]利用本實用新型提供的電壓轉(zhuǎn)換為電流的電路能夠很準(zhǔn)確地提供所需要的電流。
【專利附圖】
【附圖說明】
[0034]圖1為本實用新型的電壓轉(zhuǎn)換為電流的電路的電路圖。
【具體實施方式】
[0035]以下結(jié)合附圖對本實用新型內(nèi)容進(jìn)一步說明。
[0036]電壓轉(zhuǎn)換為電流的電路,如圖1所示,包括偏置電路100、輸入電壓轉(zhuǎn)換電流電路200、固定電壓轉(zhuǎn)換為電流電路300、輸出電路400:
[0037]所述偏置電路100是產(chǎn)生偏置電流提供給所述輸入電壓轉(zhuǎn)換電流電路200和所述固定電壓轉(zhuǎn)換為電流電路300 ;
[0038]所述輸入電壓轉(zhuǎn)換電流電路200是輸入部分,產(chǎn)生隨著輸入電壓變化而變化的電流;
[0039]所述固定電壓轉(zhuǎn)換為電流電路300是產(chǎn)生固定電流;
[0040]所述輸出電路400是輸出產(chǎn)生的電流。
[0041]所述偏置電路100包括第一 PMOS管101和第一電阻102:
[0042]所述第一 PMOS管101的柵極接漏極和所述第一電阻102的一端,源極接電源VCC ;
[0043]所述第一電阻102的一端接所述第一 PMOS管101的柵極和漏極,另一端接地。
[0044]電源VCC與所述第一 PMOS管101的柵源電壓的差值降在所述第一電阻102上,產(chǎn)生偏置電流,通過鏡像傳到所述輸入電壓轉(zhuǎn)換電流電路200和所述固定電壓轉(zhuǎn)換為電流電路 300。
[0045]所述輸入電壓轉(zhuǎn)換電流電路200包括第二 PMOS管201、第三PMOS管202、第四PMOS管203、第一 NMOS管204、第二電阻205和第五PMOS管206:
[0046]所述第二 PMOS管201的柵極接所述第一 PMOS管101的柵極和漏極和所述第一電阻102的一端,漏極接所述第三PMOS管202的源極和所述第一 NMOS管204的柵極,源極接電源;
[0047]所述第三PMOS管202的柵極接輸入Vin,漏極接地,源極接所述第二 PMOS管201的漏極和所述第一 NMOS管204的柵極;
[0048]所述第四PMOS管203的柵極接漏極和所述第一 NMOS管204的漏極和所述第五PMOS管206的柵極,源極接電源;
[0049]所述第一 NMOS管204的柵極接所述第二 PMOS管201的漏極和所述第三PMOS管202的漏極,漏極接所述第四PMOS管203的柵極和漏極和所述第五PMOS管206的柵極,源極接所述第二電阻205的一端;
[0050]所述第二電阻205的一端接所述第一 NMOS管204的源極,另一端接地;
[0051]所述第五PMOS管206的柵極接所述第四PMOS管203的柵極和漏極和所述第一NMOS管204的漏極,漏極接所述固定電壓轉(zhuǎn)換為電流電路300,源極接電源。
[0052]輸入電壓Vin通過控制所述第三PMOS管202的柵極電壓來調(diào)節(jié)所述第三PMOS管202的源漏電壓,再加上通過所述第一 PMOS管101鏡像到所述第二 PMOS管201上的電流,產(chǎn)生出控制所述第一 NMOS管204的柵極電壓,該柵極電壓減去所述第一 NMOS管204的柵源電壓即為降在所述第二電阻205上產(chǎn)生出電流,然后通過所述第四PMOS管203鏡像到所述第五PMOS管206漏極上流出,這個電流就是隨著輸入電壓Vin變化而變化的電流。
[0053]所述固定電壓轉(zhuǎn)換為電流電路300包括第六PMOS管301、第七PMOS管302、第八PMOS管303、第二 NMOS管304、第三電阻305和第九PMOS管306:
[0054]所述第六PMOS管301的柵極接所述第一 PMOS管101的柵極和漏極和所述第二PMOS管201的柵極和所述第一電阻102的一端,漏極接所述第七PMOS管302的源極和所述第二 NMOS管304的柵極,源極接電源VCC ;
[0055]所述第七PMOS管302的柵極接地,漏極接地,源極接所述第六PMOS管301的漏極和所述第二 NMOS管304的柵極;
[0056]所述第八PMOS管303的柵極接漏極和所述第九PMOS管306的柵極和所述第五PMOS管206的漏極和所述第二 NMOS管304的漏極,源極接電源VCC ;
[0057]所述第二 NMOS管304的柵極接所述第六PMOS管301的漏極和所述第七PMOS管302的源極,漏極接所述第五PMOS管206的漏極和所述第八PMOS管303的柵極和漏極和所述第九PMOS管306的柵極,源極接所述第三電阻305的一端;
[0058]所述第三電阻305的一端接所述第二 NMOS管304的源極,另一端接地;
[0059]所述第九PMOS管306的柵極接所述第五PMOS管206的漏極和所述第八PMOS管303的柵極和漏極和所述第二 NMOS管304的漏極,漏極接所述輸出電路400,源極接電源。
[0060]由于所述第七PMOS管302的柵極固定接地,所以所述第七PMOS管302的源漏電壓也固定,雖加上通過所述第一 PMOS管101鏡像到所述第六PMOS管301上的電流,產(chǎn)生出控制所述第二 NMOS管304的固定柵極電壓,該柵極電壓減去所述第二 NMOS管304的柵源電壓即為降在所述第三電阻305上產(chǎn)生出電流,然后通過所述第八PMOS管303鏡像到所述第九PMOS管306漏極上流出,這個電流就是固定的電流。
[0061 ] 所述輸出電路400包括第三NMOS管401和第四NMOS管402:
[0062]所述第三NMOS管401的柵極接漏極和所述第九PMOS管306的漏極和所述第四NMOS管402的柵極,源極接地;
[0063]所述第四NMOS管402的柵極接所述第九PMOS管306的漏極和所述第三NMOS管401的柵極和漏極,漏極接輸出,源極接地。
[0064]所述第九PMOS管306的漏極流出的電流通過所述第三匪OS管401鏡像到所述第四NMOS管402流出,這個電流在所述輸入電壓轉(zhuǎn)換電流電路200沒有電流流出時是一直固定輸出所述固定電壓轉(zhuǎn)換為電流電路300的流出電流;當(dāng)輸入電壓Vin使所述第三PMOS管202深度飽和時,由于所述第一 NMOS管204的柵極電壓接近零而不導(dǎo)通,這樣所述第五PMOS管206就沒有電流;當(dāng)輸入電壓Vin在OV時,此時所述第五PMOS管206輸出的電流最大,而疊加到所述第八PMOS管303上,通過鏡像到所述第九PMOS管306的漏極上,再通過所述第三NMOS管401鏡像到所述第四NMOS管402流出,這個電流就是在所述固定電壓轉(zhuǎn)換為電流電路300流出的電流基礎(chǔ)上再疊加所述輸入電壓轉(zhuǎn)換電流電路200流出的電流。
[0065]本實用新型公開了一種電壓轉(zhuǎn)換為電流的電路,并且參照附圖描述了本實用新型的【具體實施方式】和效果。應(yīng)該理解到的是:上述實施例只是對本實用新型的說明,而不是對本實用新型的限制,任何不超出本實用新型實質(zhì)精神范圍內(nèi)的實用新型創(chuàng)造,均落入本實用新型保護(hù)范圍之內(nèi)。
【權(quán)利要求】
1.電壓轉(zhuǎn)換為電流的電路,其特征在于:包括偏置電路、輸入電壓轉(zhuǎn)換電流電路、固定電壓轉(zhuǎn)換為電流電路、輸出電路: 所述偏置電路是產(chǎn)生偏置電流提供給所述輸入電壓轉(zhuǎn)換電流電路和所述固定電壓轉(zhuǎn)換為電流電路; 所述輸入電壓轉(zhuǎn)換電流電路是輸入部分,產(chǎn)生隨著輸入電壓變化而變化的電流; 所述固定電壓轉(zhuǎn)換為電流電路是產(chǎn)生固定電流; 所述輸出電路是輸出產(chǎn)生的電流。
2.如權(quán)利要求1所述的電壓轉(zhuǎn)換為電流的電路,其特征在于:所述偏置電路包括第一PMOS管和第一電阻: 所述第一 PMOS管的柵極接漏極和所述第一電阻的一端,源極接電源; 所述第一電阻的一端接所述第一 PMOS管的柵極和漏極,另一端接地。
3.如權(quán)利要求1所述的電壓轉(zhuǎn)換為電流的電路,其特征在于:所述輸入電壓轉(zhuǎn)換電流電路包括第二 PMOS管、第三PMOS管、第四PMOS管、第一 NMOS管、第二電阻和第五PMOS管: 所述第二 PMOS管的柵極接第一 PMOS管的柵極和漏極和第一電阻的一端,漏極接所述第三PMOS管的源極和所述第一 NMOS管的柵極,源極接電源; 所述第三PMOS管的柵極接輸入Vin,漏極接地,源極接所述第二 PMOS管的漏極和所述第一 NMOS管的柵極; 所述第四PMOS管的柵極接漏極和所述第一 NMOS管的漏極和所述第五PMOS管的柵極,源極接電源; 所述第一 NMOS管的柵極接所述第二 PMOS管的漏極和所述第三PMOS管的漏極,漏極接所述第四PMOS管的柵極和漏極和所述第五PMOS管的柵極,源極接所述第二電阻的一端;所述第二電阻的一端接所述第一 NMOS管的源極,另一端接地; 所述第五PMOS管的柵極接所述第四PMOS管的柵極和漏極和所述第一 NMOS管的漏極,漏極接所述固定電壓轉(zhuǎn)換為電流電路,源極接電源。
4.如權(quán)利要求1所述的電壓轉(zhuǎn)換為電流的電路,其特征在于:所述固定電壓轉(zhuǎn)換為電流電路包括第六PMOS管、第七PMOS管、第八PMOS管、第二 NMOS管、第三電阻和第九PMOS管: 所述第六PMOS管的柵極接第一 PMOS管的柵極和漏極和第二 PMOS管的柵極和第一電阻的一端,漏極接所述第七PMOS管的源極和所述第二 NMOS管的柵極,源極接電源VCC ; 所述第七PMOS管的柵極接地,漏極接地,源極接所述第六PMOS管的漏極和所述第二NMOS管的柵極; 所述第八PMOS管的柵極接漏極和所述第九PMOS管的柵極和第五PMOS管的漏極和所述第二 NMOS管的漏極,源極接電源VCC ; 所述第二 NMOS管的柵極接所述第六PMOS管的漏極和所述第七PMOS管的源極,漏極接第五PMOS管的漏極和所述第八PMOS管的柵極和漏極和所述第九PMOS管的柵極,源極接所述第三電阻的一端; 所述第三電阻的一端接所述第二 NMOS管的源極,另一端接地; 所述第九PMOS管的柵極接第五PMOS管的漏極和所述第八PMOS管的柵極和漏極和所述第二 NMOS管的漏極,漏極接所述輸出電路,源極接電源。
5.如權(quán)利要求1所述的電壓轉(zhuǎn)換為電流的電路,其特征在于:所述輸出電路包括第三NMOS管和第四NMOS管: 所述第三NMOS管的柵極接漏極和第九PMOS管的漏極和所述第四NMOS管的柵極,源極接地; 所述第四NMOS管的柵極接第九PMOS管的漏極和所述第三NMOS管的柵極和漏極,漏極接輸出,源極接地。
【文檔編號】H02M1/00GK204244056SQ201420587169
【公開日】2015年4月1日 申請日期:2014年10月8日 優(yōu)先權(quán)日:2014年10月8日
【發(fā)明者】王文建 申請人:浙江商業(yè)職業(yè)技術(shù)學(xué)院