一種輸出過壓保護(hù)電路的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明屬于LDO應(yīng)用技術(shù)領(lǐng)域,特別涉及一種輸出過壓保護(hù)電路。
【背景技術(shù)】
[0002]LDO是low dropout regulator,意為低壓差線性穩(wěn)壓器,是相對(duì)于傳統(tǒng)的線性穩(wěn)壓器來說的。目前的LDO芯片中,由于輸出過壓電路不存在導(dǎo)致在輸出有過壓時(shí),輸出電壓過高導(dǎo)致后級(jí)電路燒毀,存在電路整體燒毀的風(fēng)險(xiǎn)。
【發(fā)明內(nèi)容】
[0003]為了克服上述現(xiàn)有技術(shù)的缺點(diǎn),本發(fā)明的目的在于提供一種輸出過壓保護(hù)電路,其主要原理是利用電阻分壓特性和比較器的特性、非門的反向作用。
[0004]為了實(shí)現(xiàn)上述目的,本發(fā)明采用的技術(shù)方案是:
[0005]一種輸出過壓保護(hù)電路,包括:
[0006]接在LDO芯片的Vin端與EN端的電阻Rl ;
[0007]接在LDO芯片的EN端與GND端的并聯(lián)的電阻R2和電容C2 ;
[0008]接在LDO芯片的Vout端與FB端的電阻R3;
[0009]接在LDO芯片的FB端與GND端的電阻R4 ;
[0010]接在LDO芯片的Vout端與GND端的電容Cl ;
[0011]其特征在于,
[0012]LDO芯片的Vout端接電阻R5的一端,電阻R5的的另一端接電阻R6和運(yùn)放Ul的正相端,電阻R6的另一端接地,運(yùn)放Ul的反相端接Vref,運(yùn)放Ul的輸出端接非門U2的輸入端,非門U2的輸出端接二極管Dl的陰極,二極管Dl的陽極接LDO芯片的EN端。
[0013]與現(xiàn)有技術(shù)相比,本發(fā)明采用分壓電阻的方式和比較器、非門的反向,使得輸出電壓必須低于一定門限才能工作,避免了輸出電壓過高燒毀后級(jí)電路的風(fēng)險(xiǎn)。
【附圖說明】
[0014]圖1是本發(fā)明結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0015]下面結(jié)合附圖和實(shí)施例詳細(xì)說明本發(fā)明的實(shí)施方式。
[0016]如圖1所示,一種輸出過壓保護(hù)電路,包括:接在LDO芯片的Vin端與EN端的電阻Rl ;接在LDO芯片的EN端與GND端的并聯(lián)的電阻R2和電容C2 ;接在LDO芯片的Vout端與FB端的電阻R3;接在LDO芯片的FB端與GND端的電阻R4 ;接在LDO芯片的Vout端與GND端的電容Cl。LDO芯片的Vout端接電阻R5的一端,電阻R5的的另一端接電阻R6和運(yùn)放Ul的正相端,電阻R6的另一端接地,運(yùn)放Ul的反相端接Vref,運(yùn)放Ul的輸出端接非門U2的輸入端,非門U2的輸出端接二極管Dl的陰極,二極管Dl的陽極接LDO芯片的EN端。
[0017]本方案中R5和R6組成分壓電路,當(dāng)Vout高于Vref* (R5+R6)/R6時(shí),比較器輸出高電平,經(jīng)過非門反向后,輸出低電平,拉低電源的EN管教,電源關(guān)閉輸出,保護(hù)后級(jí)電路。
[0018]當(dāng)Vout低于Vref* (R5+R6)/R6時(shí),比較器輸出低電平,經(jīng)過非門反向后,輸出高電平,二極管截止,不影響EN管教電平,電源正常啟動(dòng)和正常工作。
【主權(quán)項(xiàng)】
1.一種輸出過壓保護(hù)電路,包括: 接在LDO芯片的Vin端與EN端的電阻Rl ; 接在LDO芯片的EN端與GND端的并聯(lián)的電阻R2和電容C2 ; 接在LDO芯片的Vout端與FB端的電阻R3; 接在LDO芯片的FB端與GND端的電阻R4 ; 接在LDO芯片的Vout端與GND端的電容Cl ; 其特征在于, LDO芯片的Vout端接電阻R5的一端,電阻R5的的另一端接電阻R6和運(yùn)放Ul的正相端,電阻R6的另一端接地,運(yùn)放Ul的反相端接Vref,運(yùn)放Ul的輸出端接非門U2的輸入端,非門U2的輸出端接二極管Dl的陰極,二極管Dl的陽極接LDO芯片的EN端。
【專利摘要】一種輸出過壓保護(hù)電路,包括:接在LDO芯片的Vin端與EN端的電阻R1;接在LDO芯片的EN端與GND端的并聯(lián)的電阻R2和電容C2;接在LDO芯片的Vout端與FB端的電阻R3;接在LDO芯片的FB端與GND端的電阻R4;接在LDO芯片的Vout端與GND端的電容C1。LDO芯片的Vout端接電阻R5的一端,電阻R5的另一端接電阻R6和運(yùn)放U1的正相端,電阻R6的另一端接地,運(yùn)放U1的反相端接Vref,運(yùn)放U1的輸出端接非門U2的輸入端,非門U2的輸出端接二極管D1的陰極,二極管D1的陽極接LDO芯片的EN端,本發(fā)明避免了輸出電壓過高燒毀后級(jí)電路的風(fēng)險(xiǎn)。
【IPC分類】H02H3-20
【公開號(hào)】CN104682340
【申請(qǐng)?zhí)枴緾N201310633004
【發(fā)明人】沈建榮
【申請(qǐng)人】西安國龍竹業(yè)科技有限公司
【公開日】2015年6月3日
【申請(qǐng)日】2013年11月28日