專(zhuān)利名稱(chēng):奇數(shù)因子分頻器和根據(jù)分頻器輸出信號(hào)操作的90度分相器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種按奇數(shù)除法因子操作的分頻器,尤其涉及一種產(chǎn)生占空率為1/2的分頻輸出信號(hào)的奇數(shù)因子分頻器,并且涉及一種按這種分頻器產(chǎn)生的輸出信號(hào)工作的90°分相器。
背景技術(shù):
在已有技術(shù)中,奇數(shù)因子分頻器類(lèi)型是眾所周知的,多個(gè)主輔D型觸發(fā)器(下稱(chēng)MSD-FF)能級(jí)聯(lián)在一起以公共時(shí)鐘信號(hào)操作,產(chǎn)生的最后輸出信號(hào)的頻率等于時(shí)鐘信號(hào)頻率除以某一奇數(shù)。
首先簡(jiǎn)單說(shuō)明一下MSD-FF操作。圖6A示出主D型鎖存器9和輔D型鎖存器10,二者級(jí)聯(lián)構(gòu)成MSD-FF。圖6B是該MSD-FF操作的時(shí)序圖,圖6C、6D分別為主、輔D型鎖存器9與10的真值表。如圖6C的真值表所示,在主D型鎖存器9的/G端處于L電平時(shí),D端輸入信號(hào)呈現(xiàn)為Q端輸出,即為信號(hào)MQ。當(dāng)主D型鎖存器/G端處于H電平時(shí),Q端輸出保持不變(本文中用/符號(hào)表示邏輯非符號(hào))。在輔D型鎖存器如圖6D真值表所示的情況下,當(dāng)G端為H電平時(shí),加到D輸入端的信號(hào)電平呈現(xiàn)在Q輸出端,而當(dāng)G端為L(zhǎng)電平時(shí),Q端輸出電平不變。結(jié)果,在主輔D型鎖存器級(jí)聯(lián)構(gòu)成MSD-FF的情況下,當(dāng)時(shí)鐘信號(hào)(CK)上升沿出現(xiàn)時(shí),加到觸發(fā)器D輸入端的輸入信號(hào)電平就出現(xiàn)在觸發(fā)器Q輸出端,而當(dāng)時(shí)鐘信號(hào)后繼的上升沿出現(xiàn)時(shí),Q輸出端電平不變。
圖7示出除法因子為(2n+1)的已有技術(shù)奇數(shù)因子分頻器的結(jié)構(gòu),其中n為自然數(shù)。如圖所示,(n-1)級(jí)MSD-FF級(jí)聯(lián),對(duì)各級(jí)加同樣的時(shí)鐘信號(hào)。得到的D端輸入信號(hào)與末級(jí)MSD-FF的Q端輸出信號(hào)的邏輯非和作為或非門(mén)11的輸出信號(hào),把它作為輸入信號(hào)加給始級(jí)MSD-FF的D端。末級(jí)MSD-FF的Q端輸出構(gòu)成分頻器的最后輸出信號(hào)。
下面把一分頻電路稱(chēng)為“因子N分頻器”,該分頻電路的輸出信號(hào)的頻率為作為時(shí)鐘信號(hào)提供的信號(hào)頻率的1/N,N為自然數(shù)。
下面描述這種已有技術(shù)奇數(shù)因子分頻器的操作情況,為簡(jiǎn)化起見(jiàn),假定n為1(N=2n+1),即作1/3分頻。這種情況的電路結(jié)構(gòu)如圖8所示,有兩級(jí)MSD-FF1和MSD-FF2,結(jié)合在一起的或非門(mén)導(dǎo)出這些觸發(fā)器Q端輸出信號(hào)的邏輯非和。為便于同下述的電路結(jié)構(gòu)作比較,圖示各MSD-FF由主輔D型鎖存器構(gòu)成。
利用圖9的時(shí)序圖描述操作,假定起初各MSD-FF的Q輸出端均為L(zhǎng)電平,故或非門(mén)輸出信號(hào)處于H電平。在該狀態(tài)中,當(dāng)時(shí)鐘信號(hào)CK接著由H變?yōu)長(zhǎng)電平時(shí),MSD-FF1第一級(jí)的輸出信號(hào)M1就變?yōu)镠電平。然后,當(dāng)時(shí)鐘信號(hào)CK由L變?yōu)镠電平時(shí),MSD-FF1第二級(jí)的輸出信號(hào)S1則變?yōu)镠電平,故或非門(mén)輸出變?yōu)長(zhǎng)電平。此時(shí),MSD-FF1的主D型鎖存器處于這種狀態(tài),因而Q輸出端狀態(tài)保持存貯,信號(hào)M1保持H電平。接下來(lái),當(dāng)時(shí)鐘信號(hào)CK返回L電平時(shí),維持信號(hào)S1的H電平狀態(tài),信號(hào)M2(MSD-FF2第一級(jí)輸出)變?yōu)镠電平。當(dāng)時(shí)鐘信號(hào)CK再變H電平時(shí),信號(hào)S1變?yōu)長(zhǎng)電平,而輸出信號(hào)OUT(MSD-FF2第二級(jí)產(chǎn)生)變?yōu)镠電平。在下一次時(shí)鐘信號(hào)CK變L電平時(shí),就返回上述的初始狀態(tài)。以后,重復(fù)執(zhí)行上述一系列操作。輸出信號(hào)OUT的占空率為1/3。在圖7所示1/(2n+1)分頻器中,輸出信號(hào)OUT的占空率為n/(2n+1)。
在有些場(chǎng)合中,在移動(dòng)無(wú)線電設(shè)備中用于調(diào)制與解調(diào)的本振信號(hào),通過(guò)對(duì)頻率合成器等信號(hào)源產(chǎn)生的信號(hào)分頻而得到。在作正交調(diào)制與正交解調(diào)時(shí),不用單一的本振信號(hào),必須使用一對(duì)相位差為90度的信號(hào)。為簡(jiǎn)化描述,下面把一高頻信號(hào)稱(chēng)為本振信號(hào),該高頻信號(hào)通過(guò)分頻與移相操作,得到一對(duì)在無(wú)線電設(shè)備中用于正交調(diào)制與解調(diào)的信號(hào)。
圖10A示出一例由主D型鎖存器12與13構(gòu)成的因子2分頻器,它被用作分相電路產(chǎn)生這樣一對(duì)相位差90度的信號(hào),而圖10B是圖10A電路工作的時(shí)序圖。相位差90°的輸出信號(hào)分別定為MQ與SQ。從時(shí)序圖可知,為保證信號(hào)MQ、SQ正確地相差90°,輸入信號(hào)CK(即在上述移動(dòng)無(wú)線電設(shè)備情況下,為本振信號(hào))的占空率必須為1/2。
例如,假定本振信號(hào)的頻率是調(diào)制頻率的6倍,為獲得施加給圖10A分相電路合適的時(shí)鐘信號(hào)頻率,應(yīng)把本振信號(hào)頻率除以3。利用已有技術(shù)類(lèi)型的因子3分頻器,輸出信號(hào)的占空率為1/3,若要把該輸出信號(hào)應(yīng)用于圖10A形式的90°分相電路,就無(wú)法得到一對(duì)相位差正確地為90°的輸出信號(hào)。
再者,若本振信號(hào)的頻率為調(diào)制頻率的2×(2n+1)倍,而且準(zhǔn)備使用已有技術(shù)類(lèi)型的1/(2n+1)因子分頻器,則得到的輸出信號(hào)的占空率為n/(2n+1),這樣,若把這種信號(hào)提供起分相電路作用的因子2分頻電路,無(wú)法得到成對(duì)相位差正確地為90°的輸出信號(hào)。
從以上情況可知,由于已有技術(shù)類(lèi)型的奇數(shù)因子分頻器產(chǎn)生的輸出信號(hào)的占空率不是1/2,所以不能直接在分相電路的因子2分頻器中使用這種輸出信號(hào)。若要求使用這種輸出信號(hào),則必須用某種方法補(bǔ)償該信號(hào)的占空率,或以某種方式對(duì)分相電路產(chǎn)生的輸出信號(hào)作相位補(bǔ)償。如果這樣做了,則由于移動(dòng)無(wú)線電設(shè)備中執(zhí)行調(diào)制與解調(diào)的頻率一般在幾百兆赫茲范圍內(nèi),將大大提高設(shè)備的功耗。還有,電路規(guī)模將變大,當(dāng)電路用IC(集成電路)實(shí)現(xiàn)時(shí),制造成本會(huì)增大。
為避免以上問(wèn)題,日本專(zhuān)利No.平6-216761中提出了一種方案,其提出的奇數(shù)因子分頻器可產(chǎn)生占空率為1/2的輸出信號(hào)。圖11示出該已有技術(shù)電路的結(jié)構(gòu)。如圖所示,它與圖7的已有技術(shù)電路的區(qū)別在于,該電路配有附加的或門(mén)14,可得到末級(jí)MSD-FF(n-1)主D型鎖存器Q端輸出信號(hào)與該MSD-FF輔D型鎖存器Q端輸出信號(hào)的邏輯和?;蜷T(mén)14的輸出信號(hào)構(gòu)成該奇數(shù)因子分頻器的最終輸出信號(hào)。
以下對(duì)n為1,即因子3分頻器描述這種修改型奇數(shù)因子分頻器的操作,結(jié)構(gòu)如圖12所示。這里由或門(mén)得到MSD-FF2主D型鎖存器Q端輸出信號(hào)M2與MSD-FF2輔D型鎖存器Q端輸出信號(hào)S2的邏輯和,或門(mén)14產(chǎn)生的輸出信號(hào)構(gòu)成該分頻器的最終輸出信號(hào)。可以理解,附加的或門(mén)14是與圖8所示已有技術(shù)分頻電路不同的唯一特征。
參照?qǐng)D13的時(shí)序圖描述操作狀況。假定各MSD-FF的每個(gè)Q端輸出信號(hào)為L(zhǎng)電平,或非門(mén)輸出將處于H電平。當(dāng)輸入時(shí)鐘信號(hào)CK接著從H變?yōu)長(zhǎng)電平時(shí),MSD-FF1第一級(jí)的輸出信號(hào)M1變?yōu)镠電平,而當(dāng)信號(hào)CK再變?yōu)镠電平時(shí),MSD-FF1第二級(jí)的輸出信號(hào)S1就變?yōu)镠電平,結(jié)果,或非門(mén)輸出變?yōu)長(zhǎng)電平。在該狀態(tài)中,MSD-FF1主D型鎖存器處于這樣的模式,即當(dāng)時(shí)鐘信號(hào)出現(xiàn)L到H轉(zhuǎn)換時(shí),其Q端輸出電平保持不變,使信號(hào)M1保持為H電平。在信號(hào)CK下一次作H到L電平轉(zhuǎn)換時(shí),信號(hào)S1保持H電平,信號(hào)M2變?yōu)镠電平。當(dāng)信號(hào)CK接著返回H電平時(shí),信號(hào)S2變成H電平。下一次信號(hào)CK變?yōu)镠電平,恢復(fù)初始狀態(tài),以后就重復(fù)上述的操作。由于或門(mén)得到相位上與輸入時(shí)鐘信號(hào)CK相差1/2周期的信號(hào)的邏輯和,所以輸出信號(hào)OUT的占空率為1/2。同樣地,在圖11的(2n+1)因子分頻器中,輸出信號(hào)的占空率也是1/2。
然而,上述類(lèi)型的已有技術(shù)奇數(shù)因子分頻器雖能產(chǎn)生占空率為1/2的輸出信號(hào),但由于邏輯門(mén)數(shù)量大,若將這種電路用于對(duì)移動(dòng)無(wú)線電設(shè)備的本振信號(hào)操作,即用于向分相電路提供輸入信號(hào)而獲得上述正交調(diào)制與解調(diào)使用的輸出信號(hào),就會(huì)出現(xiàn)耗電過(guò)量、電路規(guī)模增大和制造成本增加等問(wèn)題。再者,由于應(yīng)用這種分頻器的移動(dòng)無(wú)線電設(shè)備增大了功耗,將出現(xiàn)設(shè)備用于交談模式或等待模式的時(shí)間縮短的問(wèn)題。
發(fā)明內(nèi)容
本發(fā)明的目的在于克服上述已有技術(shù)存在的問(wèn)題,通過(guò)提供一種其輸出信號(hào)具有1/2占空率的奇數(shù)因子分頻器,可以使分頻器的電路規(guī)模做得很小,耗電很少。
為實(shí)現(xiàn)上述目的,本發(fā)明提供的奇數(shù)因子分頻器由多個(gè)級(jí)聯(lián)的以同一時(shí)鐘信號(hào)操作的MSD-FF組成,各MSD-FF由級(jí)聯(lián)的主輔D型鎖存器構(gòu)成,主D型鎖存器與時(shí)鐘信號(hào)同步,而輔D型鎖存器與反相的時(shí)鐘信號(hào)同步。該分頻器還包括一個(gè)產(chǎn)生輸出信號(hào)的或非門(mén),輸出信號(hào)代表多個(gè)級(jí)聯(lián)的MSD-FF末級(jí)主D型鎖存器Q端輸出與末級(jí)MFD-FF輔D型鎖存器Q端輸出的邏輯非和,或非門(mén)輸出信號(hào)加到多個(gè)級(jí)聯(lián)MSD-FF始級(jí)MSD-FF主D型鎖存器的D輸入端?;蚍情T(mén)產(chǎn)生的輸出信號(hào)構(gòu)成該分頻器的最終輸出信號(hào)。這種電路可以構(gòu)成一種電路規(guī)模小、耗電省的奇數(shù)因子分頻器,同時(shí)能提供占空率為1/2的輸出信號(hào)。
圖1是奇數(shù)因子分頻器第一實(shí)施例的電路圖;圖2是構(gòu)成因子3分頻器的第一實(shí)施例的電路圖;圖3是圖2因子3分頻器的操作時(shí)序圖;圖4是第二實(shí)施例電路圖,這是一種分相電路,用圖2分頻器產(chǎn)生的分頻本振信號(hào)操作;圖5是描述圖4電路操作的時(shí)序圖;圖6A是MSD-FF結(jié)構(gòu)的電路圖,圖6B是相應(yīng)的時(shí)序圖,圖6C、6D分別是構(gòu)成圖6A中MSD-FF的主輔D型鎖存器的真值表;圖7是一例已有技術(shù)(2n+1)因子分頻器的電路圖;圖8是圖7中構(gòu)成因子3分頻器的分頻器的電路圖;圖9是表示圖8中已有技術(shù)因子3分頻器操作的時(shí)序圖;
圖10A是構(gòu)成為因子2分頻器的分相電路的電路圖,圖10B是對(duì)應(yīng)的時(shí)序圖;圖11是一例已有技術(shù)因子(2n+1)分頻器的電路圖,能產(chǎn)生占空率為1/2的輸出信號(hào);圖12是構(gòu)成因子3分頻器的圖11分頻器的電路圖;和圖13是表示圖12中已有技術(shù)因子3分頻器操作的時(shí)序圖。
具體實(shí)施例方式
下面參照?qǐng)D1-5描述本發(fā)明諸實(shí)施例。
第一實(shí)施例第一實(shí)施例是一個(gè)奇數(shù)因子分頻器,產(chǎn)生的輸出信號(hào)表示一連串級(jí)聯(lián)的MSD-FF中末級(jí)MSD-FF主輔D型鎖存各自Q端輸出信號(hào)的或非功能(即邏輯非和),輸出信號(hào)加到首級(jí)MSD-FF的D輸入端,同時(shí)還構(gòu)成該分頻器的最終輸出信號(hào)。
圖1是表示第一實(shí)施例(因子(2n+1)分頻器)電路結(jié)構(gòu)的框圖。圖1中,MSD-FF1和MSD-FF(n-1)分別是多個(gè)級(jí)聯(lián)的MSD-FF的首級(jí)與末級(jí)。該電路對(duì)外部源提供給輸入端2的時(shí)鐘信號(hào)CK作分頻,在輸出端1得到最終輸出信號(hào)OUT。標(biāo)號(hào)3指或非門(mén)。該奇數(shù)因子分頻器與圖7中已有技術(shù)奇數(shù)因子分頻器兩個(gè)不同的基本特征如下(a)利用該實(shí)施例,或非門(mén)3得到一個(gè)表示末級(jí)MSD-FF主D型鎖存器Q端輸出信號(hào)與末級(jí)MSD-FF輔D型鎖存器Q端輸出的或非功能的信號(hào),并把它加到多個(gè)級(jí)聯(lián)MSD-FF首級(jí)D輸入端(即加到首級(jí)MSD-FF主D型鎖存器D輸入端),和(b)把或非門(mén)3的輸出信號(hào)加到輸出端1,構(gòu)成分頻器的最終輸出信號(hào)OUT。
圖2示出第一實(shí)施例構(gòu)成為因子3分頻器時(shí)的結(jié)構(gòu),它與圖8中已有技術(shù)因子3分頻器的差別在于,或非門(mén)3得到的表示第二級(jí)MSD-FF2主D型鎖存器的Q端輸出信號(hào)與MSD-FF2輔D型鎖存器的Q端輸出的或非功能的信號(hào),而且或非門(mén)3的輸出信號(hào)構(gòu)成因子3分頻器的最終輸出信號(hào)。
圖3是描述該因子3分頻器操作的時(shí)序圖。
參照?qǐng)D3,操作情況如下,信號(hào)標(biāo)記M1、M2、S1分別具有上述圖8中已有技術(shù)例子中同樣的含義。S2指MSD-FF2輔D型鎖存器的Q輸出信號(hào)。首先,假定這兩個(gè)MSD-FF各自的Q端輸出起初都處于L電平,于是在該狀態(tài)中,構(gòu)成最終輸出信號(hào)OUT的或非門(mén)3的輸出為H電平。接著,在時(shí)鐘信號(hào)CK從H到L電平的第一次轉(zhuǎn)換時(shí),信號(hào)M1變成H電平,而在信號(hào)CK從L到H電平的后繼轉(zhuǎn)換時(shí),信號(hào)S1變成H電平。當(dāng)信號(hào)CK再變成L電平時(shí),信號(hào)S1保持H電平,而信號(hào)M2變?yōu)镠電平,結(jié)果輸出信號(hào)OUT變成L電平。在信號(hào)CK接著變?yōu)镠電平時(shí),信號(hào)S1變成L電平,同時(shí)信號(hào)S2變成H電平。當(dāng)信號(hào)CK然后變成L電平又變成H電平時(shí),則返回上述的初始狀態(tài),信號(hào)OUT處于H電平。以后反復(fù)作上述的操作順序。由圖3可知,輸出信號(hào)OUT的占空率為1/2。
以同樣的方法,在圖1的因子(2n+1)分頻器場(chǎng)合中,輸出信號(hào)OUT的占空率也為1/2。
這樣,運(yùn)用上述的第一實(shí)施例,得到的信號(hào)表示末級(jí)MSD-FF主D型鎖存器Q端輸出信號(hào)和末級(jí)MSD-FF輔D型鎖存器Q端輸出信號(hào)的邏輯非和,并把得到的該信號(hào)加到首級(jí)MSD-FF的D輸入端。此外,該得到的信號(hào)構(gòu)成分頻器的最終輸出信號(hào)。因此,除了MSD-FF外,由于只需要配用單個(gè)邏輯門(mén),電路規(guī)模很小,可以減少分頻器的總耗電量。這樣,當(dāng)例如以移動(dòng)無(wú)線電設(shè)備中供調(diào)制與解調(diào)使用的本振信號(hào)使這種奇數(shù)因子分頻器操作時(shí),該設(shè)備的電池使用壽命能得以延長(zhǎng),即可以延長(zhǎng)該設(shè)備進(jìn)行電話通話或保持呼叫等待狀態(tài)的持續(xù)時(shí)間。
第二實(shí)施例本發(fā)明的第二實(shí)施例,把奇數(shù)因子分頻器的輸出信號(hào)作為時(shí)鐘信號(hào)加到90°分相電路,后者構(gòu)成單個(gè)MSD-FF,輔D型鎖存器的反相Q輸出加到主D型鎖存器的D輸入端,如以上參照?qǐng)D10A所描述的那樣。該MSD-FF的主輔D型鎖存器各自的Q端輸出信號(hào)構(gòu)成分相電路的兩個(gè)最終輸出信號(hào)。
圖4示出第二實(shí)施例的結(jié)構(gòu),為了簡(jiǎn)化描述,假設(shè)使用了本發(fā)明第一實(shí)施例的因子3分頻器。假定該電路應(yīng)用于移動(dòng)無(wú)線電設(shè)備等無(wú)線電設(shè)備,而且加到因子3分頻器的時(shí)鐘信號(hào)是本振信號(hào),即頻率為兩個(gè)相位相差90°的正交調(diào)制/解調(diào)信號(hào)中每個(gè)信號(hào)所需頻率三倍的信號(hào)。如圖所示,從因子3分頻器得到的輸出信號(hào)加到分相電路,后者用主輔D型鎖存器8與7組成的MSD-FF6構(gòu)成。輔D型鎖存器7的反相(/Q)輸出加到主D型鎖存器8的D輸入端,而主輔D型鎖存器8與7的Q端的輸出信號(hào)MQ、SQ作為相位差為90°的所需成對(duì)信號(hào)分別加到輸出端4、5。
圖5是圖4電路的操作時(shí)序圖。由圖5可知,由于提供給90°分相電路的時(shí)鐘信號(hào)(即或非門(mén)3的輸出信號(hào))的占空率為1/2,所以該90°分相電路的兩個(gè)輸出信號(hào)在相位上相互正好相差90°。因此,不必用附加的電路元件來(lái)校正提供給分相電路的時(shí)鐘信號(hào)的占空率,或?qū)Ψ窒嚯娐返妮敵鲂盘?hào)作相位校正,所以電路規(guī)模很小,并且減小了耗電量。這樣,在必須更換電池之前,利用這種電路獲得正交調(diào)制與解調(diào)信號(hào)的移動(dòng)無(wú)線電設(shè)備,可以延長(zhǎng)使用持續(xù)時(shí)間。
雖然以上對(duì)應(yīng)用因子3分頻器的情況作了描述,但是對(duì)利用本振信號(hào)操作的因子(2n+1)分頻器通常能取得同樣的結(jié)果,其中n為自然數(shù)。
權(quán)利要求
1.一種奇數(shù)因子分頻器,其特征在于包括多個(gè)級(jí)聯(lián)連接、以同一時(shí)鐘信號(hào)操作的主輔D型觸發(fā)器,每個(gè)主輔D型觸發(fā)器由級(jí)聯(lián)的主D型鎖存器和輔D型鎖存器構(gòu)成,所述主D型鎖存器與時(shí)鐘信號(hào)同步,所述輔D型鎖存器與反相時(shí)鐘信號(hào)同步;產(chǎn)生輸出信號(hào)的或非門(mén),所述輸出信號(hào)表示所述級(jí)聯(lián)的多個(gè)主輔D型觸發(fā)器中末級(jí)主D型鎖存器Q端輸出與所述末級(jí)輔D型鎖存器Q端輸出的邏輯非和;把所述或非門(mén)輸出信號(hào)提供給所述級(jí)聯(lián)的多個(gè)主輔D型觸發(fā)器中初始級(jí)主輔D型觸發(fā)器的主D型鎖存器D輸入端的裝置;和將所述或非門(mén)輸出信號(hào)作為所述分頻器最終輸出信號(hào)輸出的裝置。
2.一種90°分相電路,其特征在于包括主輔D型觸發(fā)器,它根據(jù)權(quán)利要求1所述的奇數(shù)因子分頻器產(chǎn)生的最終輸出信號(hào)構(gòu)成的時(shí)鐘信號(hào)工作;把所述主輔D型觸發(fā)器中輔D型鎖存器的反相Q端輸出接至其主D型鎖存器D輸入端的裝置;把所述主輔D型鎖存器各自的Q端輸出信號(hào)作為所述90°分相電路最終輸出信號(hào)而輸出的裝置。
3.一種分頻器方法,其特征在于包括下述步驟執(zhí)行分頻操作,即把外部得到的信號(hào)作為時(shí)鐘信號(hào)提供給由多個(gè)級(jí)聯(lián)的主輔D型觸發(fā)器組成的電路,每個(gè)主輔D型觸發(fā)器與該時(shí)鐘信號(hào)同步,每個(gè)主輔D型觸發(fā)器由級(jí)聯(lián)的主輔D型鎖存器構(gòu)成,主D型鎖存器與時(shí)鐘信號(hào)同步,輔D型鎖存器與反相時(shí)鐘信號(hào)同步;通過(guò)下述獲取邏輯非和信號(hào),即對(duì)或非門(mén)輸入所述級(jí)聯(lián)的多個(gè)主輔D型觸發(fā)器中末級(jí)主輔D型鎖存器的Q端輸出;和把所述邏輯非和信號(hào)加到所述級(jí)聯(lián)的多個(gè)主輔D型觸發(fā)器中初始級(jí)的主輔D型觸發(fā)器的主D型鎖存器D輸入端,并把所述邏輯非和信號(hào)作為最終輸出信號(hào)加以輸出。
4.一種移動(dòng)無(wú)線電設(shè)備,其特征在于包含如權(quán)利要求2所述的90°分相器。
全文摘要
本發(fā)明揭示一種產(chǎn)生占空率為1/2的最終輸出信號(hào)的奇數(shù)因子分頻器,它由多個(gè)級(jí)聯(lián)的MSD-FF組成,根據(jù)一公共時(shí)鐘信號(hào)操作,運(yùn)用單個(gè)或非門(mén)(3)獲得一信號(hào),該信號(hào)表示主輔D型鎖存器各自Q端邏輯輸出的邏輯非和,所述主輔D型鎖存器構(gòu)成多個(gè)級(jí)聯(lián)MSD-FF的末級(jí)MSD-FF(MSD-FF(n-1)),或非門(mén)的輸出信號(hào)加到首級(jí)MSD-FF(MSD-FF1)的D輸入端,同時(shí)將它作為分頻器的最終輸出信號(hào)提供給輸出端(1)。由于使用了數(shù)量最少的電路單元,所以整個(gè)電路規(guī)模很小,耗電省。
文檔編號(hào)H03K21/00GK1387322SQ02120000
公開(kāi)日2002年12月25日 申請(qǐng)日期2002年5月17日 優(yōu)先權(quán)日2001年5月18日
發(fā)明者平野俊介 申請(qǐng)人:松下電器產(chǎn)業(yè)株式會(huì)社