專利名稱:羅蘭時(shí)間編碼發(fā)射控制器的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型屬于能對(duì)全信息時(shí)間進(jìn)行編碼技術(shù)領(lǐng)域,具體涉及到羅蘭時(shí)間編碼發(fā)射控制器。
背景技術(shù):
現(xiàn)有羅蘭C發(fā)射系統(tǒng)中,定時(shí)器和發(fā)射機(jī)形成羅蘭C脈沖和脈沖組,工作原子鐘保障脈沖起點(diǎn)與地方協(xié)調(diào)世界時(shí)嚴(yán)格同步,從而提供授時(shí)功能。但發(fā)射的信號(hào)格式和內(nèi)容中沒有時(shí)間編碼信息,給用戶定時(shí)和使用造成不便。
在二十世紀(jì)八十年代,人們提出并實(shí)現(xiàn)了對(duì)正常羅蘭C信號(hào)脈沖進(jìn)行附加調(diào)制的方法和技術(shù)。應(yīng)用該技術(shù),可達(dá)到利用羅蘭C信道資源實(shí)現(xiàn)數(shù)據(jù)通信的目的。該技術(shù)可通過在定時(shí)器內(nèi)增加一個(gè)調(diào)制器來實(shí)現(xiàn)。但該附加調(diào)制技術(shù),沒有考慮脈沖組起始位置與時(shí)間歷元的相關(guān)性,不能直接用來發(fā)播時(shí)間編碼。改進(jìn)羅蘭C發(fā)射系統(tǒng),使之具有發(fā)射正確的時(shí)間編碼的能力是本實(shí)用新型要解決的技術(shù)問題。其主要任務(wù)包括對(duì)十進(jìn)制全時(shí)間信息進(jìn)行編碼,以及準(zhǔn)確控制時(shí)間編碼信息幀送入發(fā)射機(jī)定時(shí)器的幀頭位置。
發(fā)明內(nèi)容
本實(shí)用新型所要解決的技術(shù)問題以及解決其技術(shù)問題所采用的技術(shù)方案是它包括時(shí)間編碼電路,該電路的輸入端接鐘房控制器的輸出電路,它包括糾錯(cuò)編碼器,該電路的輸入端接時(shí)間編碼電路,它還包括同步發(fā)射控制電路,輸入端接糾錯(cuò)編碼器和定時(shí)器的輸出端以及鐘房控制器、輸出端接定時(shí)器的輸入端。
本實(shí)用新型的時(shí)間編碼電路包括六個(gè)編碼器和六個(gè)移位寄存器,六個(gè)編碼器的輸入端分別接接鐘房控制器的年、月、日、時(shí)、分、秒的輸出電路,六個(gè)移位寄存器的輸入端分別接六個(gè)編碼器的輸出端、輸出端接糾錯(cuò)編碼器;所說的同步發(fā)射控制電路包括分頻器、觸發(fā)器、鎖存器,分頻器的輸入端接定時(shí)器的輸出端,觸發(fā)器的輸入端接分頻器和鐘房控制器,鎖存器的輸入端接糾錯(cuò)編碼器和觸發(fā)器、輸出端接定時(shí)器的輸入端。
本實(shí)用新型的六個(gè)編碼器的電路完全相同,六個(gè)移位寄存器的電路完全相同。
本實(shí)用新型的編碼器包括兩個(gè)型號(hào)相同的集成電路U1和集成電路U2,集成電路U1和集成電路U2的輸入端接鐘房控制器的時(shí)間輸出電路,集成電路U1和集成電路U2的輸出端接移位寄存器。
本實(shí)用新型把十進(jìn)制的全信息時(shí)間轉(zhuǎn)換為二進(jìn)制序列形式的時(shí)間編碼,編碼后的并行二進(jìn)制數(shù)通過移位寄存器轉(zhuǎn)換為適合糾錯(cuò)編碼的二進(jìn)制序列。同步發(fā)射控制電路控制時(shí)間編碼信息幀送入調(diào)制器的起始位置,保證在連續(xù)發(fā)射時(shí),時(shí)間編碼信息幀的內(nèi)容與附加調(diào)制脈沖組的實(shí)際時(shí)序始終一致。本實(shí)用新型向羅蘭C用戶提供時(shí)間編碼信息,可以降低接收過程的復(fù)雜性,提高羅蘭C定時(shí)的直觀性和自動(dòng)化程度。通過對(duì)時(shí)間信息編碼和嚴(yán)格對(duì)齊信息幀時(shí)間位置,可方便而準(zhǔn)確地實(shí)現(xiàn)羅蘭C時(shí)碼信息的發(fā)射控制。
圖1是本實(shí)用新型的電氣原理方框圖。
圖2是本實(shí)用新型的電子線路原理圖。
具體實(shí)施方式
以下結(jié)合附圖和實(shí)施例對(duì)本實(shí)用新型進(jìn)一步詳細(xì)說明,但本實(shí)用新型不限于這些實(shí)施例。
圖1是本實(shí)用新型的電氣原理方框圖,參見圖1。本實(shí)用新型是由六個(gè)編碼器、六個(gè)移位寄存器、糾錯(cuò)編碼器、分頻器、觸發(fā)器、鎖存器連接構(gòu)成,其中編碼器與移位寄存器連接成時(shí)間編碼電路,分頻器、觸發(fā)器、鎖存器連接成同步發(fā)射控制電路。在圖1中,年、月、日、時(shí)、分、秒時(shí)間信息以十進(jìn)制形式輸入編碼器,編碼器將之轉(zhuǎn)換為BCD碼,該序列輸入移位寄存器,移位寄存器輸出每7位一組的二進(jìn)制序列給糾錯(cuò)編碼器,糾錯(cuò)碼編碼器將輸入的編碼序列輸出到鎖存器,由發(fā)射機(jī)輸出的GR工脈沖序列經(jīng)分頻器分頻后與TOC0脈沖觸發(fā)觸發(fā)器,一旦兩脈沖列嚴(yán)格對(duì)齊觸發(fā)器就輸出控制脈沖給鎖存器片選段,鎖存器選通后輸出編碼信息輸出給發(fā)射機(jī),從而實(shí)現(xiàn)時(shí)間信息幀與TOC0脈沖嚴(yán)格對(duì)齊。
在圖2中,圖中給出了一個(gè)時(shí)間編碼電路的電子線路原理圖,表示時(shí)間年的時(shí)間編碼電路,表示時(shí)間月、日、時(shí)、分、秒的時(shí)間編碼電路與表示時(shí)間年的時(shí)間編碼電路相同。表示時(shí)間年的時(shí)間編碼電路包括編碼器和移位寄存器,本實(shí)施例的編碼器由集成電路U1、集成電路U2連接構(gòu)成,集成電路U1、集成電路U2的型號(hào)為74LS147,集成電路U1和集成電路U2的1~9端通過總線接鐘房控制器的年的輸出電路,集成電路U1和集成電路U2的A~D端分別接移位寄存器。本實(shí)施例的移位寄存器由集成電路U3構(gòu)成,集成電路U3的型號(hào)為MC14021,集成電路U3的時(shí)鐘端CLK接鐘房控制器的時(shí)鐘信號(hào)、PI-1~PI-4端接集成電路U1的A~D端、PI-5~PI-8端接集成電路U2的A~D端、輸出端Q8接糾錯(cuò)編碼器。
本實(shí)施例的糾錯(cuò)編碼器由集成電路U4構(gòu)成,集成電路U4的型號(hào)為TQ144。集成電路U4的D0端接集成電路U3的Q8端,集成電路U4的D1~D5端分別接月、日、時(shí)、分、秒的時(shí)間編碼電路,其連接關(guān)系同集成電路U4與年的時(shí)間編碼電路相同,集成電路U4的P0~P6端通過總線接同步發(fā)射控制電路。
本實(shí)施例的同步發(fā)射控制電路由分頻器、觸發(fā)器、鎖存器連接構(gòu)成。分頻器由集成電路U7構(gòu)成,觸發(fā)器由集成電路U6、集成電路U8、集成電路U9連接構(gòu)成,鎖存器由集成電路U5構(gòu)成,集成電路U5的型號(hào)為74LS373,集成電路U6、集成電路U8、集成電路U9的型號(hào)為74LS76,集成電路U7的型號(hào)為74LS90。集成電路U7的14腳接定時(shí)器的輸出和集成電路U6的1腳、1腳接12腳、11腳接集成電路U8的1腳和集成電路U9的6腳,集成電路U8的4腳接集成電路U9的10腳,集成電路U9的9腳接集成電路U6的16腳和集成電路U8的15腳,集成電路U6的4腳接鐘房控制器、15腳接集成電路U5的11腳,集成電路U5的1D~8D端通過總線接集成電路U4的P0~P6端、輸出端1Q~8Q接定時(shí)器的輸入端。
用兩位十進(jìn)制分別表示年、月、日、時(shí)、分、秒的每一位信息,共12位十進(jìn)制信息,每一位十進(jìn)制信息送入集成電路U1數(shù)據(jù)輸入端,集成電路U1和集成電路U2輸出共8位輸入集成電路U3數(shù)據(jù)輸入端PI-1~PI-8,集成電路U3的Q8端輸出一路串行BCD碼給集成電路U4。由集成電路U4輸入的7路編碼信息分別輸入集成電路U5。由發(fā)射機(jī)輸入的GRI脈沖輸入分頻器集成電路U7的時(shí)鐘端CKA,先經(jīng)集成電路U7進(jìn)行10分頻,再經(jīng)集成電路U8和集成電路U9進(jìn)行3分頻,最后輸入集成電路U6的時(shí)鐘端CLK端。集成電路U6J端輸入是TOC0控制脈沖,當(dāng)兩者上升沿對(duì)齊時(shí)集成電路U6翻轉(zhuǎn),輸出到集成電路U5,使集成電路U5輸出RS糾錯(cuò)編碼后的時(shí)間信息給定時(shí)器。
權(quán)利要求1.一種羅蘭時(shí)間編碼發(fā)射控制器,其特征在于它包括時(shí)間編碼電路,該電路的輸入端接鐘房控制器的輸出電路,它包括糾錯(cuò)編碼器,該電路的輸入端接時(shí)間編碼電路,它還包括同步發(fā)射控制電路,輸入端接糾錯(cuò)編碼器和定時(shí)器的輸出端以及鐘房控制器、輸出端接定時(shí)器的輸入端。
2.按照權(quán)利要求1所述的羅蘭時(shí)間編碼發(fā)射控制器,其特征在于所說的時(shí)間編碼電路包括六個(gè)編碼器和六個(gè)移位寄存器,六個(gè)編碼器的輸入端分別接接鐘房控制器的年、月、日、時(shí)、分、秒的輸出電路,六個(gè)移位寄存器的輸入端分別接六個(gè)編碼器的輸出端、輸出端接糾錯(cuò)編碼器;所說的同步發(fā)射控制電路包括分頻器、觸發(fā)器、鎖存器,分頻器的輸入端接定時(shí)器的輸出端,觸發(fā)器的輸入端接分頻器和鐘房控制器,鎖存器的輸入端接糾錯(cuò)編碼器和觸發(fā)器、輸出端接定時(shí)器的輸入端。
3.按照權(quán)利要求2所述的羅蘭時(shí)間編碼發(fā)射控制器,其特征在于所說的六個(gè)編碼器的電路完全相同,六個(gè)移位寄存器的電路完全相同。
4.按照權(quán)利要求3所述的羅蘭時(shí)間編碼發(fā)射控制器,其特征在于所說的編碼器包括兩個(gè)型號(hào)相同的集成電路U1和集成電路U2,集成電路U1和集成電路U2的輸入端接鐘房控制器的時(shí)間輸出電路,集成電路U1和集成電路U2的輸出端接移位寄存器。
專利摘要一種羅蘭時(shí)間編碼發(fā)射控制器,它包括時(shí)間編碼電路,該電路的輸入端接鐘房控制器的輸出電路,它包括糾錯(cuò)編碼器,該電路的輸入端接時(shí)間編碼電路,它還包括同步發(fā)射控制電路,輸入端接糾錯(cuò)編碼器和定時(shí)器的輸出端以及鐘房控制器、輸出端接定時(shí)器的輸入端。本實(shí)用新型向羅蘭C用戶提供時(shí)間編碼信息,可以降低接收過程的復(fù)雜性,提高羅蘭C定時(shí)的直觀性和自動(dòng)化程度。通過對(duì)時(shí)間信息編碼和嚴(yán)格對(duì)齊信息幀時(shí)間位置,可方便而準(zhǔn)確地實(shí)現(xiàn)羅蘭C時(shí)碼信息的發(fā)射控制。
文檔編號(hào)H03M13/00GK2586300SQ02259028
公開日2003年11月12日 申請(qǐng)日期2002年12月9日 優(yōu)先權(quán)日2002年12月9日
發(fā)明者吳海濤, 邊玉敬, 華宇, 惠衛(wèi)華 申請(qǐng)人:中國科學(xué)院國家授時(shí)中心