專利名稱:消除控制電路接收的信號中的自抖動的鎖相環(huán)電路和方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種用于消除控制電路接收的信號中自抖動的PLL電路,特別是在接收機中的時鐘和數(shù)據(jù)恢復(fù)電路(CDR)發(fā)出的信號中的自抖動。
背景技術(shù):
圖1根據(jù)現(xiàn)有技術(shù)示出ADPLL電路(ADPLL全數(shù)字鎖相環(huán))。PLL電路可以是模擬的或是數(shù)字的。PLL電路是鎖相環(huán),并被用于同步兩個振蕩的頻率和相位。在這種情況下,PLL電路主要包括相位比較電路,用于產(chǎn)生相位差信號并確定收到的信號和來自PLL電路的反饋輸出信號之間的相位差;下行環(huán)路濾波器,用于濾波產(chǎn)生的相位差信號;以及振蕩器,由濾波的相位差控制并產(chǎn)生PLL電路的輸出信號。
圖2a根據(jù)現(xiàn)有技術(shù)示出用在圖1所示的傳統(tǒng)ADPLL電路中的數(shù)字環(huán)路濾波器(P-調(diào)節(jié)器)。圖2b示出圖2a所示的傳統(tǒng)數(shù)字環(huán)路濾波器(P-調(diào)節(jié)器)的相關(guān)傳輸特性。
PLL電路是其中由參考頻率來同步頻率直到輸出信號和參考信號在頻率和相位上相匹配的電路。收到的信號通常是參考時鐘信號。如果通過在接收機中的時鐘和數(shù)據(jù)恢復(fù)電路CDR(時鐘數(shù)據(jù)恢復(fù))獲得參考時鐘信號,收到的信號受到從時鐘和數(shù)據(jù)恢復(fù)電路CDR的自抖動和從數(shù)據(jù)抖動形成的抖動。
圖2中描述的具有環(huán)路抖動的傳統(tǒng)PLL電路用于穩(wěn)定所應(yīng)用的參考時鐘信號。如圖1所示,傳統(tǒng)PLL電路作用就像其中所應(yīng)用的參考時鐘信號高頻信號分量被濾除而低頻信號分量通過的低通濾波器。結(jié)果,PLL電路抑制高頻信號干擾,但是如果參考時鐘信號的頻率改變,則參考時鐘信號會慢慢地發(fā)散。
圖6a示出例如由時鐘和數(shù)據(jù)恢復(fù)電路CDR產(chǎn)生并作用于PLL電路中的相位比較電路的參考時鐘信號的自抖動。
如圖2a所示,如圖1所示的根據(jù)現(xiàn)有技術(shù)的傳統(tǒng)PLL電路,包含線性P-調(diào)節(jié)器和線性環(huán)路濾波器。如圖6a所示,如圖2所示的數(shù)字環(huán)路濾波器的線性傳遞函數(shù)意味著依照增益因數(shù)k的設(shè)定值放大收到的信號的自抖動信號分量。依照數(shù)字環(huán)路濾波器的增益因數(shù)k的設(shè)定值放大時鐘和數(shù)據(jù)恢復(fù)電路CDR產(chǎn)生的自抖動。增益因數(shù)k的設(shè)定值越高,自抖動信號分量的增益也越高。如果如圖2a所示的線性P-調(diào)節(jié)器的增益因數(shù)k設(shè)置得較小,盡管以相同的方式減少了自抖動的增益,但如果增益因數(shù)k的設(shè)定值太低,ADPLL電路將不再能夠跟隨由時鐘和數(shù)據(jù)恢復(fù)電路CDR發(fā)出的參考時鐘信號。在這種情況下,由PLL電路穩(wěn)定的時鐘信號的頻率離開收到的數(shù)據(jù)信號的頻率,而且當(dāng)向由穩(wěn)定后的時鐘信號定時的數(shù)據(jù)寄存器傳送收到的數(shù)據(jù)時可能發(fā)生數(shù)據(jù)丟失。
發(fā)明內(nèi)容
因此,本發(fā)明的目的是提供一種PLL電路,能夠完全消除控制電路接收的信號中的自抖動,而且可以跟隨在收到的信號中的頻率變化。
根據(jù)本發(fā)明,通過具有在專利權(quán)利要求1中詳細說明的特征的PLL電路,以及通過具有在專利權(quán)利要求10中詳細說明的特征的方法來實現(xiàn)此目的。
本發(fā)明提供一種PLL電路,用于消除控制電路接收的信號中的自抖動,所述PLL電路具有相位比較電路,用于產(chǎn)生指示收到的信號和來自PLL電路的反饋輸出信號之間的相位差的相位差信號;環(huán)路濾波器,用于濾波所產(chǎn)生的相位差信號;振蕩器,由濾波后的相位差信號控制,用于產(chǎn)生PLL電路的輸出信號;環(huán)路濾波器具有非線性傳遞函數(shù)。
在PLL電路的一個優(yōu)選實施例中,傳遞函數(shù)關(guān)于零點點對稱。
這提供了在兩個相位差振幅方向完全消除同樣關(guān)于零點對稱地發(fā)生的自抖動的優(yōu)勢。
在根據(jù)本發(fā)明的PLL電路的一個特別優(yōu)選實施例中,環(huán)路濾波器的非線性傳遞函數(shù)具有三個傳輸范圍在第一傳輸范圍中,環(huán)路濾波器具有用于小于等于第一閾值的小相位差的零信號增益;在第二傳輸范圍中,環(huán)路濾波器具有用于第一閾值和第二閾值之間的中間相位差的非線性信號增益;以及在第三傳輸范圍中,環(huán)路濾波器具有用于大于第二閾值的大相位差的恒定的最大信號振幅。
環(huán)路濾波器最好是數(shù)字的。
在根據(jù)本發(fā)明的PLL電路的一個特別優(yōu)選實施例中,數(shù)字環(huán)路濾波器包括系數(shù)存儲器,用于存儲信號增益系數(shù),并具有由相位差信號控制的、并且向乘法器傳遞存儲的信號增益系數(shù)的多路復(fù)用器,所述乘法器將相位差信號與傳遞過來的信號增益系數(shù)相乘。
根據(jù)本發(fā)明的用于數(shù)字環(huán)路濾波器的系數(shù)存儲器最好是可編程的。
在根據(jù)本發(fā)明的PLL電路的替換實施例中,環(huán)路濾波器是模擬的。
控制電路最好是用于接收機中的時鐘和數(shù)據(jù)恢復(fù)電路,其中,恢復(fù)的時鐘信號作用于相位比較電路。
本發(fā)明還提供一種方法,用于消除控制電路接收的信號中的自抖動,所述方法包括以下步驟,即計算由控制電路接收的信號的相位和標(biāo)稱相位之間的相位差;放大控制電路接收的信號,其中,以非線性方式放大接收的信號,作為計算的相位差的函數(shù)。
在根據(jù)本發(fā)明用于消除控制電路接收的信號中的自抖動的方法的一個優(yōu)選實施例中,計算的相位差與可編程的相位差閾值進行比較,對小于等于第一相位差閾值的小相位差,以第一傳輸范圍中的零信號增益因數(shù)放大由控制電路接收的信號;對在第一相位差閾值與第二相位差閾值之間的中間相位差,在第二傳輸范圍中以非線性方式通過作為計算的相位差的函數(shù)的可編程信號增益因數(shù)來放大由控制電路接收的信號;以及對大于相位差第二閾值的大相位差,以第三傳輸范圍中的恒定最大信號振幅輸出由控制電路接收的信號。
最好由信號處理器執(zhí)行根據(jù)本發(fā)明的方法。
信號處理器最好是數(shù)字信號處理器DSP。
為了解釋對本發(fā)明重要的特征,在如下參照附圖的文字中將描述用于消除控制電路接收的信號中的自抖動的、根據(jù)本發(fā)明的PLL電路和根據(jù)本發(fā)明的方法的優(yōu)選實施例。
在圖中圖1示出根據(jù)現(xiàn)有技術(shù)的PLL電路;圖2a示出根據(jù)現(xiàn)有技術(shù)的環(huán)路濾波器;圖2b示出根據(jù)現(xiàn)有技術(shù)的傳統(tǒng)環(huán)路濾波器的傳遞函數(shù);圖3a示出根據(jù)本發(fā)明的環(huán)路濾波器的一個優(yōu)選實施例;圖3b示出根據(jù)本發(fā)明的環(huán)路濾波器的另一優(yōu)選實施例;圖4a示出如圖3所示的根據(jù)本發(fā)明的環(huán)路濾波器的傳遞函數(shù);圖4b示出根據(jù)本發(fā)明的模擬環(huán)路濾波器的另一傳遞函數(shù);圖5示出針對參考時鐘穩(wěn)定使用根據(jù)本發(fā)明的PLL電路的接收電路;圖6a示出由時鐘和數(shù)據(jù)恢復(fù)電路CDR發(fā)出的參考時鐘信號的自抖動;圖6b示出根據(jù)本發(fā)明的PLL電路發(fā)出的如圖6a所示的穩(wěn)定輸出時鐘信號中的調(diào)節(jié)的自抖動。
圖7示出用于消除接收的信號中的自抖動的根據(jù)本發(fā)明的方法的一個優(yōu)選實施例的流程圖。
具體實施例方式
圖3a示出用于根據(jù)本發(fā)明的用于消除接收的信號中的自抖動的PLL電路的具有非線性傳遞函數(shù)的環(huán)路濾波器的第一實施例。在圖3中描述的環(huán)路濾波器1是數(shù)字的。在替換實施例中,環(huán)路濾波器是模擬的。
在圖3a中描述的數(shù)字環(huán)路濾波器1是用在根據(jù)本發(fā)明的PLL電路中的非線性P-調(diào)節(jié)器。數(shù)字環(huán)路濾波器具有用于通過信號線3接收數(shù)字數(shù)據(jù)偏差信號的信號輸入2。作用于信號輸入2的相位差信號通過內(nèi)部線路4被傳遞給分支節(jié)點5,并通過內(nèi)部控制線路6控制包含在環(huán)路濾波器1中的多路復(fù)用器7。分支節(jié)點5還通過內(nèi)部線路8與乘法器9相連。多路復(fù)用器7的輸出同樣通過線路10與乘法器9相連。乘法器9將來自多路復(fù)用器7的輸出數(shù)值乘以相位差數(shù)值或相位差信號,并從數(shù)字環(huán)路濾波器1向信號輸出12通過線路11發(fā)出加權(quán)相位差信號。
多路復(fù)用器7具有多個通過線路14與寄存器16中的系數(shù)存儲單元15相連的信號輸入13。在根據(jù)本發(fā)明的PLL電路的一個實施例中,寄存器16的信號增益系數(shù)KI是可變的或可編程的。
多路復(fù)用器7由施加于數(shù)字環(huán)路濾波器1的輸入2的相位差信號通過控制線6控制,并且該多路復(fù)用器將一個輸入13-i傳遞給輸出線路10,用于和相位差信號相乘,作為應(yīng)用的相位差數(shù)值的函數(shù)。
圖3b示出根據(jù)本發(fā)明的數(shù)字環(huán)路濾波器1的簡化實施例。在這個實施例中,在存儲器16中直接存儲傳遞函數(shù)的輸出值。此實施例的優(yōu)勢是不需要乘法器。
圖4a示出用于如圖3a、3b所示的根據(jù)本發(fā)明的數(shù)字環(huán)路濾波器1的一個典型實施例的傳遞函數(shù)。作用于數(shù)字環(huán)路濾波器1的信號輸入2的相位差數(shù)值依照非線性傳遞函數(shù)進行乘法,并作為加權(quán)相位差數(shù)值在環(huán)路濾波器1的輸出12被發(fā)出。正如從圖4a中可以看到的那樣,傳遞函數(shù)關(guān)于相位差數(shù)值零點對稱。
在環(huán)路濾波器1的第一傳輸范圍I中,相位差數(shù)值小,而且為這個傳輸范圍存儲的信號增益系數(shù)是從零到第一相位差閾值PD1。如果作用于環(huán)路濾波器1的信號輸入2的相位差數(shù)值在第一傳輸范圍I中,也就是說在負第一相位差閾值-PD1和正閾值+PD1之間,多路復(fù)用器7向輸出10傳遞信號增益系數(shù)ki,作為相位差數(shù)值的函數(shù),這是存儲在寄存器16中并具有數(shù)值零的信號增益系數(shù)ki。
如果相位差數(shù)值在第二傳輸范圍II中,也就是說在第一相位差閾值PD1和第二相位差閾值PD2之間,非線性放大所應(yīng)用的相位差數(shù)值。在另一實施例中,在范圍II中線性放大相位差。
如果所應(yīng)用的相位差數(shù)值在第三傳輸范圍III中,也就是說相位差大于第二閾值PD2,將第二相位差數(shù)值限制在最大值Outmax。
在替換實施例中,環(huán)路濾波器1可以是模擬的。圖4b示出由模擬元件形成的環(huán)路濾波器1的傳遞函數(shù)。
由時鐘和數(shù)據(jù)恢復(fù)電路CDR發(fā)出的信號上的自抖動具有小振幅。在傳輸范圍I中,因為信號增益因數(shù)是零,根據(jù)本發(fā)明的數(shù)字環(huán)路濾波器1完全去除或消除輸入抖動。在范圍II中,也就是說在第一相位差閾值PD1和第二相位差閾值PD2之間,依照系數(shù)的設(shè)定值不線性地放大所應(yīng)用的相位差信號。如果所應(yīng)用的相位差數(shù)值在第二閾值和最大數(shù)值PD2之上,以最大信號增益因數(shù)kmax乘以或放大相位差數(shù)值或相位差信號以形成最大輸出信號Outmax。結(jié)果,PLL電路能夠沒有任何限制地跟隨具有超過此最大數(shù)值的振幅的信號。
圖5示出用于根據(jù)本發(fā)明用于消除自抖動的PLL電路的應(yīng)用示例。根據(jù)本發(fā)明的PLL電路17包含圖3中描述的環(huán)路濾波器1。PLL電路17還包含具有第一信號輸入19和第二信號輸入20的相位比較電路18。相位比較電路18具有通過線路22與數(shù)字環(huán)路濾波器1的輸入2相連的信號輸出21。相位比較電路18通過信號輸入19和內(nèi)部線路23與PLL電路17的輸入24相連。
環(huán)路濾波器1的輸出12通過線路25與可控振蕩器27的輸入26相連。如果根據(jù)本發(fā)明的PLL電路17是數(shù)字的,可控振蕩器27是數(shù)字可控振蕩器DCO。如果按照本發(fā)明的PLL電路17是模擬的,振蕩器27的一個優(yōu)選實施例是壓控振蕩器VCO??煽卣袷幤?7具有通過線路29與PLL電路17的輸出30相連的信號輸出28。此外,振蕩器27的輸出28通過反饋線路31與相位比較電路18的第二信號輸入20相連。
在圖5描述的典型實施例中,接收機中的時鐘和數(shù)據(jù)恢復(fù)電路31通過數(shù)據(jù)線路32接收數(shù)據(jù)。時鐘和數(shù)據(jù)恢復(fù)電路利用收到的數(shù)據(jù)來獲得用于數(shù)據(jù)信號的接收時鐘,并通過時鐘線路33向PLL電路17的信號輸入24發(fā)出獲得的時鐘信號CDR-CLK。收到的時鐘信號CDR-CLK被用作用于PLL電路17的參考時鐘信號,并通過內(nèi)部線路23被傳遞給相位比較電路18的第一信號輸入19。相位比較電路18比較所應(yīng)用的時鐘信號的相位和來自可控振蕩器27經(jīng)過線路31反饋回來的輸出信號的相位,并形成通過線路22作用于環(huán)路濾波器1的信號輸入2的相位差信號。環(huán)路濾波器1通過利用如圖4所示的傳遞函數(shù)放大信號來濾波相位差信號。所應(yīng)用的相位差信號和相位差數(shù)值的信號增益在這種情況下是非線性的,而且最好利用關(guān)于相位差信號的零數(shù)值點對稱的傳遞函數(shù)來執(zhí)行信號放大。由于傳輸范圍I,根據(jù)本發(fā)明的PLL電路17完全抑制了由CDR電路31產(chǎn)生的自抖動。但是,PLL電路17能夠沒有任何限制地跟隨參考時鐘信號CDR-CLK中的緩慢頻率變化。如果作用于CDR電路31的數(shù)據(jù)信號的數(shù)據(jù)傳輸速率改變,由PLL電路17產(chǎn)生的穩(wěn)定時鐘信號的時鐘頻率跟隨這個數(shù)據(jù)頻率變化。
在圖5所示的示例中,PLL電路17的信號輸出通過時鐘線路34與數(shù)據(jù)寄存器36的時鐘信號輸入35相連。在輸入側(cè),數(shù)據(jù)寄存器36與來自時鐘和數(shù)據(jù)恢復(fù)電路31的數(shù)據(jù)線路37相連,并接收恢復(fù)的數(shù)據(jù)。由曾經(jīng)具有由CDR電路31從其上去除的自抖動的穩(wěn)定時鐘信號CLKout定時數(shù)據(jù)寄存器36,從而從數(shù)據(jù)寄存器36通過數(shù)據(jù)線路38發(fā)出的數(shù)據(jù)同樣具有由CDR電路31從其上去除的自抖動。如果由CDR電路31接收的數(shù)據(jù)的數(shù)據(jù)傳輸速率,以及因此已經(jīng)產(chǎn)生的參考時鐘信號CDR-CLK的頻率發(fā)生改變,PLL電路17跟隨差頻率變化而且以改變后的時鐘頻率定時數(shù)據(jù)寄存器36。這確保由CDR電路31接收的數(shù)據(jù)的數(shù)據(jù)接收頻率和從PLL電路17發(fā)出的穩(wěn)定時鐘信號CLKout的時鐘頻率不是互不相同,從而可以不發(fā)生數(shù)據(jù)丟失。
圖6a示出在PLL電路17的信號輸入24處,由CDR電路31發(fā)出的恢復(fù)的參考時鐘信號CDR-CLK上的自抖動。
圖6b示出如圖6a所示在PLL電路17的信號輸出30處,用輸入信號(在這種情況下,自抖動CDR)在從PLL電路17發(fā)出的穩(wěn)定時鐘信號CLKout上調(diào)節(jié)的自抖動。如從圖6b可以看到的那樣,根據(jù)本發(fā)明的PLL電路17完全去除了CDR電路31的內(nèi)在抖動或自抖動。借助于非線性P-調(diào)節(jié)器1或非線性環(huán)路濾波器1關(guān)于零點去除內(nèi)在抖動。
圖7示出用于消除控制電路31發(fā)出的信號的自抖動的根據(jù)本發(fā)明的方法的特別優(yōu)選實施例的流程圖。
在根據(jù)本發(fā)明的方法中,首先確定在控制電路接收的信號的相位和標(biāo)稱相位之間的相位差,然后以非線性方式放大控制電路接收的信號,作為確定的相位差數(shù)值的函數(shù)。在這種情況下,計算的相位差最好與可編程的相位差閾值相比較。
在開始步驟S0之后,在第一步驟S1中計算收到的參考時鐘信號的相位和標(biāo)稱相位的相位差和相位差數(shù)值。
在步驟S2中,計算的相位差數(shù)值(相位誤差)PE與最大閾值PD2比較。如果相位誤差PE大于最大第二閾值PD2,在步驟S3中,以最大信號增益因數(shù)kmax放大所應(yīng)用的相位差信號或相位差數(shù)值PE,并作為最大輸出信號Outmax輸出,在步驟S11中處理結(jié)束。
如果作為在步驟S1中計算的相位誤差或相位差PE小于最大第二閾值PD2,在步驟S4中相位差與第一、較低的閾值數(shù)值PD1相比較。如果發(fā)現(xiàn)確定的相位差PE大于第一、較低的閾值PD1,在步驟S5中以非線性方式用編程的信號增益因數(shù)ki乘以相位差PE、發(fā)出相位差PE,而且在步驟S11中結(jié)束處理。
如果發(fā)現(xiàn)在步驟S4中計算的相位差數(shù)值PE也低于第一、較低的閾值PD1,在步驟S6中相位差PE與負第一閾值-PD1相比較。如果相位差數(shù)值PE大于負第一閾值PD1,相位差位于圖4中描述的傳遞函數(shù)的傳輸范圍I中,并在步驟S7中用信號增益因數(shù)零乘以相位差數(shù)值,而且在步驟S11中結(jié)束處理。這消除了具有小振幅的自抖動。
如果發(fā)現(xiàn)在步驟S6中相位差小于負第一閾值PD1,在步驟S8中執(zhí)行檢查以確定計算的相位差數(shù)值PE是大于還是小于負第二最大閾值PD2。如果相位差PE大于負第二閾值-PD2,相位差數(shù)值在傳輸范圍IIB中,而且在步驟S9中依照非線性傳遞函數(shù)以信號增益因數(shù)ki乘以相差PE,而且在步驟S11中結(jié)束處理。
如果計算的相位差PE小于負第二閾值-PD2,那么這樣相位差數(shù)值就在傳遞函數(shù)范圍IIIB中,在步驟S10中以最大增益因數(shù)kmax乘以相位差數(shù)值以形成最大可能的負輸出信號值-Outmax,輸出,而且在步驟S11中結(jié)束處理。
最好在信號處理器中實現(xiàn)根據(jù)本發(fā)明的方法。信號處理器最好是數(shù)字信號處理器DSP。
如圖7所示,根據(jù)本發(fā)明的方法也可以與更復(fù)雜的濾波器一起使用。如果作用于PLL電路的輸入信號的中心頻率與PLL的中心頻率不相同,那么使用PI-調(diào)節(jié)器作為環(huán)路濾波器。在這種情況下,由根據(jù)本發(fā)明的數(shù)字環(huán)路濾波器1在PI-調(diào)節(jié)器中形成P-調(diào)節(jié)器。I-調(diào)節(jié)器與P-調(diào)節(jié)器并聯(lián)。
依靠根據(jù)本發(fā)明的PLL電路17的自抖動的消除作為結(jié)果與抖動標(biāo)準(zhǔn)“E1ETS300011/ITU-TI.431多路存取”和抖動標(biāo)準(zhǔn)“T1G824/ITU-TI.431”相兼容。除了兼容于抖動標(biāo)準(zhǔn),根據(jù)本發(fā)明的P-調(diào)節(jié)器和根據(jù)本發(fā)明的環(huán)路濾波器1提供了它們最大程度上減少功率消耗和串?dāng)_的優(yōu)勢。
附圖標(biāo)記對照表1 數(shù)字環(huán)路濾波器2 輸入3 線路4 線路5 分支點6 控制線7 多路復(fù)用器8 線路9 乘法器10線路11線路12輸出13多路復(fù)用器輸入14線路15系數(shù)存儲單元16存儲器17PLL電路18相位比較電路19輸入20輸入21輸出22線路23線路24PLL電路輸入25線路26輸入27可控振蕩器28輸出29線路30PLL電路輸出31用于時鐘和數(shù)據(jù)恢復(fù)的電路32數(shù)據(jù)線33時鐘線34時鐘線35時鐘輸入36數(shù)據(jù)寄存器37數(shù)據(jù)線38數(shù)據(jù)線
權(quán)利要求
1.一種用于消除控制電路接收的信號中的自抖動的PLL電路,包括(a)相位比較電路(18),用于產(chǎn)生指示收到的信號和來自PLL電路(17)的反饋輸出信號之間的相位差的相位差信號;(b)環(huán)路濾波器(1),用于濾波所產(chǎn)生的相位差信號;(c)振蕩器(27),由濾波后的相位差信號控制,用于產(chǎn)生PLL電路(17)的輸出信號;其中(d)環(huán)路濾波器(1)具有非線性傳遞函數(shù)。
2.按照權(quán)利要求1所述的PLL電路,其特征在于傳遞函數(shù)是點對稱的。
3.按照權(quán)利要求1或2所述的PLL電路,其特征在于環(huán)路濾波器(1)的非線性傳遞函數(shù)具有三個傳輸范圍(I,II,III)在第一傳輸范圍(I)中,環(huán)路濾波器(1)具有用于小于等于第一閾值(PD1)的小相位差的零信號增益;在第二傳輸范圍(II)中,環(huán)路濾波器(1)具有用于第一閾值(PD1)和第二閾值(PD2)之間的中間相位差的非線性信號增益;以及在第三傳輸范圍(III)中,環(huán)路濾波器(1)具有用于大于第二閾值(PD2)的大相位差的恒定的最大信號振幅。
4.按照上述權(quán)利要求中之一所述的PLL電路,其特征在于環(huán)路濾波器(1)是數(shù)字的。
5.按照權(quán)利要求4所述的PLL電路,其特征在于數(shù)字環(huán)路濾波器(1)包括存儲器(16),用于存儲信號增益系數(shù)(Ki),以及包括由相位差信號控制的、并向乘法器(9)傳遞所存儲的作為相位差信號的函數(shù)的信號增益系數(shù)的多路復(fù)用器(7),所述乘法器(9)將相位差信號與傳遞過來的信號增益系數(shù)(K1)相乘。
6.按照權(quán)利要求4所述的PLL電路,其特征在于數(shù)字環(huán)路濾波器(1)包括存儲器(16),用于存儲來自數(shù)字環(huán)路濾波器(1)的輸出值(outi),以及包括由相位差信號控制的、并傳遞作為相位差信號的函數(shù)的存儲的輸出數(shù)值的多路復(fù)用器(7)。
7.按照權(quán)利要求5或6所述的PLL電路,其特征在于存儲器(16)是可編程的。
8.按照權(quán)利要求1到3之一所述的PLL電路,其特征在于PLL電路(17)是模擬的。
9.按照上述權(quán)利要求中之一所述的PLL電路,其特征在于控制電路(31)是用于接收機中的時鐘和數(shù)據(jù)恢復(fù)CDR的電路,其中,恢復(fù)的時鐘信號作用于相位比較電路(18)。
10.一種用于消除控制電路(31)接收的信號中的自抖動的方法,包括以下步驟(a)計算由控制電路(31)接收的信號(CDR-CLK)的相位和標(biāo)稱相位之間的相位差,(b)放大由控制電路(31)接收的信號,其中,以非線性方式放大接收的信號,作為計算的相位差的函數(shù)。
11.按照權(quán)利要求10所述的方法,其特征在于計算的相位差(PE)與相位差的閾值進行比較,對小于等于第一相位差閾值(PD1)的小相位差,以第一傳輸范圍(I)中的零信號增益因數(shù)放大由控制電路接收的信號;對在第一相位差閾值(PD1)與第二相位差閾值(PD2)之間的中間相位差,在第二傳輸范圍(II)中以非線性方式通過作為計算的相位差(PE)的函數(shù)的可編程信號增益因數(shù)放大由控制電路接收的信號;以及對大于第二閾值(PD2)的大相位差,以第三傳輸范圍(III)中的恒定最大信號增益因數(shù)(kmax)放大由控制電路接收的信號,從而輸出信號設(shè)定為最大值outmax。
12.一種用于執(zhí)行權(quán)利要求10所要求方法的信號處理器。
13.按照權(quán)利要求12所述的信號處理器,其特征在于信號處理器是數(shù)字信號處理器(DSP)。
全文摘要
一種用于消除控制電路接收的信號中的自抖動的PLL電路,包括相位比較電路(18),用于產(chǎn)生指示收到的信號和來自PLL電路(17)的反饋輸出信號之間的相位差的相位差信號;包括環(huán)路濾波器(1),用于濾波所產(chǎn)生的相位差信號;包括振蕩器(27),由濾波后的相位差信號控制,用于產(chǎn)生PLL電路(17)的輸出信號;環(huán)路濾波器(1)具有非線性傳遞函數(shù)。
文檔編號H03L7/08GK1455513SQ0312869
公開日2003年11月12日 申請日期2003年5月6日 優(yōu)先權(quán)日2002年5月3日
發(fā)明者約爾格·邦豪斯, 托馬斯·杜達 申請人:印芬龍科技股份有限公司