国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      寬帶調(diào)制鎖相環(huán)路及其調(diào)制系數(shù)調(diào)整方法

      文檔序號(hào):7508149閱讀:260來源:國(guó)知局
      專利名稱:寬帶調(diào)制鎖相環(huán)路及其調(diào)制系數(shù)調(diào)整方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及能夠產(chǎn)生并輸出經(jīng)帶寬大于PLL的帶寬的調(diào)制信號(hào)調(diào)制的RF(射頻)調(diào)制信號(hào)的寬帶調(diào)制PLL及其調(diào)制系數(shù)調(diào)整方法。
      背景技術(shù)
      通常,PLL(鎖相環(huán)路Phase Lock Loop)調(diào)制電路要求低成本、低功耗、良好的干擾特性和調(diào)制精度。當(dāng)在PLL中進(jìn)行調(diào)制時(shí),需要加寬PLL的頻率帶寬(PLL頻帶),使其大于調(diào)制信號(hào)的頻率帶寬(調(diào)制頻帶),從而提高調(diào)制精度。
      然而,加寬PLL帶寬會(huì)使干擾特性降級(jí)。因此,已設(shè)計(jì)出兩點(diǎn)調(diào)制技術(shù),其中將PLL帶寬的值設(shè)定成比調(diào)制帶寬窄,且在兩個(gè)不同點(diǎn)進(jìn)行PLL頻帶內(nèi)的調(diào)制和PLL頻帶外的調(diào)制(例如,參看專利文獻(xiàn)1)。
      圖10是展示現(xiàn)有寬帶調(diào)制PLL的示意性配置圖。如圖10所示,現(xiàn)有寬帶調(diào)制PLL包括PLL,其具有振蕩頻率根據(jù)控制電壓端子(Vt)的電壓而變化的壓控振蕩器(下文稱為VCOVoltage Controlled Oscillator)1、用于對(duì)從VCO 1輸出的RF(Radio Frequency)調(diào)制信號(hào)進(jìn)行分頻的分頻器2、用于比較參考信號(hào)與分頻器2的輸出信號(hào)的相位并根據(jù)相位差輸出信號(hào)的相位比較器3、和用于平均化相位比較器的輸出信號(hào)的環(huán)路濾波器4;調(diào)制靈敏度表7,用于基于調(diào)制數(shù)據(jù)輸出調(diào)制信號(hào);D/A轉(zhuǎn)換器10,用于將調(diào)制靈敏度表7的輸出信號(hào)轉(zhuǎn)換成模擬電壓,同時(shí)根據(jù)來自控制部件6的增益控制信號(hào)調(diào)整增益;Δ-∑調(diào)制器9,其中對(duì)通過在來自調(diào)制靈敏度表7的輸出信號(hào)中添加信道選擇信息而獲得的信號(hào)執(zhí)行Δ-∑調(diào)制,并將這個(gè)信號(hào)輸出到分頻器2以作為分頻比;和A/D轉(zhuǎn)換器11,用于將Vt的電壓值轉(zhuǎn)換成數(shù)字值,并將這個(gè)值輸出到控制部件6。
      圖11是展示用于描述寬帶調(diào)制PLL的作用的頻率特性的示意圖。此處,將PLL的傳遞函數(shù)設(shè)定成H(s)(其中,s=j(luò)ω)。H(s)具有如圖11所示的低通特性。將具有傳遞函數(shù)H(s)的低通濾波器應(yīng)用于添加到分頻器2中所設(shè)定的分頻比中的調(diào)制信號(hào)。另一方面,將具有如圖11所示的傳遞函數(shù)1-H(s)的高通濾波器應(yīng)用于添加到VCO 1的控制電壓端子(Vt)的調(diào)制信號(hào)。
      由于在VCO 1的控制電壓端子中增加了這兩個(gè)調(diào)制分量,因此調(diào)制信號(hào)要等效地乘以如圖11中的虛線所示的特性,即1,且將這個(gè)調(diào)制信號(hào)傳輸給VCO 1。結(jié)果,可從VCO 1輸出寬帶范圍超出PLL頻帶的RF調(diào)制信號(hào)。
      順便提一下,輸入到VCO 1的控制電壓端子的調(diào)制信號(hào)的振幅被轉(zhuǎn)換成從VCO 1輸出的RF調(diào)制信號(hào)的頻移。轉(zhuǎn)換增益稱作調(diào)制靈敏度,調(diào)制靈敏度的單位通常是[Hz/V]。
      從D/A轉(zhuǎn)換器10輸出的信號(hào)的振幅必須與VCO 1的調(diào)制靈敏度匹配。那是因?yàn)楫?dāng)這樣的匹配沒有實(shí)現(xiàn)時(shí),傳遞函數(shù)1-H(s)要乘以偏移量(a倍),并且如虛線所示的與H(s)組合的特性相對(duì)頻率并不平坦,如圖12所示。這變成一個(gè)降低調(diào)制精度的因素。
      圖13是展示代表對(duì)應(yīng)于通用VCO的控制電壓的輸出信號(hào)頻率的特性的一個(gè)實(shí)例的示意圖。頻率相對(duì)電壓的此特性的曲線斜率代表調(diào)制靈敏度。如圖13所示,調(diào)制靈敏度隨著VCO的振蕩頻率而變化,因此必需根據(jù)VCO的振蕩頻率來改變輸入到VCO的控制電壓端子的調(diào)制信號(hào)的振幅,以便在VCO的不同振蕩頻率下獲得相同的頻移調(diào)制信號(hào)。
      圖14是展示相對(duì)于通用VCO振蕩頻率的調(diào)制靈敏度特性的示意圖。由此圖顯而易見,調(diào)制靈敏度隨著振蕩頻率而改變。
      此處,將描述由于調(diào)制靈敏度隨著VCO的振蕩頻率改變而必需改變控制電壓的情況的一個(gè)實(shí)例。假設(shè)在2GHz頻率下VCO 1的調(diào)制靈敏度是100MHz/V,并且調(diào)制信號(hào)的最大頻移是5MHz。在此情況下,必需向Vt輸入最大振幅為50mV的信號(hào)。然而,假設(shè)當(dāng)VCO1的頻率是2.1GHz時(shí),調(diào)制靈敏度變成80MHz/V。在此情況下,必需向Vt輸入最大振幅為62.5mV的信號(hào)。即,需要根據(jù)VCO 1的頻率的變化,來改變D/A轉(zhuǎn)換器10的輸出信號(hào)的振幅。
      順便提一下,分頻器2中所設(shè)定的分頻比中包括的調(diào)制分量的調(diào)制靈敏度變成參考信號(hào)的頻率,且相對(duì)于VCO 1的頻率沒有改變。例如,假設(shè)VCO1的頻率是2GHz,參考信號(hào)的頻率是1MHz,并且調(diào)制信號(hào)的最大頻移是5MHz,將使用這種情況作為實(shí)例來進(jìn)行描述。在此情況下,最大分頻比的變化范圍變成5。因此,在此計(jì)算中,與VCO 1的頻率無關(guān)。
      在圖10的情況下,通過把調(diào)制靈敏度相對(duì)頻率的特性作為調(diào)制靈敏度表7,并且通過計(jì)算信道頻率改變時(shí)的控制電壓的變化量,來校正調(diào)制靈敏度,并且調(diào)整D/A轉(zhuǎn)換器的增益。
      此處,圖15是VCO的原理圖的一個(gè)實(shí)例。VCO 1由電感器L、電容器C、電容隨著控制電壓Vt的電壓值而改變的變?nèi)荻O管Cv和有源元件100構(gòu)造而成,且其振蕩頻率fVCO根據(jù)數(shù)學(xué)公式1確定。
      &lt;數(shù)學(xué)公式1&gt;
      fVCO=12&pi;L(C+Cv)]]>當(dāng)將這一VCO集成到LSI中時(shí),諸如電感器L、電容器C和變?nèi)荻O管Cv等元件的值在制造過程發(fā)生變化。由此,對(duì)于VCO振蕩頻率的調(diào)制靈敏度的特性因各LSI而異。
      然而,在現(xiàn)有寬帶調(diào)制PLL中,由于這些元件的值的變化,所以需要為每個(gè)LSI制定用于調(diào)制靈敏度特性的調(diào)制靈敏度表。即,需要單獨(dú)測(cè)量每個(gè)LSI的調(diào)制靈敏度相對(duì)頻率的表,并將這些表寫入并保存在存儲(chǔ)器等中。
      為了制定調(diào)制靈敏度表,需要測(cè)量所使用的所有信道的調(diào)制靈敏度相對(duì)頻率,且因此,通過測(cè)量點(diǎn)的數(shù)量來執(zhí)行PLL的頻率切換。因此,存在這樣的情形,即花費(fèi)大量時(shí)間,制造成本增加,存儲(chǔ)器量也較大,并且LSI的成本也增加。
      此外,雖然在切換信道頻率時(shí)校正了調(diào)制靈敏度,但是還存在這樣的情形,即無法校正因隨后的環(huán)境變換而引起的調(diào)制靈敏度的變化,并且難以很好地保持調(diào)制精度。
      (專利文獻(xiàn)1)美國(guó)專利第6,211,747號(hào)。

      發(fā)明內(nèi)容
      實(shí)施本發(fā)明是為了解決現(xiàn)有問題,并且本發(fā)明的目的是提供具有良好調(diào)制精度的低成本寬帶調(diào)制PLL。
      本發(fā)明的寬帶調(diào)制PLL包含PLL部件,包括壓控振蕩器;分頻器,用于對(duì)所述壓控振蕩器的輸出信號(hào)進(jìn)行分頻;相位比較器,用于基于參考信號(hào)與所述分頻器的輸出信號(hào)之間的相位差輸出信號(hào);和環(huán)路濾波器,用于平均化所述相位比較器所輸出的信號(hào),并將平均化后的所述相位比較器所輸出的信號(hào)輸出到所述壓控振蕩器;第一調(diào)制輸入部件,用于基于被輸入的調(diào)制數(shù)據(jù)將第一調(diào)制信號(hào)輸入到所述壓控振蕩器以用于調(diào)制;和第二調(diào)制輸入部件,用于基于所述調(diào)制數(shù)據(jù)將第二調(diào)制信號(hào)輸入到不同于所述PLL部件的所述壓控振蕩器的位置,其中所述壓控振蕩器包括第一控制端子和第二控制端子,所述第一調(diào)制信號(hào)輸入到所述第一控制端子,而基于所述第二調(diào)制信號(hào)的信號(hào)則輸入到所述第二控制端子;并且所述第一調(diào)制輸入部件具有用于計(jì)算所述第一控制端子中的第一調(diào)制靈敏度的調(diào)制靈敏度計(jì)算單元和用于基于所計(jì)算的第一調(diào)制靈敏度調(diào)整所述調(diào)制數(shù)據(jù)的調(diào)制系數(shù)并輸出所述第一調(diào)制信號(hào)的調(diào)制系數(shù)調(diào)整單元。
      通過此配置,就不再需要每個(gè)信道一個(gè)查找表,從而可以提供具有良好調(diào)制精度的低成本寬帶調(diào)制PLL系統(tǒng)。
      并且,在本發(fā)明的寬帶調(diào)制PLL中,調(diào)制靈敏度計(jì)算單元具有調(diào)制靈敏度計(jì)算部件,用于測(cè)量輸入到第二控制端子的信號(hào),計(jì)算第二控制端子中的第二調(diào)制靈敏度,測(cè)量表示第二調(diào)制靈敏度與第一調(diào)制靈敏度之比的值,并且基于所計(jì)算的第二調(diào)制靈敏度計(jì)算第一調(diào)制靈敏度。
      通過此配置,就不再需要每個(gè)信道一個(gè)查找表,從而可以提供具有良好調(diào)制精度的低成本寬帶調(diào)制PLL系統(tǒng)。
      此外,在本發(fā)明的寬帶調(diào)制PLL中,第一調(diào)制輸入部件具有A/D轉(zhuǎn)換器,用于對(duì)輸入到壓控振蕩器的第二控制端子的信號(hào)進(jìn)行數(shù)字轉(zhuǎn)換;所述調(diào)制靈敏度計(jì)算單元;所述調(diào)制系數(shù)調(diào)整單元;和D/A轉(zhuǎn)換器,用于對(duì)所述調(diào)制系數(shù)調(diào)整單元的輸出信號(hào)進(jìn)行模擬轉(zhuǎn)換,并將模擬轉(zhuǎn)換后的所述輸出信號(hào)輸出到所述第一控制端子。
      通過此配置,就不再需要每個(gè)信道一個(gè)查找表,從而可以提供具有良好調(diào)制精度的低成本寬帶調(diào)制PLL系統(tǒng)。
      并且,在本發(fā)明中,第一調(diào)制輸入部件包含用于對(duì)輸入到壓控振蕩器的第二控制端子的信號(hào)進(jìn)行數(shù)字轉(zhuǎn)換的A/D轉(zhuǎn)換器、所述調(diào)制靈敏度計(jì)算單元和所述調(diào)制系數(shù)調(diào)整單元,并且調(diào)制系數(shù)調(diào)整單元輸出數(shù)字信號(hào)到第一控制端子,且壓控振蕩器根據(jù)輸入到第一控制端子的數(shù)字信號(hào)改變頻率。
      通過此配置,可以提供小尺寸、低成本且低功耗的寬帶調(diào)制PLL系統(tǒng)。
      此外,在本發(fā)明的寬帶調(diào)制PLL中,第二調(diào)制輸入部件具有分頻比產(chǎn)生單元,用以基于載頻數(shù)據(jù)和調(diào)制數(shù)據(jù)控制分頻器的分頻比。
      通過此配置,就不再需要每個(gè)信道一個(gè)查找表,從而可以提供具有良好調(diào)制精度的低成本寬帶調(diào)制PLL系統(tǒng)。
      并且,在本發(fā)明的寬帶調(diào)制PLL中,第二調(diào)制輸入部件具有直接數(shù)字合成器,用以基于載頻數(shù)據(jù)和調(diào)制數(shù)據(jù)產(chǎn)生調(diào)制信號(hào)并將這個(gè)信號(hào)輸出到相位比較器。
      通過此配置,可以提供小尺寸、低成本且低功耗的寬帶調(diào)制PLL系統(tǒng)。
      此外,在本發(fā)明的寬帶調(diào)制PLL中,第一調(diào)制輸入部件在寬帶調(diào)制PLL開始時(shí)和在開始后的每隔一段預(yù)定時(shí)期計(jì)算第一調(diào)制靈敏度,調(diào)整調(diào)制系數(shù),并輸出第一調(diào)制信號(hào)。
      通過此配置,可以提供相對(duì)于由溫度變化或電源電壓變化等引起的環(huán)境變化良好且穩(wěn)定的調(diào)制精度。
      并且,本發(fā)明提供包含寬帶調(diào)制PLL的無線終端設(shè)備。
      通過此配置,可以用低成本提供良好的調(diào)制精度。
      本發(fā)明的寬帶調(diào)制PLL的調(diào)制系數(shù)調(diào)整方法是包含PLL部件的寬帶調(diào)制PLL的調(diào)制系數(shù)調(diào)整方法,其中所述寬帶調(diào)制PLL包含PLL部件,所述PLL部件包括壓控振蕩器、用于對(duì)所述壓控振蕩器的輸出信號(hào)進(jìn)行分頻的分頻器、用于根據(jù)參考信號(hào)與所述分頻器的輸出信號(hào)之間的相位差輸出信號(hào)的相位比較器、和用于平均化所述相位比較器所輸出的信號(hào)并將平均化后的所述相位比較器所輸出的信號(hào)輸出到所述壓控振蕩器的環(huán)路濾波器,所述方法包括以下步驟將第一調(diào)制信號(hào)輸入到所述壓控振蕩器的第一控制端子以用于調(diào)制;通過輸入載頻數(shù)據(jù),基于所述PLL將第二調(diào)制信號(hào)輸入到不同于所述PLL部件的所述壓控振蕩器的位置;計(jì)算所述壓控振蕩器的所述第一控制端子中的第一調(diào)制靈敏度;和基于所計(jì)算的第一調(diào)制靈敏度調(diào)整所述第一調(diào)制信號(hào)的調(diào)制系數(shù)。
      通過此方法,在調(diào)整調(diào)制系數(shù)時(shí),就不再需要每個(gè)信道一個(gè)查找表,從而可以提供具有良好調(diào)制精度的低成本寬帶調(diào)制PLL系統(tǒng)。
      并且,在本發(fā)明的調(diào)制系數(shù)調(diào)整方法中,計(jì)算第一調(diào)制靈敏度的步驟包括以下步驟基于第二調(diào)制信號(hào)測(cè)量輸入到不同于壓控振蕩器的第一控制端子的第二控制端子的輸入電壓,計(jì)算第二控制端子中的第二調(diào)制靈敏度,測(cè)量表示第二調(diào)制靈敏度與第一調(diào)制靈敏度之比的值,并基于所計(jì)算的第二調(diào)制靈敏度計(jì)算第一調(diào)制靈敏度。
      通過此方法,在調(diào)整調(diào)制系數(shù)時(shí),就不再需要每個(gè)信道一個(gè)查找表,從而可以提供具有良好調(diào)制精度的低成本寬帶調(diào)制PLL系統(tǒng)。
      根據(jù)本發(fā)明,可以提供具有良好調(diào)制精度的低成本寬帶調(diào)制PLL。


      圖1是展示用于描述本發(fā)明第一實(shí)施例的寬帶調(diào)制PLL的示意性配置圖;圖2是展示根據(jù)第一實(shí)施例的寬帶調(diào)制PLL的控制信號(hào)產(chǎn)生部件的示意性配置圖;圖3是展示根據(jù)第一實(shí)施例的寬帶調(diào)制PLL的VCO的原理圖;圖4是展示VCO的振蕩頻率相對(duì)于分別施加到用于PLL的控制電壓端子和用于調(diào)制的控制電壓端子的電壓的特性的示意圖;圖5是展示調(diào)制系數(shù)調(diào)整的時(shí)序圖的示意圖;圖6是展示用于描述本發(fā)明第二實(shí)施例的寬帶調(diào)制PLL的示意性配置圖;圖7是展示用于描述本發(fā)明第三實(shí)施例的寬帶調(diào)制PLL的示意性配置圖;圖8是展示根據(jù)第三實(shí)施例的寬帶調(diào)制PLL中所用的VCO的一個(gè)實(shí)例的原理圖;圖9是用于描述本發(fā)明第四實(shí)施例的寬帶調(diào)制PLL;圖10是展示現(xiàn)有寬帶調(diào)制PLL的示意性配置圖;圖11是展示用于描述寬帶調(diào)制PLL的作用的頻率特性的示意圖;圖12是展示用于描述寬帶調(diào)制PLL的作用的頻率特性的示意圖;圖13是展示代表通用VCO的輸出信號(hào)頻率相對(duì)于控制電壓的變化的特性的一個(gè)實(shí)例的示意圖;圖14是展示通用VCO的調(diào)制靈敏度相對(duì)于振蕩頻率的特性的示意圖;以及圖15是VCO的原理圖的一個(gè)實(shí)例。
      順便提一下,圖中的附圖標(biāo)記21和50表示壓控振蕩器,附圖標(biāo)記22表示分頻器,附圖標(biāo)記23表示相位比較器,附圖標(biāo)記24表示電荷泵,附圖標(biāo)記25表示環(huán)路濾波器,附圖標(biāo)記26表示分頻比產(chǎn)生部件,附圖標(biāo)記27表示A/D轉(zhuǎn)換器,附圖標(biāo)記28表示控制信號(hào)產(chǎn)生部件,附圖標(biāo)記29表示D/A轉(zhuǎn)換器,附圖標(biāo)記30表示測(cè)量結(jié)果存儲(chǔ)部件,附圖標(biāo)記31表示運(yùn)算部件,附圖標(biāo)記32表示運(yùn)算結(jié)果存儲(chǔ)部件,附圖標(biāo)記33表示調(diào)制系數(shù)調(diào)整單元,附圖標(biāo)記34表示校準(zhǔn)數(shù)據(jù)產(chǎn)生部件,附圖標(biāo)記35表示輸出信號(hào)控制部件,附圖標(biāo)記40表示DDS。
      具體實(shí)施例方式
      (第一實(shí)施例)圖1是展示用于描述本發(fā)明第一實(shí)施例的寬帶調(diào)制PLL的示意性配置圖。在圖1中,根據(jù)第一實(shí)施例的寬帶調(diào)制PLL包含這樣一個(gè)PLL,該P(yáng)LL具有壓控振蕩器(下文稱為VCO)21,其具有用于PLL(輸入電壓Vtl)和調(diào)制信號(hào)輸入(輸入電壓Vtm)的兩個(gè)控制電壓端子;分頻器22,用于對(duì)VCO 21的輸出信號(hào)分頻;相位比較器23,用于比較參考信號(hào)的相位與分頻器22的輸出信號(hào)的相位,并根據(jù)相位差輸出信號(hào);電荷泵24,用于將相位比較器23的輸出信號(hào)轉(zhuǎn)換成VCO 21的控制信號(hào);環(huán)路濾波器25,用于使電荷泵24的輸出信號(hào)平滑,并將控制電壓Vtl輸出到VCO 21的用于PLL的控制電壓端子。
      此外,根據(jù)第一實(shí)施例的寬帶調(diào)制PLL包含分頻比產(chǎn)生部件26,用于從外部輸入的相位調(diào)制數(shù)據(jù)和載頻數(shù)據(jù)產(chǎn)生在分頻器22中所設(shè)定的分頻比;A/D轉(zhuǎn)換器27,其連接到環(huán)路濾波器25;控制信號(hào)產(chǎn)生部件28,用于調(diào)整調(diào)制數(shù)據(jù)的調(diào)制系數(shù),同時(shí)基于相位調(diào)制數(shù)據(jù)和A/D轉(zhuǎn)換器27的輸出信號(hào)產(chǎn)生輸入到VCO 21的控制信號(hào);和D/A轉(zhuǎn)換器29,用于對(duì)經(jīng)過調(diào)整的調(diào)制數(shù)據(jù)進(jìn)行D/A轉(zhuǎn)換,并將控制電壓Vtm作為模擬信號(hào)輸出到VCO 21的用于調(diào)制信號(hào)的控制電壓端子。
      接下來,將使用圖2來描述控制信號(hào)產(chǎn)生部件28。圖2是展示根據(jù)第一實(shí)施例的寬帶調(diào)制PLL的控制信號(hào)產(chǎn)生部件的示意性配置圖??刂菩盘?hào)產(chǎn)生部件28包含測(cè)量結(jié)果存儲(chǔ)部件30,用于存儲(chǔ)A/D轉(zhuǎn)換器27的輸出;運(yùn)算部件31,用于計(jì)算存儲(chǔ)在測(cè)量結(jié)果存儲(chǔ)部件30中的值;運(yùn)算結(jié)果存儲(chǔ)部件32,用于存儲(chǔ)在運(yùn)算部件31中經(jīng)計(jì)算的結(jié)果;調(diào)制系數(shù)調(diào)整單元33,用于基于存儲(chǔ)在運(yùn)算結(jié)果存儲(chǔ)部件32中的運(yùn)算結(jié)果調(diào)整相位調(diào)制數(shù)據(jù)的調(diào)制系數(shù);校準(zhǔn)數(shù)據(jù)產(chǎn)生部件34,基于設(shè)定值控制信號(hào)設(shè)定用于在測(cè)量調(diào)制靈敏度時(shí)輸入到VCO 21的用于調(diào)制信號(hào)的控制電壓端子的控制電壓Vtm;和輸出信號(hào)控制部件35,用于基于選擇控制信號(hào)選擇由校準(zhǔn)數(shù)據(jù)產(chǎn)生部件34輸出的校準(zhǔn)數(shù)據(jù)與由調(diào)制系數(shù)調(diào)整單元33輸出的調(diào)制數(shù)據(jù)中的任一數(shù)據(jù),并將此數(shù)據(jù)輸出到D/A轉(zhuǎn)換器29。此處,輸出信號(hào)控制部件35在正常調(diào)制操作時(shí)選擇調(diào)制系數(shù)調(diào)整單元33的輸出,而在測(cè)量調(diào)制靈敏度時(shí)選擇校準(zhǔn)數(shù)據(jù)產(chǎn)生部件34的輸出。
      此處,載頻數(shù)據(jù)、相位調(diào)制數(shù)據(jù)、設(shè)定值控制信號(hào)和選擇控制信號(hào)是從控制部件(未圖示)中輸出的。順便提一下,這些控制信號(hào)和數(shù)據(jù)可以由多個(gè)單獨(dú)的控制部件輸出,或者可以由一個(gè)用于控制寬帶調(diào)制PLL的控制部件輸出。此外,當(dāng)將此類寬帶調(diào)制PLL應(yīng)用于諸如無線基站或移動(dòng)終端設(shè)備等無線通信設(shè)備時(shí),這些控制信號(hào)和數(shù)據(jù)可由用于控制此類無線通信設(shè)備等的作用的控制部件輸出。
      圖3是根據(jù)第一實(shí)施例的寬帶調(diào)制PLL的VCO的原理圖。其包含電感器L、電容器C、變?nèi)荻O管Cvl、變?nèi)荻O管Cvm和有源元件100,其振蕩頻率fVCO根據(jù)數(shù)學(xué)公式2來確定。
      &lt;數(shù)學(xué)公式2&gt;
      fVCO=12&pi;L(C+Cvl+Cvm)]]>此處,在本實(shí)施例中,通過控制電壓Vtl來改變Cvl的電容值,從而控制VCO 21的頻率。由此,不管VCO21的頻率如何變化,可以固定Vtm的偏電位(bias potential),從而可以使由Vtm的變化所引起的VCO 21的調(diào)制靈敏度大體上保持恒定。
      圖4是展示VCO的振蕩頻率相對(duì)分別施加到用于PLL的控制電壓端子和用于調(diào)制的控制電壓端子的電壓的特性的示意圖。圖4(a)是VCO 21的振蕩頻率fVCO相對(duì)施加到用于PLL的控制電壓端子的電壓Vtl的特性,此時(shí),將用于調(diào)制的控制電壓Vtm設(shè)定成固定值Vtm0。圖4(b)是VCO 21的振蕩頻率fVCO相對(duì)施加到用于調(diào)制的控制電壓端子的電壓Vtm的特性,此時(shí),將用于PLL的控制電壓Vtl設(shè)定成固定值Vtl0。當(dāng)將控制電壓Vtl和Vtm中的任一電壓設(shè)定成固定值時(shí),可通過改變另一控制電壓來改變VCO 21的振蕩頻率。接下來,將描述用于調(diào)整根據(jù)本實(shí)施例的寬帶調(diào)制PLL中的調(diào)制系數(shù)的方法。在本實(shí)施例中,在圖2所示的控制信號(hào)產(chǎn)生部件28中,計(jì)算VCO 21的用于調(diào)制的控制電壓端子中的調(diào)制靈敏度Km,并且調(diào)整調(diào)制數(shù)據(jù)的調(diào)制系數(shù),以便基于此調(diào)制靈敏度Km通過分頻比為調(diào)制系數(shù)補(bǔ)償增益誤差。
      此處,VCO 21的用于調(diào)制的控制電壓端子中的調(diào)制靈敏度Km取決于用于PLL的控制電壓端子中的調(diào)制靈敏度K1,因此首先必需獲得K1。下文將描述測(cè)量并計(jì)算用于PLL的控制電壓端子中的調(diào)制靈敏度K1和用于調(diào)制的控制電壓端子中的調(diào)制靈敏度Km的方法。
      首先,通過控制信號(hào)產(chǎn)生部件28的校準(zhǔn)數(shù)據(jù)產(chǎn)生部件34將控制電壓Vtm設(shè)定成固定值Vtm0。輸出信號(hào)控制部件35處于測(cè)量調(diào)制靈敏度的狀態(tài),因此通過D/A轉(zhuǎn)換器29,將控制電壓的固定值Vtm0作為校準(zhǔn)數(shù)據(jù)產(chǎn)生部件34的輸出信號(hào)輸入到VCO 21中。
      在此狀態(tài)中,將其中VCO 21的頻率鎖定在f0的載頻數(shù)據(jù)輸入到分頻比產(chǎn)生部件26中。此處,頻率f0是會(huì)在最后使用的信道的頻率。當(dāng)假定參考頻率是fref且分頻器中所設(shè)定的分頻比是N0時(shí),N0由數(shù)學(xué)公式3表示。
      &lt;數(shù)學(xué)公式3&gt;
      N0=f0fref]]>當(dāng)將滿足數(shù)學(xué)公式3的N0輸入到分頻器22中時(shí),其結(jié)果是fVCO被鎖定在頻率f0(圖4(b)中的點(diǎn)αm)。此時(shí),如圖4(a)的點(diǎn)αt所示,施加于VCO 21的用于PLL的控制電壓端子的電壓變成Vtl=Vtl0,且使用A/D轉(zhuǎn)換器27將此值轉(zhuǎn)換成數(shù)字值,并將Vtl0存儲(chǔ)在控制信號(hào)產(chǎn)生部件28的測(cè)量結(jié)果存儲(chǔ)部件30中。
      接著,以類似方式將其中VCO 21的頻率鎖定在f1的載頻輸入到分頻比產(chǎn)生部件26中。在此情況下,當(dāng)假設(shè)分頻器中所設(shè)定的分頻比是N1時(shí),N1如數(shù)學(xué)公式4所示。
      &lt;數(shù)學(xué)公式4&gt;
      N1=f1fref]]>當(dāng)將滿足數(shù)學(xué)公式4的N1輸入到分頻器22中時(shí),其結(jié)果是fVCO被鎖定在頻率f1。此時(shí),如圖4(a)的點(diǎn)βt所示,施加于VCO 21的用于PLL的控制電壓端子的電壓變成Vtl=Vtl1,且類似地,通過A/D轉(zhuǎn)換器27轉(zhuǎn)換成數(shù)字值,并將Vtl1存儲(chǔ)在控制信號(hào)產(chǎn)生部件28的測(cè)量結(jié)果存儲(chǔ)部件30中。
      控制信號(hào)產(chǎn)生部件28的運(yùn)算部件31基于測(cè)量結(jié)果計(jì)算用于PLL的控制電壓端子中的調(diào)制靈敏度K1。此處,調(diào)制靈敏度K1由數(shù)學(xué)公式5表示。
      &lt;數(shù)學(xué)公式5&gt;
      K1=f1-f0Vtl1-Vtl0]]>如上所述,可在信道頻率f0附近獲得用于PLL的控制電壓端子的調(diào)制靈敏度K1。將此結(jié)果存儲(chǔ)在控制信號(hào)產(chǎn)生部件28的運(yùn)算結(jié)果存儲(chǔ)部件32中。
      接下來,將描述VCO 21的用于調(diào)制的控制電壓端子中的調(diào)制靈敏度Km的計(jì)算方法。首先,以類似于獲得調(diào)制靈敏度K1的情況的方式,考慮在將用于調(diào)制的控制電壓端子的輸入控制電壓Vtm的電壓值設(shè)定成Vtm=Vtm0的情況下將VCO 21的頻率鎖定于f0的狀態(tài)。此時(shí)作為用于PLL的控制電壓端子的輸入的控制電壓的Vtl0的值已在計(jì)算調(diào)制靈敏度K1的過程中獲得,且已存儲(chǔ)在測(cè)量結(jié)果存儲(chǔ)部件30中。
      接著,將校準(zhǔn)數(shù)據(jù)產(chǎn)生部件34的設(shè)定值(即,從控制信號(hào)產(chǎn)生部件28輸出的值)變成Vtm=Vtm1。然后,如圖4(b)所示,在Vtl=Vtl0中,fVCO往往會(huì)變成頻率f2(往往會(huì)從圖4(b)中的點(diǎn)αm移動(dòng)到點(diǎn)δm)。然而,通過PLL的環(huán)路特性,Vtl會(huì)發(fā)生變化而使fVCO變成頻率f0,并且如箭頭所示,控制電壓Vtm相對(duì)頻率fVCO的特性發(fā)生變化,且最終鎖定在頻率f0(從圖4(b)中的點(diǎn)δm移動(dòng)到點(diǎn)γm)。
      將此時(shí)用于PLL的控制電壓端子的輸入的控制電壓Vtl設(shè)定成Vtl2(圖4(b)中點(diǎn)γt)。將其中此Vtl2經(jīng)A/D轉(zhuǎn)換器27轉(zhuǎn)換成數(shù)字值的值存儲(chǔ)在控制信號(hào)產(chǎn)生部件28的測(cè)量結(jié)果存儲(chǔ)部件30中。此時(shí),調(diào)制靈敏度Km與調(diào)制靈敏度K1之間具有數(shù)學(xué)公式6所示的關(guān)系。
      &lt;數(shù)學(xué)公式6&gt;
      Km=Vtm1-Vtm0Vtl0-Vtl2&times;K1]]>此處,K1已獲得且存儲(chǔ)在控制信號(hào)產(chǎn)生部件28的運(yùn)算結(jié)果存儲(chǔ)部件32中,并且Vtl0、Vtl2、Vtm0、Vtm1也存儲(chǔ)在測(cè)量結(jié)果存儲(chǔ)部件30中,從而運(yùn)算部件31基于數(shù)學(xué)公式6在載頻f0附近獲得用于調(diào)制信號(hào)的控制電壓端子的調(diào)制靈敏度Km,且所得調(diào)制靈敏度Km存儲(chǔ)在運(yùn)算結(jié)果存儲(chǔ)部件32中。
      順便提一下,數(shù)學(xué)公式6是展示調(diào)制靈敏度Km與調(diào)制靈敏度K1之比的數(shù)學(xué)公式的轉(zhuǎn)換,因此所測(cè)量的Vtl0、Vtl2、Vtm0、Vtm1變成展示調(diào)制靈敏度Km與K1之比的因數(shù)。因此,換句話說,獲得調(diào)制靈敏度Km的方法也就是測(cè)量并計(jì)算調(diào)制靈敏度Km與K1之比的方法。
      基于以此方式獲得的調(diào)制靈敏度Km,調(diào)制系數(shù)調(diào)整單元33為相位調(diào)制數(shù)據(jù)確定增益。在完成調(diào)制系數(shù)調(diào)整后,寬帶調(diào)制PLL開始正常調(diào)制操作,控制信號(hào)產(chǎn)生部件28的輸出信號(hào)控制部件35通過選擇控制信號(hào)被轉(zhuǎn)換,將來自調(diào)制系數(shù)調(diào)整單元33的輸出輸出到D/A轉(zhuǎn)換器29。壓控振蕩器21的控制電壓調(diào)制與分頻器22的分頻比調(diào)制的增益誤差可以通過基于相位調(diào)制數(shù)據(jù)控制VCO 21的電壓來補(bǔ)償,其中相位調(diào)制數(shù)據(jù)的增益通過調(diào)制系數(shù)調(diào)整單元33來調(diào)整。
      例如,每次寬帶調(diào)制PLL開始時(shí)和每次改變所使用的載頻時(shí)進(jìn)行此調(diào)制系數(shù)調(diào)整(下文稱為初始校正)。下文將參考圖5描述此初始校正時(shí)的程序。圖5是展示調(diào)制系數(shù)調(diào)整的時(shí)序圖的示意圖。此處,將使用在中心頻率f0和Vtm=Vtm0下執(zhí)行調(diào)制的情況作為實(shí)例來進(jìn)行描述。
      首先,在時(shí)間t0,輸入頻率為f1的載頻數(shù)據(jù)。此時(shí),校準(zhǔn)數(shù)據(jù)產(chǎn)生部件34將Vtm設(shè)定為Vtm0。PLL經(jīng)過時(shí)間t1會(huì)聚于頻率f1,且測(cè)量結(jié)果存儲(chǔ)部件30在t1與t2之間測(cè)量并存儲(chǔ)Vtl1。
      接著,在時(shí)間t2,將載頻數(shù)據(jù)設(shè)定于頻率f0,且校準(zhǔn)數(shù)據(jù)產(chǎn)生部件34將Vtm設(shè)定為Vtm1。在此狀態(tài)下,測(cè)量結(jié)果存儲(chǔ)部件30測(cè)量并存儲(chǔ)Vtl2。最后,在時(shí)間t3,校準(zhǔn)數(shù)據(jù)產(chǎn)生部件34將Vtm設(shè)定為Vtm0,因此雖然頻率f0因?yàn)镻LL的環(huán)路特性沒有改變,但是Vtl從Vtl2變成Vtl0。在此狀態(tài)中,測(cè)量結(jié)果存儲(chǔ)部件30測(cè)量并存儲(chǔ)Vtl0,且運(yùn)算部件31基于數(shù)學(xué)公式5和數(shù)學(xué)公式6計(jì)算調(diào)制靈敏度Km。以此方式,通過調(diào)制系數(shù)調(diào)整單元33,將增益設(shè)定成恰當(dāng)值,且從時(shí)間t4開始正常調(diào)制操作。
      順便提一下,如上所述,通過使用Vtl1、Vtl2、Vtl0作為測(cè)量輸入到VCO21的用于PLL的控制電壓端子的輸入電壓Vt的次序的具體實(shí)例,在開始正常調(diào)制操作時(shí),已在載頻f0和控制電壓Vtm0下進(jìn)行了設(shè)定,從而寬帶調(diào)制PLL可以迅速地變換到正常調(diào)制操作。然而,也可以按任一次序?qū)崿F(xiàn)此電壓Vt的測(cè)量。
      接下來,將描述在初始校正之后(即,在開始正常調(diào)制操作之后)環(huán)境變化的校正方法。在完成初始校正時(shí)或在完成初始校正之后,VCO 21的用于PLL的控制電壓端子中的Vtl的振幅的峰值在經(jīng)過A/D轉(zhuǎn)換器27后存儲(chǔ)在測(cè)量結(jié)果存儲(chǔ)部件30中。此時(shí),將Vtm值(DC值)看作Vtm0。接著,隨后以類似方式,在恰當(dāng)時(shí)間間隔監(jiān)控振幅。此處,恰當(dāng)時(shí)間間隔是指可監(jiān)控到溫度或電源電壓變化的時(shí)間范圍。當(dāng)此峰值改變時(shí),PLL控制電壓端子中的調(diào)制靈敏度K1發(fā)生對(duì)應(yīng)于此峰值變化比率的改變,并且獲得從通過初始校正獲得的調(diào)制靈敏度K1變化的調(diào)制靈敏度K1的絕對(duì)值。
      另一方面,仍然在恰當(dāng)?shù)臅r(shí)間間隔,Vtm從Vtm0發(fā)生微小變化成Vtm0′。此時(shí),Vtl以類似于初始校正的方式發(fā)生微小改變。存儲(chǔ)此改變量,并將Vtm的值再次變成Vtm0。根據(jù)調(diào)制靈敏度K1和Vtl的此改變量的比例,以類似于初始校正的方式獲得用于調(diào)制的控制電壓端子側(cè)的調(diào)制靈敏度Km。通過基于此調(diào)制靈敏度Km調(diào)整調(diào)制系數(shù),可以提供相對(duì)于由溫度變化或電源電壓變化引起的環(huán)境變化良好且穩(wěn)定的調(diào)制精度。
      根據(jù)此一第一實(shí)施例的寬帶調(diào)制PLL,不再需要每個(gè)信道一個(gè)查找表,從而可以提供小尺寸、低成本且低功耗的寬帶調(diào)制PLL。此外,其可以在實(shí)際使用(例如,正常調(diào)制操作或每次初始操作)時(shí)響應(yīng)環(huán)境變化,從而可以提供用于實(shí)現(xiàn)良好且穩(wěn)定的調(diào)制精度的寬帶調(diào)制PLL。
      (第二實(shí)施例)圖6是展示用于描述本發(fā)明第二實(shí)施例的寬帶調(diào)制PLL的示意性配置圖。與第一實(shí)施例中所描述的圖1一致的部分使用相同的附圖標(biāo)記。
      在圖6中,根據(jù)第二實(shí)施例的寬帶調(diào)制PLL包括直接數(shù)字合成器(下文稱為DDS)40,且其與第一實(shí)施例的不同之處在于,其執(zhí)行相位調(diào)制的點(diǎn)是DDS 40和VCO 21兩個(gè)點(diǎn)。
      DDS 40適于通過內(nèi)置D/A轉(zhuǎn)換器等直接輸出數(shù)值運(yùn)算的結(jié)果,并且如圖6所示,基于載頻數(shù)據(jù)和相位調(diào)制數(shù)據(jù),可以執(zhí)行數(shù)值計(jì)算以輸出載波信號(hào)和調(diào)制信號(hào)。由于DDS 40中的調(diào)制類似于第一實(shí)施例中的分頻比調(diào)制,因此可以通過類似方法獲得用于調(diào)制信號(hào)的控制電壓端子的調(diào)制靈敏度的計(jì)算以及調(diào)制系數(shù)的調(diào)整。
      然而,在DDS 40的輸出中,波形直接通過數(shù)值運(yùn)算產(chǎn)生,因此可以應(yīng)用可以固定分頻比的固定分頻器作為設(shè)置于寬帶調(diào)制PLL中的分頻器2。固定分頻器可以通過按縱向順序連接多個(gè)個(gè)分頻器構(gòu)造而成,并且工作頻率隨后面階段(back stage)進(jìn)一步降低,從而可以降低功耗。
      根據(jù)本發(fā)明的此一第二實(shí)施例,可以提供相對(duì)于由溫度變化或電源電壓變化等引起的環(huán)境變化良好且穩(wěn)定的調(diào)制精度。并且,不再需要每個(gè)信道一個(gè)查找表,從而可以提供小尺寸、低成本且低功耗的寬帶調(diào)制PLL系統(tǒng)。此外,可以應(yīng)用固定分頻器作為分頻器,從而可以降低功耗。
      (第三實(shí)施例)圖7是展示用于描述本發(fā)明第三實(shí)施例的寬帶調(diào)制PLL的示意性配置圖。與第一實(shí)施例中所描述的圖1一致的部分使用相同的附圖標(biāo)記。
      在本實(shí)施例中,從控制信號(hào)產(chǎn)生部件28輸出的信號(hào)沒有進(jìn)行D/A轉(zhuǎn)換,而是在數(shù)字信號(hào)狀態(tài)下輸入到VCO 50中。VCO 50具有開關(guān)和與LC共振器并聯(lián)的小電容,并且通過數(shù)字信號(hào)控制此開關(guān)來改變總電容值,從而執(zhí)行類似于圖3所示的VCO 21的作用。測(cè)量和調(diào)整調(diào)制靈敏度的方法類似于第一圖8是展示根據(jù)第三實(shí)施例的寬帶調(diào)制PLL中所用的VCO的一個(gè)實(shí)例的原理圖。如圖8所示,在VCO 50中,并聯(lián)連接了n個(gè)電容器Cvm(1)到Cvm(n),這些電容器的電容可以通過輸入數(shù)字信號(hào)而以二進(jìn)制的形式(in binary)改變,通過轉(zhuǎn)換其中每一個(gè)電容,可以通過這些電容的總和來執(zhí)行調(diào)制。通過此配置,可以使用控制信號(hào)產(chǎn)生部件28的數(shù)字輸出Vtm控制VCO 50,以便來執(zhí)行調(diào)制。
      根據(jù)本發(fā)明的此一第三實(shí)施例,可以提供相對(duì)于由溫度變化或電源電壓變化等引起的環(huán)境變化良好且穩(wěn)定的調(diào)制精度。并且,不再需要每個(gè)信道一個(gè)查找表,或不再需要D/A轉(zhuǎn)換器,從而可以提供小尺寸、低成本且低功耗的寬帶調(diào)制PLL系統(tǒng)。
      (第四實(shí)施例)圖9是展示用于描述本發(fā)明第四實(shí)施例的寬帶調(diào)制PLL的示意性配置圖。與第一、第二和第三實(shí)施例中所描述的圖1、圖6和圖7一致的部分使用相同的附圖標(biāo)記。
      如圖9所示,在本實(shí)施例的寬帶調(diào)制PLL中,在點(diǎn)DDS 40和VCO 50處執(zhí)行調(diào)制,并且將數(shù)字信號(hào)應(yīng)用于從控制信號(hào)產(chǎn)生部件28輸入到VCO 50的調(diào)制側(cè)控制端子的調(diào)制信號(hào)。調(diào)制靈敏度的測(cè)量和校正方法類似于第一實(shí)施例,DDS 40的作用類似于第二實(shí)施例,并且VCO 50的作用類似于第三根據(jù)本發(fā)明的此一第四實(shí)施例,可以提供相對(duì)于由溫度變化或電源電壓變化等引起的環(huán)境變化良好且穩(wěn)定的調(diào)制精度。并且,不再需要每個(gè)信道一個(gè)查找表,或不再需要D/A轉(zhuǎn)換器,從而可以提供小尺寸、低成本且低功耗的寬帶調(diào)制PLL系統(tǒng)。此外,可以應(yīng)用固定分頻器作為分頻器,從而可以降低功耗。
      雖然上文就第一到第四實(shí)施例做出了描述,但是本發(fā)明并不限于這些配置。舉例而言,雖然已就環(huán)路內(nèi)部的可變分頻器設(shè)定了分頻比,但是也可以通過類似方式實(shí)現(xiàn)其中設(shè)置用于對(duì)參考信號(hào)進(jìn)行分頻并將這個(gè)信號(hào)輸出到相位比較器的可變分頻器并且通過這個(gè)可變分頻器設(shè)定分頻比的配置。并且,可以在描述中所用的地方以外的地方以類似方式實(shí)現(xiàn)A/D轉(zhuǎn)換器或D/A轉(zhuǎn)換器,并且模擬與數(shù)字之間的邊界可以存在于任何地方。并且,可以用類似方式實(shí)現(xiàn)在輸出側(cè)中包括低通濾波器的D/A轉(zhuǎn)換器。
      雖然已就特定實(shí)施例詳細(xì)描述了本發(fā)明,但是所屬領(lǐng)域的技術(shù)人員將明白,可在不偏離本發(fā)明的精神和范疇的情況下做出各種改變或修改。
      本申請(qǐng)案基于2003年8月22日申請(qǐng)的日本專利申請(qǐng)案第2003-298858號(hào),其內(nèi)容以引用的方式并入本文中。
      工業(yè)適用性本發(fā)明的寬帶調(diào)制PLL能夠以低成本實(shí)現(xiàn)良好調(diào)制精度,并且適用于無線基站設(shè)備等或移動(dòng)無線裝置的無線通信設(shè)備等。
      權(quán)利要求
      1.寬帶調(diào)制PLL,其包含PLL部件,包括壓控振蕩器;分頻器,用于對(duì)所述壓控振蕩器的輸出信號(hào)進(jìn)行分頻;相位比較器,用于基于參考信號(hào)與所述分頻器的輸出信號(hào)之間的相位差輸出信號(hào);和環(huán)路濾波器,用于平均化所述相位比較器所輸出的信號(hào),并將平均化后的所述相位比較器所輸出的信號(hào)輸出到所述壓控振蕩器;第一調(diào)制輸入部件,用于基于被輸入的調(diào)制數(shù)據(jù)將第一調(diào)制信號(hào)輸入到所述壓控振蕩器以用于調(diào)制;和第二調(diào)制輸入部件,用于基于所述調(diào)制數(shù)據(jù)將第二調(diào)制信號(hào)輸入到不同于所述PLL部件的所述壓控振蕩器的位置,其中所述壓控振蕩器包括第一控制端子和第二控制端子,所述第一調(diào)制信號(hào)輸入到所述第一控制端子,而基于所述第二調(diào)制信號(hào)的信號(hào)則輸入到所述第二控制端子;并且其中所述第一調(diào)制輸入部件具有用于計(jì)算所述第一控制端子中的第一調(diào)制靈敏度的調(diào)制靈敏度計(jì)算單元和用于基于所計(jì)算的第一調(diào)制靈敏度調(diào)整所述調(diào)制數(shù)據(jù)的調(diào)制系數(shù)并輸出所述第一調(diào)制信號(hào)的調(diào)制系數(shù)調(diào)整單元。
      2.根據(jù)權(quán)利要求1所述的寬帶調(diào)制PLL,其中所述調(diào)制靈敏度計(jì)算單元具有調(diào)制靈敏度計(jì)算部件,用于測(cè)量輸入到所述第二控制端子的信號(hào),計(jì)算所述第二控制端子中的第二調(diào)制靈敏度,測(cè)量表示所述第二調(diào)制靈敏度與所述第一調(diào)制靈敏度之比的值,并且基于所述計(jì)算獲得的第二調(diào)制靈敏度計(jì)算所述第一調(diào)制靈敏度。
      3.根據(jù)權(quán)利要求1或2所述的寬帶調(diào)制PLL,其中所述第一調(diào)制輸入部件具有A/D轉(zhuǎn)換器,用于對(duì)輸入到所述壓控振蕩器的所述第二控制端子的信號(hào)進(jìn)行數(shù)字轉(zhuǎn)換;所述調(diào)制靈敏度計(jì)算單元;所述調(diào)制系數(shù)調(diào)整單元;和D/A轉(zhuǎn)換器,用于對(duì)所述調(diào)制系數(shù)調(diào)整單元的輸出信號(hào)進(jìn)行模擬轉(zhuǎn)換,并將模擬轉(zhuǎn)換后的所述輸出信號(hào)輸出到所述第一控制端子。
      4.根據(jù)權(quán)利要求1和2中任一權(quán)利要求所述的寬帶調(diào)制PLL,其中所述第一調(diào)制輸入部件包括A/D轉(zhuǎn)換器,用于對(duì)輸入到所述壓控振蕩器的所述第二控制端子的信號(hào)進(jìn)行數(shù)字轉(zhuǎn)換;所述調(diào)制靈敏度計(jì)算單元;和所述調(diào)制系數(shù)調(diào)整單元;其中所述調(diào)制系數(shù)調(diào)整單元將數(shù)字信號(hào)輸出到所述第一控制端子;并且其中所述壓控振蕩器基于輸入到所述第一控制端子的所述數(shù)字信號(hào)改變頻率。
      5.根據(jù)權(quán)利要求1至4中任一權(quán)利要求所述的寬帶調(diào)制PLL,其中所述第二調(diào)制輸入部件具有分頻比產(chǎn)生單元,用于基于載頻數(shù)據(jù)和所述調(diào)制數(shù)據(jù)控制所述分頻器的分頻比。
      6.根據(jù)權(quán)利要求1至4中任一權(quán)利要求所述的寬帶調(diào)制PLL,其中所述第二調(diào)制輸入部件具有直接數(shù)字合成器,用于基于載頻數(shù)據(jù)和所述調(diào)制數(shù)據(jù)產(chǎn)生調(diào)制信號(hào),并將所述調(diào)制信號(hào)輸出到所述相位比較器。
      7.根據(jù)權(quán)利要求1至6中任一權(quán)利要求所述的寬帶調(diào)制PLL,其中所述第一調(diào)制輸入部件在所述寬帶調(diào)制PLL啟動(dòng)時(shí)和在所述啟動(dòng)之后每隔一段預(yù)定時(shí)期計(jì)算所述第一調(diào)制靈敏度,調(diào)整調(diào)制系數(shù),并輸出所述第一調(diào)制信號(hào)。
      8.無線終端設(shè)備,其包含根據(jù)權(quán)利要求1至7中任一權(quán)利要求所述的寬帶調(diào)制PLL。
      9.寬帶調(diào)制PLL的調(diào)制系數(shù)調(diào)整方法,其中所述寬帶調(diào)制PLL包含PLL部件,所述PLL部件包括壓控振蕩器、用于對(duì)所述壓控振蕩器的輸出信號(hào)進(jìn)行分頻的分頻器、用于根據(jù)參考信號(hào)與所述分頻器的輸出信號(hào)之間的相位差輸出信號(hào)的相位比較器、和用于平均化所述相位比較器的輸出并將平均化后的所述相位比較器的輸出輸出到所述壓控振蕩器的環(huán)路濾波器,所述方法包括以下步驟將第一調(diào)制信號(hào)輸入到所述壓控振蕩器的第一控制端子以用于調(diào)制;通過輸入載頻數(shù)據(jù),基于所述PLL將第二調(diào)制信號(hào)輸入到不同于所述PLL部件的所述壓控振蕩器的位置;計(jì)算所述壓控振蕩器的所述第一控制端子中的第一調(diào)制靈敏度;和基于所計(jì)算的第一調(diào)制靈敏度調(diào)整所述第一調(diào)制信號(hào)的調(diào)制系數(shù)。
      10.根據(jù)權(quán)利要求9所述的寬帶調(diào)制PLL的調(diào)制系數(shù)調(diào)整方法,其中計(jì)算所述第一調(diào)制靈敏度的所述步驟包括以下步驟基于所述第二調(diào)制信號(hào)測(cè)量輸入到所述壓控振蕩器中不同于所述第一控制端子的第二控制端子的輸入電壓;計(jì)算所述第二控制端子中的第二調(diào)制靈敏度;和測(cè)量表示所述第二調(diào)制靈敏度與所述第一調(diào)制靈敏度之比的值,并基于所計(jì)算的第二調(diào)制靈敏度計(jì)算所述第一調(diào)制靈敏度。
      全文摘要
      本發(fā)明提供一種具有良好調(diào)制精度的低成本寬帶調(diào)制PLL。關(guān)于具有VCO(21)、分頻器(22)、相位比較器(23)、電荷泵(24)和環(huán)路濾波器(25)的PLL,控制VCO(21)和分頻器(22)的分頻比以執(zhí)行調(diào)制。VCO(21)具有用于PLL和用于調(diào)制的兩個(gè)控制端子,且控制信號(hào)產(chǎn)生部件(28)基于相位調(diào)制數(shù)據(jù)和用于PLL的控制端子的輸入電壓V
      文檔編號(hào)H03L7/18GK1836370SQ200480023408
      公開日2006年9月20日 申請(qǐng)日期2004年7月22日 優(yōu)先權(quán)日2003年8月22日
      發(fā)明者越智健敏, 平野俊介 申請(qǐng)人:松下電器產(chǎn)業(yè)株式會(huì)社
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1