專利名稱:能夠校正工作周期的數(shù)字延遲鎖定回路及其方法
技術(shù)領(lǐng)域:
本發(fā)明關(guān)于一種用以補(bǔ)償外部時(shí)鐘信號(hào)與內(nèi)部時(shí)鐘信號(hào)間的時(shí)鐘偏移的延遲鎖定回路(delay locked loop,DLL);且更具體地,關(guān)于一種能校正該外部時(shí)鐘信號(hào)的工作周期(duty cycle)的DLL。
現(xiàn)有技術(shù)通常,在一同步半導(dǎo)體存儲(chǔ)設(shè)備中,以同步于一外部時(shí)鐘信號(hào)的上升及下降沿方式來(lái)實(shí)施數(shù)據(jù)存取操作(例如一讀取操作及一寫(xiě)入操作)。
因?yàn)樵谠撏獠繒r(shí)鐘信號(hào)輸入至該同步半導(dǎo)體存儲(chǔ)設(shè)備的同時(shí),會(huì)有時(shí)間延遲,以便可用以作為該同步半導(dǎo)體存儲(chǔ)設(shè)備的一內(nèi)部時(shí)鐘信號(hào),所以使用一延遲鎖定回路,以通過(guò)補(bǔ)償該內(nèi)部時(shí)鐘信號(hào)與該外部時(shí)鐘信號(hào)間的時(shí)鐘偏移來(lái)使該內(nèi)部時(shí)鐘信號(hào)與該外部時(shí)鐘信號(hào)同步。
當(dāng)增加該同步半導(dǎo)體存儲(chǔ)設(shè)備的操作速度時(shí),需要一用以使該內(nèi)部時(shí)鐘信號(hào)與該外部時(shí)鐘信號(hào)同步及校正該外部時(shí)鐘信號(hào)的工作周期的裝置,以提高該同步半導(dǎo)體存儲(chǔ)設(shè)備的效能。因此,已提出有各種不同的用以補(bǔ)償該內(nèi)部時(shí)鐘信號(hào)與該外部時(shí)鐘信號(hào)間的時(shí)鐘偏移及用以校正該工作周期的延遲鎖定回路。
圖1顯示一傳統(tǒng)延遲鎖定回路的框圖,其中該傳統(tǒng)延遲鎖定回路系揭露于一共同擁有的共同未決申請(qǐng)(2002年12月30日所提出的發(fā)明名稱為″用以校正工作周期的數(shù)字延遲鎖定回路裝置及其方法(DIGITAL DLLAPPARATUS FOR CORRECTING DUTY CYCLE AND METHOD THEREOF)″的美國(guó)專利申請(qǐng)第10/331,412號(hào))中,在此并入本申請(qǐng)以作為參考。
如所示,該傳統(tǒng)延遲鎖定回路包括緩沖器110、延遲線單元120、工作誤差控制器130、第一延遲模型單元140、第一直接相位檢測(cè)器150、第二延遲模型單元160及第二直接相位檢測(cè)器170。
該緩沖器110接收一外部時(shí)鐘信號(hào)ext_clk及通過(guò)緩沖該外部時(shí)鐘信號(hào)ext_clk以產(chǎn)生一第一內(nèi)部時(shí)鐘信號(hào)。將該第一內(nèi)部時(shí)鐘信號(hào)輸入至該延遲線單元120。
該延遲線單元120接收該第一內(nèi)部時(shí)鐘信號(hào)且亦接收來(lái)自該第一及第二直接相位檢測(cè)器150及170的第一檢測(cè)信號(hào)及第二檢測(cè)信號(hào)。該延遲線單元120基于該第一及第二檢測(cè)信號(hào)延遲該第一內(nèi)部時(shí)鐘信號(hào)且輸出第一延遲內(nèi)部時(shí)鐘信號(hào)intclk1及第二延遲內(nèi)部時(shí)鐘信號(hào)intclk2至該工作誤差控制器130。
詳而言之,該延遲線單元120包括第一控制器121、第一延遲線122、第二控制器123及第二延遲線124。
該第一控制器121基于該第一檢測(cè)信號(hào)產(chǎn)生一用以控制一延遲量的第一控制信號(hào)及輸出該第一控制信號(hào)至該第一延遲線122。
該第一延遲線122接收該第一控制信號(hào)及該第一內(nèi)部時(shí)鐘信號(hào)。該延遲線122基于該第一控制信號(hào)來(lái)延遲該第一內(nèi)部時(shí)鐘信號(hào)。亦即,該第一延遲線122基于該第一控制信號(hào)產(chǎn)生該第一延遲內(nèi)部時(shí)鐘信號(hào)intclk1。將該第一延遲內(nèi)部時(shí)鐘信號(hào)intclk1輸入至該工作錯(cuò)誤控制器130。
該第二控制器123基于該第二檢測(cè)信號(hào)輸出一用以控制一延遲量的第二控制信號(hào)至該第二延遲線124。
該第二延遲線124接收該第二控制信號(hào)及該第一內(nèi)部時(shí)鐘信號(hào)。該第二延遲線124基于該第二控制信號(hào)延遲該第一內(nèi)部時(shí)鐘信號(hào)。然后,將該延遲的第一內(nèi)部時(shí)鐘信號(hào)反向及輸出以作為該第二延遲內(nèi)部時(shí)鐘信號(hào)intclk2。將第二延遲內(nèi)部時(shí)鐘信號(hào)intclk2輸出至該工作誤差控制器130。
該工作誤差控制器130接收該第一及第二延遲內(nèi)部時(shí)鐘信號(hào)intclk1及intclk2。該工作誤差控制器130通過(guò)將一第一工作控制時(shí)鐘信號(hào)int_clk及一第二工作控制時(shí)鐘信號(hào)intclk2’的下降沿調(diào)整至該第一工作控制時(shí)鐘信號(hào)int_clk及該第二工作控制時(shí)鐘信號(hào)intclk2’的下降沿的中間處,以產(chǎn)生該第一工作控制時(shí)鐘信號(hào)int_clk及該第二工作控制時(shí)鐘信號(hào)intclk2’。在此,如上所述,通過(guò)移位該第一及第二工作控制時(shí)鐘信號(hào)int_clk及intclk2’的下降沿,以工作校正該第一及第二工作控制時(shí)鐘信號(hào)int_clk及intclk2’成為50%占空率(duty ratio)。然后,將該第一及第二工作控制時(shí)鐘信號(hào)int_clk及intclk2’分別輸出至該第一及第二延遲模型單元140及160。
該工作誤差控制器130包括第一相位檢測(cè)器131、混合控制器132、第一相位混合器133及第二相位混合器134。
將該第一及第二延遲內(nèi)部時(shí)鐘信號(hào)intclk1及intclk2反相且輸入至該第一相位檢測(cè)器131。該第一相位檢測(cè)器131比較該第一及第二延遲內(nèi)部時(shí)鐘信號(hào)intclk1及intclk2的下降沿的相位,以便決定哪一個(gè)下降沿超前另一下降沿,用以基于該比較結(jié)果產(chǎn)生一相位檢測(cè)信號(hào)。將該相位檢測(cè)信號(hào)輸出至該混合控制器132。
該混合控制器l32接收該相位檢測(cè)信號(hào),以基于該相位檢測(cè)信號(hào)來(lái)決定一加權(quán)值k,其包含該第一及第二延遲內(nèi)部時(shí)鐘信號(hào)intclk1及intclk2的兩個(gè)下降沿間的相位差。將該加權(quán)值k輸出至該第一及第二相位混合器133及134。該加權(quán)值k包括多個(gè)加權(quán)信號(hào)。
該第一相位混合器13接收該加權(quán)值k以及該第一及第二延遲內(nèi)部時(shí)鐘信號(hào)intclk1及intclk2。該第一相位混合器133通過(guò)從1減去該加權(quán)值k來(lái)計(jì)算一差值。通過(guò)將該差值施加至該第一延遲內(nèi)部時(shí)鐘信號(hào)intclk1及將該加權(quán)值k施加至該第二延遲內(nèi)部時(shí)鐘信號(hào)intclk2,該第一相位混合器133產(chǎn)生該第一工作控制時(shí)鐘信號(hào)int_clk。將該第一工作控制時(shí)鐘信號(hào)int_clk輸出至該第一延遲模型單元140。
該第二相位混合器134接收該加權(quán)值k及通過(guò)從1減去該加權(quán)值k以計(jì)算一差值。通過(guò)將該加權(quán)值施加至該第一延遲內(nèi)部時(shí)鐘信號(hào)intclk1及將該差值施加至該第二延遲內(nèi)部時(shí)鐘信號(hào)intclk2,該第二相位混合器134產(chǎn)生該第二工作控制時(shí)鐘信號(hào)intclk2’。該第二相位混合器134將該第二工作控制時(shí)鐘信號(hào)intclk2’輸出至該第二延遲模型單元160。
在此,如上所述,該第一及第二工作控制時(shí)鐘信號(hào)int_clk及intclk2’通過(guò)將它們的下降沿調(diào)整至其中間位置所產(chǎn)生;以及該相位位移的方向及量由該加權(quán)值k及該差值所決定。
該第一延遲模型單元140接收該第一工作控制時(shí)鐘信號(hào)int_clk及估算該外部時(shí)鐘信號(hào)ext_clk經(jīng)過(guò)該傳統(tǒng)延遲鎖定回路而輸出成為該第一及第二工作控制時(shí)鐘信號(hào)int_clk及intclk2’時(shí)所產(chǎn)生的延遲量。該第一延遲模型單元140基于所估算的延遲量產(chǎn)生一第一補(bǔ)償時(shí)鐘信號(hào)iclk1及將該第一補(bǔ)償時(shí)鐘信號(hào)iclk1輸出至該第一直接相位檢測(cè)器150。
該第一直接相位檢測(cè)器150接收該外部時(shí)鐘信號(hào)ext_clk及該第一補(bǔ)償時(shí)鐘信號(hào)iclk1,由此產(chǎn)生該第一檢測(cè)信號(hào),以響應(yīng)該外部時(shí)鐘信號(hào)ext_clk與該第一補(bǔ)償時(shí)鐘信號(hào)iclk1的比較結(jié)果。將該第一檢測(cè)信號(hào)輸入至該延遲線單元120。
該第二延遲模型單元160接收該第二工作控制時(shí)鐘信號(hào)intclk2’及估算該第二工作控制時(shí)鐘信號(hào)intclk2’從該傳統(tǒng)延遲鎖定回路行進(jìn)至一數(shù)據(jù)輸入/輸出接腳(DQ接腳)時(shí)所產(chǎn)生的延遲量。該第二延遲模型單元160基于所估算的延遲量產(chǎn)生一第二補(bǔ)償時(shí)鐘信號(hào)iclk2及將該第二補(bǔ)償時(shí)鐘信號(hào)iclk2輸出至該第二直接相位檢測(cè)器170。
該第二直接相位檢測(cè)器170接收該外部時(shí)鐘信號(hào)ext_clk及該第二補(bǔ)償時(shí)鐘信號(hào)iclk2,以基于該外部時(shí)鐘信號(hào)ext_clk及該第二補(bǔ)償時(shí)鐘信號(hào)iclk2的比較結(jié)果產(chǎn)生該第二檢測(cè)信號(hào)。將該所產(chǎn)生的第二檢測(cè)信號(hào)輸入至該延遲線單元120。
然而,利用該第一及第二延遲線122及124,圖1中的傳統(tǒng)延遲鎖定回路使該第一及第二補(bǔ)償時(shí)鐘信號(hào)iclk1及iclk2分別與該外部時(shí)鐘信號(hào)ext_clk的上升沿同步。因此,該第一及第二延遲線的每一個(gè)應(yīng)該具有1tCK的延遲量,如圖2所示。結(jié)果,該第一及第二延遲線的全部延遲量應(yīng)該具有2tCK的延遲量。
而且,如果一傳統(tǒng)延遲鎖定回路具有一雙延遲線結(jié)構(gòu),則全部延遲量變成4tCK。于此,在該雙延遲線結(jié)構(gòu)中,第一及第二延遲線分別由一粗略及一精細(xì)延遲線所構(gòu)成。結(jié)果,會(huì)增加半導(dǎo)體存儲(chǔ)設(shè)備的尺寸,以及亦會(huì)增加半導(dǎo)體存儲(chǔ)設(shè)備的功率消耗。
發(fā)明內(nèi)容
因此,本發(fā)明的目的在于提供一種能降低延遲線的長(zhǎng)度及降低延遲鎖定時(shí)間的延遲鎖定回路裝置。
基于本發(fā)明的一個(gè)方面,提供一種用以調(diào)整一時(shí)鐘信號(hào)的半導(dǎo)體裝置,其包括時(shí)鐘多工單元,用以接收外部時(shí)鐘信號(hào)、外部時(shí)鐘杠信號(hào)及反饋時(shí)鐘信號(hào),以便基于該外部時(shí)鐘信號(hào)的相位與該反饋時(shí)鐘信號(hào)的相位的比較結(jié)果選擇該外部時(shí)鐘信號(hào)及該外部時(shí)鐘杠信號(hào)之一作為該時(shí)鐘多工單元的輸出信號(hào);延遲鎖定回路(DLL),用以產(chǎn)生一工作校正時(shí)鐘信號(hào)及該反饋時(shí)鐘信號(hào),以響應(yīng)該時(shí)鐘多工單元的輸出信號(hào)。
基于本發(fā)明的另一方面,提供一種使用外部時(shí)鐘信號(hào)以產(chǎn)生工作校正時(shí)鐘信號(hào)的方法,其包括下列步驟產(chǎn)生上升沿時(shí)鐘信號(hào),其中該上升沿時(shí)鐘信號(hào)的上升沿同步于該外部時(shí)鐘信號(hào)的上升沿;產(chǎn)生一下降沿時(shí)鐘信號(hào),其中該下降沿時(shí)鐘信號(hào)的下降沿同步于該外部時(shí)鐘信號(hào)的上升沿;基于一反饋時(shí)鐘信號(hào)選擇該上升沿時(shí)鐘信號(hào)及該下降沿時(shí)鐘信號(hào)中之一;基于一第一相位檢測(cè)信號(hào)及一第二相位檢測(cè)信號(hào)在該外部時(shí)鐘信號(hào)的一個(gè)時(shí)鐘周期內(nèi)通過(guò)延遲所選擇的該上升沿時(shí)鐘信號(hào)及該下降沿時(shí)鐘信號(hào)中的一個(gè)產(chǎn)生第一延遲鎖定時(shí)鐘信號(hào)及第二延遲鎖定時(shí)鐘信號(hào);通過(guò)延遲該第一延遲鎖定時(shí)鐘信號(hào)及該第二延遲鎖定時(shí)鐘信號(hào)以產(chǎn)生第一輸出時(shí)鐘信號(hào)及第二輸出時(shí)鐘信號(hào);以及通過(guò)校正該第一輸出時(shí)鐘信號(hào)及該第二輸出時(shí)鐘信號(hào)的工作周期以產(chǎn)生該工作校正時(shí)鐘信號(hào)。
從下面較佳實(shí)施例的說(shuō)明并配合所述附圖可明顯了解本發(fā)明的上述及其它目的以及特征。
圖1顯示一傳統(tǒng)延遲鎖定回路的框圖;圖2顯示圖1所示的傳統(tǒng)延遲鎖定回路的操作的時(shí)序圖;圖3顯示基于本發(fā)明的一延遲鎖定回路的框圖;圖4顯示圖3所示的延遲鎖定回路的操作的時(shí)序圖;圖5顯示圖3所示的一延遲線單元的示意電路圖;圖6顯示圖3所示的一時(shí)鐘信號(hào)選擇器的示意電路圖;以及圖7顯示圖6所示的第一及第二相位檢測(cè)器的操作的時(shí)序圖。
具體實(shí)施例方式
以下將參考所述附圖來(lái)詳細(xì)描述基于本發(fā)明的一延遲鎖定回路。
圖3為顯示基于本發(fā)明的延遲鎖定回路(DLL)的框圖;如所示,該延遲鎖定回路包括時(shí)鐘多工單元310、第一直接相位檢測(cè)器350、第二直接相位檢測(cè)器370、第一延遲模型單元340、第二延遲模型單元360、延遲線單元320、第一時(shí)鐘相位控制單元380、第二時(shí)鐘相位控制單元390及工作周期校正單元330。
該時(shí)鐘多工單元310接收一外部時(shí)鐘信號(hào)CLK及一該外部時(shí)鐘信號(hào)CLK的反相信號(hào),即,外部時(shí)鐘杠信號(hào)/CLK。該時(shí)鐘多工單元310選擇該外部時(shí)鐘信號(hào)CLK及該外部時(shí)鐘杠信號(hào)(clock bar signal)/CLK中之一,以便輸出該已選擇時(shí)鐘信號(hào)至該延遲線單元320,以便在該延遲線單元320中將該已選擇時(shí)鐘信號(hào)延遲鎖定于tCK/2內(nèi),其中該tCK為該外部時(shí)鐘信號(hào)CLK的時(shí)鐘周期。
該時(shí)鐘多工單元320包括第一輸入緩沖器311、第二輸入緩沖器312、時(shí)鐘信號(hào)選擇器313及多工器314。
該第一輸入緩沖器311分別經(jīng)由一非反相端(+)及一反相端(-)接收該外部時(shí)鐘信號(hào)CLK及該外部時(shí)鐘杠信號(hào)/CLK,以便通過(guò)緩沖該外部時(shí)鐘信號(hào)CLK輸出該外部時(shí)鐘信號(hào)CLK作為上升沿時(shí)鐘信號(hào)rclk。該第二輸入緩沖器312分別經(jīng)由一反相端(-)及一非反相端(+)接收該外部時(shí)鐘信號(hào)CLK及該外部時(shí)鐘杠信號(hào)/CLK,以便通過(guò)緩沖該外部時(shí)鐘杠信號(hào)/CLK輸出該外部時(shí)鐘杠信號(hào)/CLK作為一下降沿時(shí)鐘信號(hào)fclk。在此,使該上升沿時(shí)鐘信號(hào)rclk同步于該外部時(shí)鐘信號(hào)CLK,且使該下降沿時(shí)鐘信號(hào)fclk同步于該外部時(shí)鐘杠信號(hào)/CLK。
該時(shí)鐘信號(hào)選擇器313將該外部時(shí)鐘信號(hào)CLK的相位與自該第一延遲模型單元340輸出的一反饋時(shí)鐘信號(hào)fb_clk的相位作比較,以便產(chǎn)生一時(shí)鐘選擇信號(hào)clk_sel。
該多工器314基于該時(shí)鐘選擇信號(hào)clk_sel選擇該上升沿時(shí)鐘信號(hào)rclk及該下降沿時(shí)鐘信號(hào)fclk中之一,以便輸出該選擇信號(hào)至該延遲線單元320。
該延遲線單元320包括第一延遲線322、第一延遲線控制器321、第二延遲線324及第二延線線控制器323。
在該第一延遲線322中,使該多工器所選擇的上升沿時(shí)鐘信號(hào)rclk或下降沿時(shí)鐘信號(hào)fclk延遲鎖定于tCK/2內(nèi)。之后,該第一延遲線320輸出第一延遲鎖定時(shí)鐘信號(hào)pre_clk至該第一時(shí)鐘相位控制單元380及該第二延線線324。
同時(shí),該第一直接相位檢測(cè)器350產(chǎn)生一第一相位檢測(cè)信號(hào)pd1。將該第一相位檢測(cè)信號(hào)pd1輸入至該第一延遲線控制器321及該第二延遲線控制器323。該第一及第二延線線控制器321及323基于該第一相位檢測(cè)信號(hào)pd1分別控制該第一及第二延遲線322及324的延遲量。因?yàn)閷⒃摰谝幌辔粰z測(cè)信號(hào)pd1輸入至該第一及第二延遲線控制器321及323,所以在該第二延遲線324中以相同于該第一延遲線322的延遲時(shí)間延遲該第一延遲鎖定時(shí)鐘信號(hào)pre_clk。該第二延遲線324通過(guò)延遲該第一延遲鎖定時(shí)鐘信號(hào)pre_clk以輸出第二延遲鎖定時(shí)鐘信號(hào)。
圖4為顯該數(shù)字延遲鎖定回路的操作的時(shí)序圖。
如所示,該反饋時(shí)鐘信號(hào)fb_clk應(yīng)該延遲α的延遲量,以同步于該外部時(shí)鐘信號(hào)CLK。因此,該第一直接相位檢測(cè)器350輸出該第一相位檢測(cè)信號(hào)pd1至該第一及第二延遲線控制器321及323,用以控制該第一及第二延遲線322及324具有α的延遲量。接下來(lái),該第一延遲線322以α的延遲量延遲該反饋時(shí)鐘信號(hào)fb_clk,然后輸出該延遲信號(hào)作為該第一延遲鎖定時(shí)鐘信號(hào)pre_clk。結(jié)果,使該第一延遲鎖定時(shí)鐘信號(hào)pre_clk的上升沿同步于該外部時(shí)鐘信號(hào)CLK的上升沿。
同時(shí),該第二延遲線324以α的延遲量延遲該第一延遲鎖定時(shí)鐘信號(hào)pre_clk。在此,因?yàn)樵摰谝患暗诙舆t線322及324以串聯(lián)方式連接,所以該第二延遲線324自該第一延遲線322接收該第一延遲鎖定時(shí)鐘信號(hào)pre_clk。接下來(lái),該第二延遲線324所輸出的第二延遲鎖定時(shí)鐘信號(hào)post_clk成為輸入至該第二直接相位檢測(cè)器370的反饋時(shí)鐘杠信號(hào)/fb_clk的延遲版本,其具有2α的延遲量。
在此時(shí),因?yàn)槭乖摰谝谎舆t鎖定時(shí)鐘信號(hào)pre_clk同步于該外部時(shí)鐘信號(hào)CLK,所以不再改變?cè)摰谝谎舆t線322的延遲量。仍然需要以β的延遲量延遲該第二延遲鎖定時(shí)鐘信號(hào)post_clk,以便同步于該外部時(shí)鐘信號(hào)CLK。因此,在該第二直接相位檢測(cè)器370及該第二延遲線控制器323的控制下以β的延遲量延遲該第二延遲鎖定時(shí)鐘信號(hào)post_clk。
將該第一及第二延遲線322及324的上述延遲鎖相操作稱為粗略延遲操作。
同時(shí),該第一時(shí)鐘相位控制單元380包括第一精細(xì)延遲線381、第二精細(xì)延遲線382及第一相位混合器383。同樣地,該第二時(shí)鐘相位控制單元390包括第三細(xì)延遲線391、第四精細(xì)延遲線392及第二相位混合器393。
該第一及第二精細(xì)延遲線381及382分別對(duì)該第一延遲鎖定時(shí)鐘信號(hào)pre_clk實(shí)施一精細(xì)延遲操作。同樣地,該第三及第四精細(xì)延遲線391及392分別對(duì)該第二延遲鎖定時(shí)鐘信號(hào)post_clk實(shí)施該精細(xì)延遲操作。實(shí)施該精細(xì)延遲操作,以便為了相位鎖定精細(xì)地延遲該第一及第二延遲鎖定時(shí)鐘信號(hào)pre_clk及post_clk。該精細(xì)延遲操作獨(dú)立于該粗略延遲操作而進(jìn)行。
因?yàn)樵摰谝粫r(shí)鐘相位控制單元380的操作相同于該第二時(shí)鐘相位控制單元390的操作,所以下面只描述該第一時(shí)鐘相位控制單元380的操作。
將該第一延遲鎖定時(shí)鐘信號(hào)pre_clk輸入至該第一及第二精細(xì)延遲線381及382。在此,該第一精細(xì)延遲線381中所包含的單位延遲單元的數(shù)目可比該第二精細(xì)延遲線382的單位延遲單元的數(shù)目少一個(gè)。亦即,基于該第一相位檢測(cè)信號(hào)pd1來(lái)確定一加權(quán)值K;以及該第一延遲鎖定時(shí)鐘信號(hào)pre_clk經(jīng)過(guò)的該第一精細(xì)延遲線381中的單位延遲單元的數(shù)目基于該第一相位混合器383所輸出的控制信號(hào)來(lái)決定。在此,該第一延遲鎖定時(shí)鐘信號(hào)pre_clk所經(jīng)過(guò)的該第一精細(xì)延遲線381的單元延遲單位的數(shù)目比該第一延遲鎖定時(shí)鐘信號(hào)pre_clk所經(jīng)過(guò)的該第二精細(xì)延遲線382的單元延遲單位的數(shù)目少一個(gè)。
亦即,如果在該第一精細(xì)延遲線中該第一延遲鎖定時(shí)鐘信號(hào)pre_clk所經(jīng)過(guò)的單位延遲單元的數(shù)目為1、3或5,則在該第二精細(xì)延遲線中該第一延遲鎖定時(shí)鐘信號(hào)pre_clk所經(jīng)過(guò)的單位延遲單元的數(shù)目分別2、4或6。例如如果該第一延遲鎖定時(shí)鐘信號(hào)pre_clk經(jīng)過(guò)該第一精細(xì)延遲線381中的3個(gè)單位延遲單元,則該第一延遲鎖定時(shí)鐘信號(hào)pre_clk經(jīng)過(guò)該第二精細(xì)延遲線382中的4個(gè)單位延遲單元。
該第一及第二精細(xì)延遲線381及382分別輸出第一輸入信號(hào)IN1及第二輸入信號(hào)IN2至該第一相位混合器383。
如果基于該第一相位檢測(cè)信號(hào)pd1將該加權(quán)值K設(shè)定為0,則該第一精細(xì)延遲線381輸出該第一延遲鎖定時(shí)鐘信號(hào)pre_clk,而不會(huì)延遲該第一延遲鎖定時(shí)鐘信號(hào)pre_clk。
然而,如果該第一直接相位檢測(cè)器350檢測(cè)到該反饋時(shí)鐘信號(hào)fb_clk的相位超前該外部時(shí)鐘信號(hào)CLK的相位,則該第一相位混合器383增加該加權(quán)值K。該加權(quán)值K越靠近1,則可使該相位混合器383的輸出時(shí)鐘信號(hào)更加同步于該第二輸入信號(hào)IN2。
之后,如果該加權(quán)值變成1,則該第一相位混合器383輸出該第二輸入信號(hào)IN2,作為該相位混合器383的輸出時(shí)鐘信號(hào)。在此時(shí),如果該反饋時(shí)鐘信號(hào)fb_clk的相位仍然超前該外部時(shí)鐘信號(hào)CLK的相位,該第一相位混合器383沿左方向移位該第一精細(xì)延遲線381的延遲量。亦即,使該第一延遲鎖定時(shí)鐘信號(hào)pre_clk所經(jīng)過(guò)的單位延遲單元的數(shù)目增加2個(gè)(例如1個(gè)變成3個(gè)或3個(gè)變成5個(gè))。在此時(shí),因?yàn)樵摷訖?quán)值K為1,所以該第一相位混合器383的輸出時(shí)鐘信號(hào)不受該第一精細(xì)延遲線381的延遲量變化的影響。
如果需要在左移該第一精細(xì)延遲線381的延遲量之后,使該反饋時(shí)鐘信號(hào)fb_clk延遲更多,則減少該加權(quán)值K。如果減少該加權(quán)值K,則使該第一相位混合器383的輸出時(shí)鐘信號(hào)的相位接近該第一輸入信號(hào)IN1的相位。
同時(shí),為了減少該第一及第二精細(xì)延遲線381及382的延遲量,可以相反方式來(lái)實(shí)施上述操作。
此外,該第一相位混合器383產(chǎn)生多個(gè)控制信號(hào),即用以控制該第一及第二精細(xì)延遲線381及382的延遲量的右移信號(hào)及左移信號(hào)。該第一相位混合器383可以本專業(yè)技術(shù)人員所熟知的各種設(shè)計(jì)技術(shù),例如一上下計(jì)數(shù)器或一譯碼器來(lái)設(shè)計(jì)。
因?yàn)檠舆t鎖定操作幾乎是由該粗略延遲操作所完成,所以實(shí)施該精細(xì)延遲操作,以便細(xì)微地調(diào)整外部噪聲,例如電源電壓的變化所造成的小延遲變化。因此,用以調(diào)整該小延遲變化的物理延遲線長(zhǎng)度為該第一至第四精細(xì)延遲線381、382、391及392的足夠物理長(zhǎng)度。
圖5為顯示圖3所示的延遲線單元320的示意電路圖。
如所示,該第一延遲線控制器321基于該第一相位檢測(cè)信號(hào)pd1產(chǎn)生第一至第三左移信號(hào)SL1-SL3。該第一延遲線322基于該第一至第三左移信號(hào)SL1-SL3延遲該第一延遲線322的輸入信號(hào)。該第二延遲線324具有相同于該第一延遲線322的結(jié)構(gòu)。
圖6為顯示圖3所示的時(shí)鐘信號(hào)選擇器313的示意電路圖。
如所示,該時(shí)鐘信號(hào)選擇器313包括反饋時(shí)鐘延遲單元621、第一相位檢測(cè)器623、第二相位檢測(cè)器625、P-溝道金屬氧化物半導(dǎo)體(PMOS)晶體管627及第一至第三n-溝道金屬氧化物半導(dǎo)體(NMOS)晶體管629-633。
該反饋時(shí)鐘延遲單元621以一預(yù)定延遲時(shí)間延遲該反饋時(shí)鐘信號(hào),以便產(chǎn)生一延遲反饋時(shí)鐘信號(hào)fb_clkd。該第一相位檢測(cè)器623比較該外部時(shí)鐘信號(hào)CLK與該反饋時(shí)鐘信號(hào)fb_clk的相位。該第二相位檢測(cè)器625比較該外部時(shí)鐘信號(hào)CLK與該延遲反饋時(shí)鐘信號(hào)fb_clkd的相位。
該反饋時(shí)鐘延遲單元621包括K個(gè)單位延遲單元。該K個(gè)單位延遲單元為所需的單位延遲單元的數(shù)目,以便延遲該反饋時(shí)鐘信號(hào),避免一死區(qū)。
圖7為顯示該第一及第二相位檢測(cè)器623及625的操作的時(shí)序圖。
如所示,如果輸入至第一端‘a(chǎn)’的信號(hào)的相位超前輸入至一第二端‘b’的信號(hào)的相位,則該第一相位檢測(cè)器623或該第二相位檢測(cè)器625的輸出信號(hào)處于邏輯高電平。另一方面,如果輸入至該第一端‘a(chǎn)’的信號(hào)的相位落后輸入至該第二端‘b’的信號(hào)的相位,則該第一相位檢測(cè)器623或該第二相位檢測(cè)器625的輸出信號(hào)處于邏輯低電平。
因此,如果該外部時(shí)鐘信號(hào)CLK的相位超前該反饋時(shí)鐘信號(hào)fb_clk及該延遲反饋時(shí)鐘信號(hào)fb_clkd的相位,則該第一及第二相位檢測(cè)器623及625的輸出信號(hào)處于邏輯高電平。結(jié)果,使該第一及第二NMOS晶體管629及631導(dǎo)通;以及因而,該時(shí)鐘選擇信號(hào)clk_sel變成邏輯高電平。因此,圖3所示的多工器314選擇該下降沿時(shí)鐘信號(hào)fclk,以響應(yīng)該處于邏輯高電平的時(shí)鐘選擇信號(hào)。除上述情況之外,該多工器選擇該上升沿時(shí)鐘信號(hào)rclk。
如上所述,基于本發(fā)明的延遲鎖定回路能夠通過(guò)使用該時(shí)鐘多工單元310減少一延遲線的物理長(zhǎng)度。因此,該延遲鎖定回路能夠減少用以延遲鎖相一時(shí)鐘信號(hào)所需的時(shí)間。此外,因?yàn)檠舆t線的物理長(zhǎng)度被降低,所以可降低該延遲鎖定回路的功率消耗。
本申請(qǐng)包含關(guān)于2004年6月30日向韓國(guó)專利局所提交的韓國(guó)專利申請(qǐng)第2004-49848號(hào)的主題,在此參考引用其全部?jī)?nèi)容。
雖然以特定實(shí)施例來(lái)描述本發(fā)明,但是本專業(yè)技術(shù)人員將清楚知道可在不脫離下面所附權(quán)利要求所界定的本發(fā)明的精神及范圍內(nèi)可實(shí)施各種改變及修飾。
主要組件符號(hào)說(shuō)明110 緩沖器120 延遲線單元121 第一控制器122 第一延遲線123 第二控制器124 第二延遲線130 工作誤差控制器131 第一相位檢測(cè)器132 混合控制器133 第一相位混合器134 第二相位混合器140 第一延遲模型單元150 第一直接相位檢測(cè)160 第二延遲模型單元170 第二直接相位檢測(cè)器
310 時(shí)鐘多工單元311 第一輸入緩沖器312 第二輸入緩沖器313 時(shí)鐘信號(hào)選擇器314 多工器320 延遲線單元321 第一延遲線控制器322 第一延遲線323 第二延遲線控制器324 第二延遲線330 工作周期校正單元331 第一相位檢測(cè)器332 混合控制器333 第一工作周期校正混合器334 第二工作周期校正混合器340 第一延遲模型單元350 第一直接相位檢測(cè)器360 第二延遲模型單元370 第二直接相位檢測(cè)器380 第一時(shí)鐘相位控制單元381 第一精細(xì)延遲線382 第二精細(xì)延遲線383 第一相位混合器390 第二時(shí)鐘相位控制單元391 第三精細(xì)延遲線392 第四精細(xì)延遲線393 第二相位混合器
621 反饋時(shí)鐘延遲單元623 第一相位檢測(cè)器625 第二相位檢測(cè)器627 PMOS晶體管629 第一NMOS晶體管631 第二NMOS晶體管633 第三NMOS晶體管CLK 外部時(shí)鐘信號(hào)/CLK 外部時(shí)鐘杠信號(hào)ext_clk 外部時(shí)鐘信號(hào)clk_sel 時(shí)鐘選擇信號(hào)fb_clk 反饋時(shí)鐘信號(hào)fb_clkd 延遲反饋時(shí)鐘信號(hào)iclk1第一補(bǔ)償時(shí)鐘信號(hào)iclk2第二補(bǔ)償時(shí)鐘信號(hào)IN1 第一輸入信號(hào)IN2 第二輸入信號(hào)intclk1 第一延遲內(nèi)部時(shí)鐘信號(hào)intclk2 第二延遲內(nèi)部時(shí)鐘信號(hào)int_clk 第一工作控制時(shí)鐘信號(hào)intclk2’第二工作控制時(shí)鐘信號(hào)pd1 第一相位檢測(cè)信號(hào)post_clk 第二延遲鎖定時(shí)鐘信號(hào)pre_clk 第一延遲鎖定時(shí)鐘信號(hào)SL1 第一左移信號(hào)SL2 第二左移信號(hào)SL3 第三左移信號(hào)摘要附圖中組件符號(hào)的簡(jiǎn)單說(shuō)明310 時(shí)鐘多工單元311 第一輸入緩沖器312 第二輸入緩沖器313 時(shí)鐘信號(hào)選擇器314 多工器320 延遲線單元321 第一延遲線控制器322 第一延遲線323 第二延遲線控制器324 第二延遲線330 工作周期校正單元331 第一相位檢測(cè)器332 混合控制器333 第一工作周期校正混合器334 第二工作周期校正混合器340 第一延遲模型單元350 第一直接相位檢測(cè)器360 第二延遲模型單元370 第二直接相位檢測(cè)器380 第一時(shí)鐘相位控制單元381 第一精細(xì)延遲線382 第二精細(xì)延遲線383 第一相位混合器390 第二時(shí)鐘相位控制單元391 第三精細(xì)延遲線392 第四精細(xì)延遲線
393 第二相位混合器CLK 外部時(shí)鐘信號(hào)/CLK 外部時(shí)鐘杠信號(hào)fb_clk反饋時(shí)鐘信號(hào)IN1 第一輸入信號(hào)IN2 第二輸入信號(hào)pd1 第一相位檢測(cè)信號(hào)post_clk 第二延遲鎖定時(shí)鐘信號(hào)pre_clk 第一延遲鎖定時(shí)鐘信號(hào)。
權(quán)利要求
1.一種用以調(diào)整時(shí)鐘信號(hào)的裝置,包括時(shí)鐘多工單元,用以接收外部時(shí)鐘信號(hào)、外部時(shí)鐘杠信號(hào)及反饋時(shí)鐘信號(hào),以便基于該外部時(shí)鐘信號(hào)的相位與該反饋時(shí)鐘信號(hào)的相位的比較結(jié)果選擇該外部時(shí)鐘信號(hào)及該外部時(shí)鐘杠信號(hào)之一,作為該時(shí)鐘多工單元的輸出信號(hào);以及延遲鎖定回路,用以產(chǎn)生工作校正時(shí)鐘信號(hào)及該反饋時(shí)鐘信號(hào),以響應(yīng)該時(shí)鐘多工單元的輸出信號(hào)。
2.如權(quán)利要求1所述的裝置,其中該延遲鎖定回路包括延遲線單元,用以通過(guò)基于一第一相位檢測(cè)信號(hào)及一第二相位檢測(cè)信號(hào)延遲該時(shí)鐘多工單元的輸出信號(hào),產(chǎn)生一延遲鎖定時(shí)鐘信號(hào);工作周期校正單元,用以通過(guò)校正該延遲鎖定時(shí)鐘信號(hào)的工作周期,以產(chǎn)生該工作校正時(shí)鐘信號(hào);以及時(shí)鐘反饋單元,用以接收該工作校正時(shí)鐘信號(hào),以便產(chǎn)生該第一相位檢測(cè)信號(hào)、該第二相位檢測(cè)信號(hào)、該反饋時(shí)鐘信號(hào)及一反饋時(shí)鐘杠信號(hào)。
3.如權(quán)利要求2所述的裝置,其中該時(shí)鐘多工單元包括第一輸入緩沖器,用以產(chǎn)生一上升沿時(shí)鐘信號(hào),其上升沿與該外部時(shí)鐘信號(hào)的上升沿同步;第二輸入緩沖器,用以產(chǎn)生一下降沿時(shí)鐘信號(hào),其下降沿與該外部時(shí)鐘信號(hào)的上升沿同步;時(shí)鐘信號(hào)選擇器,用以基于該外部時(shí)鐘信號(hào)及該反饋時(shí)鐘信號(hào)產(chǎn)生一時(shí)鐘選擇信號(hào);以及多工器,用以基于該時(shí)鐘選擇信號(hào)選擇該第一輸入緩沖器及該第二輸入緩沖器的輸出信號(hào)之一。
4.如權(quán)利要求3所述的裝置,其中該第一輸入緩沖器經(jīng)由該第一輸入緩沖器的第一輸入端接收該外部時(shí)鐘信號(hào)及經(jīng)由該第一輸入緩沖器的第二輸入端接收該外部時(shí)鐘杠信號(hào)。
5.如權(quán)利要求4所述的裝置,其中該第二輸入緩沖器經(jīng)由該第二輸入緩沖器的第二輸入端接收該外部時(shí)鐘信號(hào)及經(jīng)由該第二輸入緩沖器的第一輸入端接收該外部時(shí)鐘杠信號(hào)。
6.如權(quán)利要求3所述的裝置,其中該時(shí)鐘信號(hào)選擇器包括反饋時(shí)鐘信號(hào)延遲單元,用以延遲該反饋時(shí)鐘信號(hào),以便產(chǎn)生一延遲反饋時(shí)鐘信號(hào);第一相位檢測(cè)器,用以比較該外部時(shí)鐘信號(hào)與該反饋時(shí)鐘信號(hào)的相位;以及第二相位檢測(cè)器,用以比較該外部時(shí)鐘信號(hào)與該延遲反饋時(shí)鐘信號(hào)的相位。
7.如權(quán)利要求6所述的裝置,其中該反饋時(shí)鐘信號(hào)延遲單元包括多個(gè)單位延遲單元,用以延遲該反饋時(shí)鐘信號(hào),避免死區(qū)。
8.如權(quán)利要求2所述的裝置,其中該延遲線單元包括第一延遲線單元,用以接收該外部時(shí)鐘信號(hào)及該外部時(shí)鐘杠信號(hào)之一,以便基于該第一相位檢測(cè)信號(hào)及該第二相位檢測(cè)信號(hào)產(chǎn)生第一粗略延遲鎖定時(shí)鐘信號(hào)及第二粗略延遲鎖定時(shí)鐘信號(hào);以及第二延遲線單元,用以接收該第一粗略延遲鎖定時(shí)鐘信號(hào)及該第二粗略延遲鎖定時(shí)鐘信號(hào),以便產(chǎn)生第一精細(xì)延遲鎖定時(shí)鐘信號(hào)及第二精細(xì)延遲鎖定時(shí)鐘信號(hào),其中該延遲鎖定時(shí)鐘信號(hào)包括該第一精細(xì)延遲鎖定時(shí)鐘信號(hào)及該第二精細(xì)延遲鎖定時(shí)鐘信號(hào)。
9.如權(quán)利要求8所述的裝置,其中該第一延遲線單元包括第一延遲線,用以延遲該外部時(shí)鐘信號(hào)及該外部時(shí)鐘杠信號(hào)之一,以便產(chǎn)生該第一粗略延遲鎖定時(shí)鐘信號(hào);第一延遲線控制器,用以基于該第一相位檢測(cè)信號(hào)及該第二相位檢測(cè)信號(hào)控制該第一延遲線的延遲量;第二延遲線,用以延遲該第一粗略延遲鎖定時(shí)鐘信號(hào),以便產(chǎn)生該第二粗略延遲鎖定時(shí)鐘信號(hào);以及第二延遲線控制器,用以基于該第一相位檢測(cè)信號(hào)及該第二相位檢測(cè)信號(hào)控制該第二延遲線的延遲量。
10.如權(quán)利要求8所述的裝置,其中該第二延遲線單元包括第一時(shí)鐘相位控制單元,用以接收該第一粗略延遲鎖定時(shí)鐘信號(hào),以便基于該第一相位檢測(cè)信號(hào)產(chǎn)生該第一精細(xì)延遲鎖定時(shí)鐘信號(hào);以及第二時(shí)鐘相位控制單元,用以接收該第二粗略延遲鎖定時(shí)鐘信號(hào),以便基于該第二相位檢測(cè)信號(hào)產(chǎn)生該第二精細(xì)延遲鎖定時(shí)鐘信號(hào)。
11.如權(quán)利要求10所述的裝置,其中該第一時(shí)鐘相位控制單元包括第一精細(xì)延遲線,用以通過(guò)基于一移位信號(hào)延遲該第一粗略延遲鎖定時(shí)鐘信號(hào)以產(chǎn)生一第一輸入時(shí)鐘信號(hào);第二精細(xì)延遲線,用以通過(guò)基于該移位信號(hào)延遲該第一粗略延遲鎖定時(shí)鐘信號(hào)以產(chǎn)生一第二輸入時(shí)鐘信號(hào);相位混合器,用以通過(guò)基于一加權(quán)值混合該第一輸入時(shí)鐘信號(hào)與該第二輸入時(shí)鐘信號(hào)的相位以產(chǎn)生該第一精細(xì)延遲鎖定時(shí)鐘信號(hào)及用以產(chǎn)生該移位信號(hào),其中該加權(quán)值及該移位信號(hào)基于該第一相位檢測(cè)信號(hào)所產(chǎn)生。
12.如權(quán)利要求11所述的裝置,其中該第一精細(xì)延遲線包括N個(gè)單位延遲單元,且該第一粗略延遲鎖定時(shí)鐘信號(hào)經(jīng)過(guò)該第一精細(xì)延遲線的H個(gè)單位延遲單元;該第二精細(xì)延遲線包括N+1個(gè)單位延遲單元,且該第一粗略延遲鎖定時(shí)鐘信號(hào)經(jīng)過(guò)H+1個(gè)單位延遲單元,其中N及H為自然數(shù)且H小于或等于N。
13.如權(quán)利要求10所述的裝置,其中該第二時(shí)鐘相位控制單元包括第一精細(xì)延遲線,用以通過(guò)基于一移位信號(hào)延遲該第二粗略延遲鎖定時(shí)鐘信號(hào)以產(chǎn)生一第一輸入時(shí)鐘信號(hào);第二精細(xì)延遲線,用以通過(guò)基于該移位信號(hào)延遲該第二粗略延遲鎖定時(shí)鐘信號(hào)以產(chǎn)生一第二輸入時(shí)鐘信號(hào);以及相位混合器,用以通過(guò)基于一加權(quán)值混合該第一輸入時(shí)鐘信號(hào)與該第二輸入時(shí)鐘信號(hào)的相位以產(chǎn)生該第二精細(xì)延遲鎖定時(shí)鐘信號(hào)及用以產(chǎn)生該移位信號(hào),其中該加權(quán)值及該移位信號(hào)基于該第二相位檢測(cè)信號(hào)所產(chǎn)生。
14.如權(quán)利要求13所述的裝置,其中該第一精細(xì)延遲線包括N個(gè)單位延遲單元,且該第二粗略延遲鎖定時(shí)鐘信號(hào)經(jīng)過(guò)該第一精細(xì)延遲線的H個(gè)單位延遲單元;該第二精細(xì)延遲線包括N+1個(gè)單位延遲單元,且該第二粗略延遲鎖定時(shí)鐘信號(hào)經(jīng)過(guò)H+1個(gè)單位延遲單元,其中N及H為自然數(shù)且H小于或等于N。
15.如權(quán)利要求12所述的裝置,其中H為奇數(shù),且該第一精細(xì)延遲線的H個(gè)單位延遲單元基于該移位信號(hào)來(lái)啟動(dòng)。
16.如權(quán)利要求15所述的裝置,其中H+1為偶數(shù),且該第二精細(xì)延遲線的H+1個(gè)單位延遲單元基于該移位信號(hào)來(lái)啟動(dòng)。
17.如權(quán)利要求14所述的裝置,其中H為奇數(shù),且該第一精細(xì)延遲線的H個(gè)單位延遲單元基于該移位信號(hào)來(lái)啟動(dòng)。
18.如權(quán)利要求17所述的裝置,其中H+1為偶數(shù),且該第二精細(xì)延遲線的H+1個(gè)單位延遲單元基于該移位信號(hào)來(lái)啟動(dòng)。
19.一種使用外部時(shí)鐘信號(hào)以產(chǎn)生一工作校正時(shí)鐘信號(hào)的方法,包括下列步驟a)產(chǎn)生一上升沿時(shí)鐘信號(hào),其上升沿同步于該外部時(shí)鐘信號(hào)的上升沿;b)產(chǎn)生一下降沿時(shí)鐘信號(hào),其下降沿同步于該外部時(shí)鐘信號(hào)的上升沿;c)基于一反饋時(shí)鐘信號(hào)選擇該上升沿時(shí)鐘信號(hào)及該下降沿時(shí)鐘信號(hào)之一;d)基于一第一相位檢測(cè)信號(hào)及一第二相位檢測(cè)信號(hào)通過(guò)在該外部時(shí)鐘信號(hào)的一個(gè)時(shí)鐘周期內(nèi)延遲該上升沿時(shí)鐘信號(hào)及該下降沿時(shí)鐘信號(hào)中所述的一個(gè)以產(chǎn)生第一延遲鎖定時(shí)鐘信號(hào)及第二延遲鎖定時(shí)鐘信號(hào);e)通過(guò)延遲該第一延遲鎖定時(shí)鐘信號(hào)及該第二延遲鎖定時(shí)鐘信號(hào)以產(chǎn)生第一輸出時(shí)鐘信號(hào)及第二輸出時(shí)鐘信號(hào);以及f)通過(guò)校正該第一輸出時(shí)鐘信號(hào)及該第二輸出時(shí)鐘信號(hào)的工作周期以產(chǎn)生該工作校正時(shí)鐘信號(hào)。
20.如權(quán)利要求19所述的產(chǎn)生該工作校正時(shí)鐘信號(hào)的方法,其中步驟a)包括下列步驟f)經(jīng)由一輸入緩沖器的第一輸入端接收該外部時(shí)鐘信號(hào);以及g)經(jīng)由該輸入緩沖器的第二輸入端接收該外部時(shí)鐘信號(hào)的反相信號(hào)。
21.如權(quán)利要求19所述的產(chǎn)生該工作校正時(shí)鐘信號(hào)的方法,其中步驟b)包括下列步驟h)經(jīng)由一輸入緩沖器的第二輸入端接收該外部時(shí)鐘信號(hào);以及i)經(jīng)由該輸入緩沖器的第一輸入端接收該外部時(shí)鐘信號(hào)的反相信號(hào)。
22.如權(quán)利要求19所述的產(chǎn)生該工作校正時(shí)鐘信號(hào)的方法,其中步驟c)包括下列步驟j)通過(guò)延遲該反饋時(shí)鐘信號(hào)以產(chǎn)生一延遲反饋時(shí)鐘信號(hào);k)比較該反饋時(shí)鐘信號(hào)與該外部時(shí)鐘信號(hào)的相位;以及l(fā))比較該延遲反饋時(shí)鐘信號(hào)與該外部時(shí)鐘信號(hào)的相位。
23.如權(quán)利要求19所述的產(chǎn)生該工作校正時(shí)鐘信號(hào)的方法,其中步驟d)包括下列步驟m)基于該第一相位檢測(cè)信號(hào)及該第二相位檢測(cè)信號(hào)延遲該上升沿時(shí)鐘信號(hào)與該下降沿時(shí)鐘信號(hào)中之一,用以產(chǎn)生該第一延遲鎖定時(shí)鐘信號(hào);以及n)基于該第一相位檢測(cè)信號(hào)及該第二相位檢測(cè)信號(hào)延遲該第一延遲鎖定時(shí)鐘信號(hào)。
24.如權(quán)利要求23所述的產(chǎn)生該工作校正時(shí)鐘信號(hào)的方法,其中步驟e)包括下列步驟o)基于一移位信號(hào)延遲該第一延遲鎖定時(shí)鐘信號(hào),用以產(chǎn)生一第一輸入時(shí)鐘信號(hào);p)基于一移位信號(hào)延遲該第一延遲鎖定時(shí)鐘信號(hào),用以產(chǎn)生一第二輸入時(shí)鐘信號(hào);q)基于該第一相位檢測(cè)信號(hào)混合該第一輸入時(shí)鐘信號(hào)與該第二輸入時(shí)鐘信號(hào)的相位,其中用以產(chǎn)生該第一輸入時(shí)鐘信號(hào)的單位延遲單元的數(shù)目比用以產(chǎn)生該第二輸入時(shí)鐘信號(hào)的單位延遲單元的數(shù)目少1。
25.如權(quán)利要求23所述的產(chǎn)生該工作校正時(shí)鐘信號(hào)的方法,其中步驟e)包括下列步驟m)基于一移位信號(hào)延遲該第二延遲鎖定時(shí)鐘信號(hào),用以產(chǎn)生一第一輸入時(shí)鐘信號(hào);n)基于一移位信號(hào)延遲該第二延遲鎖定時(shí)鐘信號(hào),用以產(chǎn)生一第二輸入時(shí)鐘信號(hào);o)基于該第二相位檢測(cè)信號(hào)混合該第一輸入時(shí)鐘信號(hào)與該第二輸入時(shí)鐘信號(hào)的相位,其中用以產(chǎn)生該第一輸入時(shí)鐘信號(hào)的單位延遲單元的數(shù)目比用以產(chǎn)生該第二輸入時(shí)鐘信號(hào)的單位延遲單元的數(shù)目少1。
全文摘要
一種用以調(diào)整時(shí)鐘信號(hào)的裝置,包括時(shí)鐘多工單元,用以接收外部時(shí)鐘信號(hào)、外部時(shí)鐘杠信號(hào)及反饋時(shí)鐘信號(hào),以便基于該外部時(shí)鐘信號(hào)的相位與該反饋時(shí)鐘信號(hào)的相位的比較結(jié)果選擇該外部時(shí)鐘信號(hào)及該外部時(shí)鐘杠信號(hào)中之一,作為該時(shí)鐘多工單元的輸出信號(hào);以及一延遲鎖定回路(DLL),用以產(chǎn)生一工作校正時(shí)鐘信號(hào)及該反饋時(shí)鐘信號(hào),以響應(yīng)該時(shí)鐘多工單元的輸出信號(hào)。
文檔編號(hào)H03L7/06GK1716782SQ20051007118
公開(kāi)日2006年1月4日 申請(qǐng)日期2005年5月20日 優(yōu)先權(quán)日2004年6月30日
發(fā)明者李鉉雨, 郭鐘太 申請(qǐng)人:海力士半導(dǎo)體有限公司