国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      復(fù)位電路的制作方法

      文檔序號(hào):7509476閱讀:154來(lái)源:國(guó)知局
      專(zhuān)利名稱(chēng):復(fù)位電路的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及在電源電壓的供給開(kāi)始時(shí)產(chǎn)生提供給電子電路等的復(fù)位信號(hào)的復(fù)位電路。
      背景技術(shù)
      作為現(xiàn)有的這種技術(shù),例如,有在專(zhuān)利文獻(xiàn)1中公布的技術(shù)。以下,使用圖2說(shuō)明現(xiàn)有的復(fù)位電路。
      現(xiàn)有的復(fù)位電路,由下述部件構(gòu)成通過(guò)串聯(lián)配置在電源端子1、接地端子4之間的2個(gè)電阻2及3,線性分割電源電壓VDD,輸出在該分割點(diǎn)的電壓A的信號(hào)的電源分割電路10;輸出參考電壓B的信號(hào)的參考電壓電路6;對(duì)電源分割電路10的輸出電壓A與參考電壓電路6的參考電壓B進(jìn)行相互比較的比較電路5;以及輸出端子8。
      在這里,由于電源分割電路10的輸出電壓A是電阻分割電源電壓VDD后的電壓,如圖3(a)所示,在電源供給開(kāi)始時(shí),與電源電壓VDD成比例地變化。另一方面,參考電壓電路6的參考電壓B,在電源供給開(kāi)始時(shí),在電源電壓VDD達(dá)到大于等于恒定值以后,盡管電源電壓VDD變化,但參考電壓B是恒定的。而且,基于在比較電路5的比較結(jié)果,一般地,在輸出電壓(分割電壓)A小于等于參考電壓B時(shí),電源電壓VDD視為規(guī)定電壓V0以下,并如圖3(b)所示,通過(guò)輸出端子8輸出復(fù)位信號(hào)(輸出為“L”),另一方面,當(dāng)輸出電壓A大于等于參考電壓B時(shí),電源電壓VDD視為規(guī)定電壓V0以上,并從輸出端子8輸出復(fù)位解除信號(hào)(輸出為“H”)。
      也就是說(shuō),在電源供給開(kāi)始時(shí),輸出電壓A的波形與參考電壓B的波形,在電源電壓VDD采取規(guī)定電壓V0的值的位置上相互交叉形成交點(diǎn),夾持該交點(diǎn),切換來(lái)自該復(fù)位電路的輸出C的邏輯電平。
      特開(kāi)2002-228690號(hào)公報(bào)參考電壓電路6一般是與電源的上升沿同時(shí)輸出參考電壓B的信號(hào),但是為了輸出穩(wěn)定的恒定的參考電壓B的信號(hào),從電源供給開(kāi)始的時(shí)刻需要由參考電壓電路6的電路結(jié)構(gòu)(一般情況下是利用時(shí)間常數(shù)較長(zhǎng)的電容器)規(guī)定的恒定時(shí)間。
      因此,在電源電壓VDD迅速上升時(shí),電源分割電路10的輸出電壓A經(jīng)常超過(guò)參考電壓B上升,如圖4(a)所示,在輸出電壓A的波形與參考電壓B的波形之間沒(méi)有形成交點(diǎn),因此,如圖4(b)所示,存在下述缺欠來(lái)自比較電路5的輸出C(=輸出電壓A-參考電壓B)從電源供給開(kāi)始的時(shí)刻變?yōu)檎妮敵觯⒉粡妮敵龆俗?輸出復(fù)位信號(hào)。
      雖然上述專(zhuān)利文獻(xiàn)1也提出了應(yīng)對(duì)該缺點(diǎn)的解決辦法,但按照參考電壓電路6的電路結(jié)構(gòu)和電源電壓的上升條件等,存在不能解決上述缺點(diǎn)的情況。
      此外,通過(guò)噪聲等,在超過(guò)規(guī)定電壓V0并穩(wěn)定下來(lái)的電源電壓VDD瞬間降低到規(guī)定電壓V0以下的情況下,也存在復(fù)位電路輸出復(fù)位信號(hào),使電子電路誤工作而復(fù)位的情況。

      發(fā)明內(nèi)容
      本發(fā)明是考慮了以上各點(diǎn)而進(jìn)行的,其目的在于提供一種能夠保證電源供給開(kāi)始時(shí)的復(fù)位信號(hào)的輸出的復(fù)位電路、以及能夠防止基于電源電壓穩(wěn)定以后的噪聲的誤復(fù)位的復(fù)位電路。
      本發(fā)明第1方面的復(fù)位電路的特征在于,具有在電源電壓的供給開(kāi)始時(shí),直到電源電壓成為充分的值之前指示復(fù)位,然后,輸出指示復(fù)位解除的信號(hào)的復(fù)位電路本體;以及在上述電源電壓的供給開(kāi)始時(shí),輸出使上述復(fù)位電路本體的輸出信號(hào)中的復(fù)位解除的指示開(kāi)始僅僅延遲一個(gè)與假定電源電壓迅速上升的情況相對(duì)應(yīng)的時(shí)間的信號(hào)、并設(shè)置在上述復(fù)位電路本體的后級(jí)上的延遲電路。
      本發(fā)明第2方面的復(fù)位電路的特征在于,具有在電源電壓的供給開(kāi)始時(shí),直到電源電壓成為充分的值為止指示復(fù)位,然后,輸出指示復(fù)位解除的信號(hào)的復(fù)位電路本體;以及在上述電源電壓上升以后,在上述復(fù)位電路本體的輸出信號(hào)瞬間成為指示復(fù)位的信號(hào)時(shí),除去該瞬間的信號(hào)變化,并設(shè)置在上述復(fù)位電路的后級(jí)上的瞬間復(fù)位指示除去電路。
      本發(fā)明第3方面的復(fù)位電路的特征在于,具有在電源電壓的供給開(kāi)始時(shí),直到電源電壓成為充分的值為止指示復(fù)位,然后,輸出指示復(fù)位解除的信號(hào)的復(fù)位電路本體;在上述電源電壓的供給開(kāi)始時(shí),輸出使上述復(fù)位電路本體的輸出信號(hào)中的復(fù)位解除的指示開(kāi)始僅僅延遲一個(gè)與假定電源電壓迅速上升的情況相對(duì)應(yīng)的時(shí)間、并設(shè)置在上述復(fù)位電路本體的后級(jí)上的延遲電路;在上述電源電壓上升以后,上述復(fù)位電路本體的輸出信號(hào)在瞬間成為指示復(fù)位的信號(hào)時(shí),除去該瞬間的信號(hào)變化,并設(shè)置在上述復(fù)位電路本體的后級(jí)上的瞬間復(fù)位指示除去電路;以及在上述電源電壓的供給開(kāi)始時(shí),將來(lái)自上述延遲電路的輸出信號(hào)作為來(lái)自該復(fù)位電路的輸出,在上述電源電壓上升以后,將來(lái)自上述瞬間復(fù)位指示除去電路的輸出信號(hào)作為來(lái)自該復(fù)位電路的輸出的選擇電路。
      按照本發(fā)明的第1及第3方面,能夠提供可保證電源供給開(kāi)始時(shí)的復(fù)位信號(hào)的輸出的復(fù)位電路。
      此外,按照本發(fā)明的第2及第3方面,能夠提供可防止基于電源電壓穩(wěn)定以后的噪聲的誤復(fù)位的復(fù)位電路。


      圖1是表示第1實(shí)施方式的復(fù)位電路的整體結(jié)構(gòu)的方框圖。
      圖2是表示現(xiàn)有的復(fù)位電路的整體結(jié)構(gòu)的方框圖。
      圖3是圖2的復(fù)位電路的各部分的時(shí)序圖(1)。
      圖4是圖2的復(fù)位電路的各部分的時(shí)序圖(2)。
      圖5是表示第1實(shí)施方式的上升沿延遲電路的內(nèi)部結(jié)構(gòu)的方框圖。
      圖6是第1實(shí)施方式的上升沿延遲電路的各部分的時(shí)序圖。
      圖7是第1實(shí)施方式的復(fù)位電路的各部分的時(shí)序圖。
      圖8是表示第2實(shí)施方式的復(fù)位電路的整體結(jié)構(gòu)的方框圖。
      圖9是表示第2實(shí)施方式的下降沿延遲電路的內(nèi)部結(jié)構(gòu)的方框圖。
      圖10是第2實(shí)施方式的下降沿延遲電路的各部分的時(shí)序圖。
      圖11是第2實(shí)施方式的復(fù)位電路的各部分的時(shí)序圖。
      圖12是表示第3實(shí)施方式的復(fù)位電路的整體結(jié)構(gòu)的方框圖。
      圖13是表示第3實(shí)施方式的選擇電路的內(nèi)部結(jié)構(gòu)的方框圖。
      圖14是第3實(shí)施方式的選擇電路的各部分的時(shí)序圖。
      具體實(shí)施例方式
      (A)第1實(shí)施方式以下,參照附圖詳細(xì)說(shuō)明本發(fā)明的復(fù)位電路的第1實(shí)施方式。
      (A-1)第1實(shí)施方式的結(jié)構(gòu)圖1是表示第1實(shí)施方式的復(fù)位電路的方框圖。在與上述圖2所示的現(xiàn)有復(fù)位電路相同、對(duì)應(yīng)的部分上標(biāo)注同一符號(hào)來(lái)表示。
      在圖1中,第1實(shí)施方式的復(fù)位電路,除了由與現(xiàn)有相同的電源分割電路10、參考電壓電路6及比較電路5構(gòu)成的復(fù)位電路本體之外,還具有上升沿延遲電路7。上升沿延遲電路7向輸出端子8輸出信號(hào)D,該信號(hào)D使來(lái)自比較電路5的輸出信號(hào)C的上升沿發(fā)生延遲。
      上升沿延遲電路7,例如,具有圖5所示的詳細(xì)結(jié)構(gòu)。在圖5中,上升沿延遲電路7由5個(gè)倒相器21、23、25、26、28、2個(gè)電容器22、24和2輸入NAND門(mén)27構(gòu)成。
      4個(gè)倒相器21、23、25及26級(jí)聯(lián)連接,從輸入端子20輸入的來(lái)自比較電路5的輸出信號(hào)C(在圖5中用E表示)被輸入到初級(jí)的倒相器21。在倒相器21及23的連接點(diǎn)與電源端子之間連接了電容器22。此外,在倒相器23及25的連接點(diǎn)與接地端子之間連接有電容器23。在2輸入NAND門(mén)27上,輸入倒相器26的輸出H和從輸入端子20輸入的來(lái)自比較電路5的輸出信號(hào)C。NAND門(mén)27的輸出端子與倒相器28的輸入端子連接,來(lái)自倒相器28的輸出I施加給該上升沿延遲電路7的輸出端子29。
      (A-2)第1實(shí)施方式的工作接著,參照?qǐng)D6及圖7的時(shí)序圖,詳細(xì)說(shuō)明第1實(shí)施方式的復(fù)位電路的工作。
      在該第1實(shí)施方式的復(fù)位電路中,電源分割電路10、參考電壓電路6及比較電路5的工作與現(xiàn)有的復(fù)位電路(圖2)的情況相同(參照?qǐng)D3及圖4)。
      在第1實(shí)施方式的復(fù)位電路中,比較電路5的輸出信號(hào)C不是原樣地成為復(fù)位信號(hào),而是將通過(guò)上升沿延遲電路7使該輸出信號(hào)C的上升沿發(fā)生了延遲后的信號(hào)D作為復(fù)位信號(hào)(“L”)輸出。即,當(dāng)電源上升時(shí),上升沿延遲電路7在恒定的延遲時(shí)間之間輸出“L”,然后,按照輸入信號(hào)C輸出信號(hào)D。
      圖7的時(shí)序圖是與在現(xiàn)有的復(fù)位電路中產(chǎn)生課題的電源電壓VDD迅速上升的情形相對(duì)應(yīng)的時(shí)序圖。在電源電壓VDD迅速上升時(shí),即使在電源分割電路10的輸出電壓A上升并超過(guò)參考電壓B時(shí),通過(guò)上升沿延遲電路7,也在恒定的延遲時(shí)間(圖7的t1~t2)的期間,從該復(fù)位電路輸出“L”電平的信號(hào)(即,復(fù)位信號(hào)),然后,從該復(fù)位電路輸出“H”電平的信號(hào)D(即,復(fù)位解除信號(hào))。
      即,保證復(fù)位信號(hào)(“L”電平的信號(hào)D)的輸出,保證電源開(kāi)啟時(shí)各部分的電子電路的復(fù)位。
      在圖5所示的上升沿延遲電路7中,如下所述,形成使比較電路5的輸出信號(hào)C的上升沿延遲的信號(hào)D。再有,圖6的時(shí)序圖的前半部分也是與在現(xiàn)有的復(fù)位電路中產(chǎn)生課題的電源電壓VDD迅速上升的情況相對(duì)應(yīng)的時(shí)序圖。
      在電源電壓VDD上升之前中,在電容器22和24上當(dāng)然不充電電荷,在電源電壓VDD迅速開(kāi)始上升之后,由于電容器22沒(méi)有被充電,故倒相器21的輸出點(diǎn)F的電位成為接近電源電壓VDD的值,此外,比較電路5的輸出電位C(輸入端子20的電位E)也成為接近接地電位(GND)的電位。其結(jié)果是,雖然倒相器21發(fā)生反相動(dòng)作,但當(dāng)電源電壓VDD迅速上升時(shí),倒相器21的輸出點(diǎn)F的電位上升下去。
      然后,當(dāng)比較電路5的輸出電位C(輸入端子20的電位E)大體達(dá)到“H”的時(shí)刻,電容器22和24進(jìn)行充電,此外,各倒相器21、23、25、26、28和NAND門(mén)27也正常地執(zhí)行規(guī)定的工作。因此,各倒相器21、23、25、26、28和NAND門(mén)27從基于比較電路5的輸出電位C(輸入端子20的電位E)的向自身的輸入的變化,在用各元件常數(shù)確定的延遲時(shí)間后,使輸出電位發(fā)生變化。
      例如,如圖6所示,倒相器21、23、26的輸出F、G、H從比較電路5的輸出電位C的上升沿開(kāi)始漸漸地在延遲的時(shí)刻下降,或者上升。例如,倒相器23的輸出點(diǎn)G的電位使倒相器23的輸入點(diǎn)F的電位的下降沿延遲后上升。由于在NAND門(mén)27的一個(gè)輸入端子上,輸入比較電路5的輸出電位C(輸入端子20的電位E),故該輸出電位C在達(dá)到“H”以后,發(fā)揮使倒相器26的輸出H反相輸出的倒相器的功能。即使在NAND門(mén)27反相工作時(shí),也產(chǎn)生由元件常數(shù)確定的傳輸延遲。此外,例如,雖然倒相器28也使輸入電位反相輸出后施加給輸出端子29,但如圖6所示,在其工作時(shí),產(chǎn)生由元件常數(shù)確定的傳輸延遲。
      通過(guò)由以上那樣的上升沿或者下降沿的倒相器組(包含NAND門(mén))引起的反相的延遲傳輸,最后級(jí)的倒相器28的輸出I(即,上升沿延遲電路7的輸出D),成為使比較電路5的輸出電位C的上升沿延遲了很多的上升沿。再有,該延遲量可以通過(guò)選定倒相器的級(jí)數(shù),從而設(shè)定在規(guī)定的量。
      在這里,設(shè)達(dá)到“H”電平后穩(wěn)定下來(lái)的比較電路5的輸出電位C(輸入端子20的電位E),由于某種原因,變化到“L”電平。圖6的后半部分表示這種情況的各部分的時(shí)序圖。
      對(duì)于這種變化,倒相器21、23、26與由自己的元件常數(shù)確定的延遲時(shí)間等相對(duì)應(yīng)地依次追隨。但是,由于在NAND門(mén)27的一個(gè)輸入端子上,輸入了輸入端子20的“L”的電位E(比較電路5的輸出電位C),故NAND門(mén)27與倒相器26的輸出H沒(méi)有關(guān)系,比較電路5的輸出電位C對(duì)向“L”的下降沿,以由自己的元件常數(shù)等確定的較少的延遲時(shí)間(圖6的t3~t4)追隨輸入電位E。
      即,上升沿延遲電路7,當(dāng)電源上升時(shí),在恒定的延遲時(shí)間的期間輸出“L”(復(fù)位信號(hào)),然后,輸出按照輸入電位E的電位,但對(duì)于其后的輸入電位的下降沿,以很少的延遲時(shí)間追隨輸入電位E。
      (A-3)第1實(shí)施方式的效果如上所述,按照第1實(shí)施方式的復(fù)位電路,由于在比較電路5與輸出端子8之間追加了上升沿延遲電路7,故即使在電源電壓迅速上升的情況下,也能夠?qū)崿F(xiàn)輸出正常的復(fù)位信號(hào)的復(fù)位電路。
      (B)第2實(shí)施方式接著,參照附圖詳細(xì)說(shuō)明本發(fā)明的復(fù)位電路的第2實(shí)施方式。
      (B-1)第2實(shí)施方式的結(jié)構(gòu)圖8是表示第2實(shí)施方式的復(fù)位電路的結(jié)構(gòu)的方框圖,在與第1實(shí)施方式相同、對(duì)應(yīng)的部分上標(biāo)注同一符號(hào)來(lái)表示。
      在圖8中,第2實(shí)施方式的復(fù)位電路,除了由與第1實(shí)施方式(和現(xiàn)有技術(shù))相同的電源分割電路10、參考電壓電路6及比較電路5構(gòu)成的復(fù)位電路本體之外,還具有下降沿延遲電路9。下降沿延遲電路9將來(lái)自比較電路5的輸出信號(hào)C的上升沿延遲后的信號(hào)P輸出到輸出端子8。
      下降沿延遲電路9,例如,具有圖9所示的詳細(xì)結(jié)構(gòu)。在圖9中,下降沿延遲電路9由5個(gè)倒相器31、33、35、36、38、2個(gè)電容器32、34、以及2輸入NOR門(mén)37構(gòu)成。
      4個(gè)倒相器31、33、35及36級(jí)聯(lián)連接,從輸入端子30輸入的來(lái)自比較電路5的輸出信號(hào)C(在圖9中用信號(hào)J表示)輸入到初級(jí)倒相器31。在倒相器31及33的連接點(diǎn)與電源端子之間連接有電容器32。此外,在倒相器33及35的連接點(diǎn)與接地端子之間連接有電容器33。在2輸入NOR門(mén)37上輸入倒相器36的輸出M和從輸入端子30輸入的來(lái)自比較電路5的輸出信號(hào)C。NOR門(mén)37的輸出端子與倒相器38的輸入端子連接,來(lái)自倒相器38的輸出N提供給該下降沿延遲電路9的輸出端子39。
      再有,由NOR門(mén)37及倒相器38構(gòu)成OR電路。
      (B-2)第2實(shí)施方式的工作接著,參照?qǐng)D10及圖11的時(shí)序圖,詳細(xì)說(shuō)明第2實(shí)施方式的復(fù)位電路的工作。
      即使在該第2實(shí)施方式的復(fù)位電路中,電源分割電路10、參考電壓電路6及比較電路5的工作也與現(xiàn)有的復(fù)位電路(圖2)的情況相同(參照?qǐng)D3及圖4)。
      如圖11的前半部分所示,該第2實(shí)施方式的復(fù)位電路的下降沿延遲電路9的動(dòng)作的特征在于在比較電路5的輸出C穩(wěn)定在“H”以后,即使由于噪聲等導(dǎo)致比較電路5的輸出C瞬間變化到“L”,在來(lái)自該復(fù)位電路的輸出P(在圖9中用N表示)上也不產(chǎn)生“L”。
      因此,在以下部分,說(shuō)明下降沿延遲電路9中的上述工作。
      即使通過(guò)噪聲,電源電壓VDD瞬間(例如50ns)下降到規(guī)定電壓Vo以下,比較電路輸出C輸出“L”,在下降沿延遲電路9中也能夠消滅上述短時(shí)間的“L”期間。
      在NOR門(mén)37的前級(jí)側(cè)的倒相器31、33、35、36中,追隨比較電路輸出C(向下降沿延遲電路9的輸入J)的變化進(jìn)行而變化,在2輸入NOR門(mén)37的一個(gè)輸入端子上,如圖10的前半部分所示,從比較電路輸出C(向下降沿延遲電路9的輸入J)的變化時(shí)刻開(kāi)始,在規(guī)定的延遲時(shí)間(t5~t6)后,輸入來(lái)自變化的倒相器36的輸出M。在該輸出M變化到“L”的期間中,比較電路輸出C(向下降沿延遲電路9的輸入J)恢復(fù)到“H”。在2輸入NOR門(mén)37的另一個(gè)輸入端子上,輸入上述比較電路輸出C(向下降沿延遲電路9的輸入J)。如上所述,用NOR門(mén)37及倒相器38構(gòu)成OR電路。即使在來(lái)自倒相器36的輸出M變化到“L”的期間,由于恢復(fù)到“H”的比較電路輸出C(向下降沿延遲電路9的輸入)被輸入到NOR門(mén)37,故OR電路的輸出N成為“H”。
      即,下降沿延遲電路9輸出削除了比較電路輸出C中的短時(shí)間的“L”后的輸出N。
      再有,在電源電壓VDD繼續(xù)下降到規(guī)定電壓V0以下,比較電路輸出C(向下降沿延遲電路9的輸入J),不是如上述那樣瞬間變化的“L”,而是繼續(xù)向“L”變化時(shí),如圖10或圖11的后半部分所示,由于比較電路輸出C(向下降沿延遲電路9的輸入J)并不恢復(fù)到“H”,故從變化時(shí)刻開(kāi)始經(jīng)過(guò)一定時(shí)間以后,向NOR門(mén)37的2輸入都成為“L”,延遲了在下降沿延遲電路9的規(guī)定的延遲量后,輸出N(在圖11中是p)下降。
      (B-3)第2實(shí)施方式的效果如上所述,按照第2實(shí)施方式的復(fù)位電路,即使通過(guò)噪聲等,電源電壓瞬間下降到規(guī)定電壓Vo以下,比較電路輸出C輸出“L”,由于不輸出復(fù)位信號(hào),故也能夠防止頻繁發(fā)生復(fù)位導(dǎo)致整個(gè)系統(tǒng)的工作發(fā)生異常。
      (C)第3實(shí)施方式接著,參照附圖詳細(xì)說(shuō)明本發(fā)明的復(fù)位電路的第3實(shí)施方式。
      (C-1)第3實(shí)施方式的結(jié)構(gòu)圖12是表示第3實(shí)施方式的復(fù)位電路的結(jié)構(gòu)的方框圖,在與第1和第2實(shí)施方式相關(guān)的圖1和圖8相同、對(duì)應(yīng)的部分上標(biāo)注同一符號(hào)表示。
      在圖12中,第3實(shí)施方式的復(fù)位電路,除了由與電源分割電路10、參考電壓電路6及比較電路5構(gòu)成的復(fù)位電路本體之外,還具有上升沿延遲電路7、下降沿延遲電路9及選擇電路40。
      上升沿延遲電路7是與在第1實(shí)施方式中說(shuō)明過(guò)的電路相同的電路(參照?qǐng)D5),下降沿延遲電路9是與在第2實(shí)施方式中說(shuō)明過(guò)的電路相同的電路(參照?qǐng)D9),選擇電路40是將上升沿延遲電路7的輸出Q與下降沿延遲電路9的輸出R中的一者選擇為來(lái)自該復(fù)位電路的輸出信號(hào)S。
      如上所述,上升沿延遲電路7是解決電源電壓VDD供給開(kāi)始時(shí)的不良情況而設(shè)置的電路,下降沿延遲電路9是解決電源電壓VDD穩(wěn)定以后的瞬停引起的不良情況而設(shè)置的電路,有效地發(fā)揮功能的時(shí)刻不同,選擇電路40即使選擇上升沿延遲電路7的輸出Q與下降沿延遲電路9的輸出R中的一者,也沒(méi)有問(wèn)題。
      圖13是選擇電路40的具體結(jié)構(gòu)例的框圖。在圖13中,選擇電路40具有3個(gè)2輸入NAND門(mén)43~45、2個(gè)倒相器46、47。
      在NAND門(mén)43上輸入從該選擇電路40的第1輸入端子41輸入的上升沿延遲電路7的輸出Q與倒相器46的輸出W,其輸出T被輸入到NAND門(mén)45的一個(gè)輸入端子上。在NANF門(mén)44上輸入從該選擇電路40的第2輸入端子42輸入的下降沿延遲電路9的輸出R與NAND門(mén)45的輸出V,其輸出U被輸入到NAND門(mén)45的另一個(gè)輸入端子。NAND門(mén)45的輸出V輸入到倒相器46,同時(shí),如上所述,輸入到NAND門(mén)44。倒相器46的輸出W被輸入到倒相器47,同時(shí),如上所述,輸入到NAND門(mén)43。倒相器47的輸出S從該選擇電路40的輸出端子48輸出。
      (C-2)第3實(shí)施方式的工作接著,參照?qǐng)D14的時(shí)序圖詳細(xì)說(shuō)明第3實(shí)施方式的復(fù)位電路的工作。
      再有,由于到上升沿延遲電路7和下降沿延遲電路9形成輸出Q、R為止的電源分割電路10、參考電壓電路6、比較電路5、上升沿延遲電路7及下降邊延遲電路9的工作,與在第1或者第2實(shí)施方式中說(shuō)明的情況相同,故以下說(shuō)明選擇電路40的工作。
      圖14的時(shí)序圖的前半部分表示電源電壓VDD供給開(kāi)始時(shí)的變化,時(shí)序圖的后半部分表示雖然也有瞬停產(chǎn)生,但電源電壓VDD較穩(wěn)定的期間。
      如上所述,在前者的情況下,為了解決電源電壓VDD迅速上升沿時(shí)的不良情況,最好選擇上升沿延遲電路7的輸出Q,在后者的情況下,最好選擇下降沿延遲電路9的輸出R,使之在電源電壓VDD的穩(wěn)定期間的瞬停中不產(chǎn)生復(fù)位。
      上升沿延遲電路7的輸出Q與下降沿延遲電路9的輸出R,在電源電壓VDD的供給開(kāi)始之后的初始值都為“L”。據(jù)此,如圖14的前半部分所示,由于NAND門(mén)43及44的輸出T及U成為“H”,NAND門(mén)45的輸出V成為“L”,倒相器46的輸出W成為“H”,倒相器47的輸出S成為“L”。由于上升沿延遲電路7使上升沿延遲,雖然下降沿延遲電路9的輸出R的上升沿較快,但由于NAND門(mén)45的輸出V是“L”,故下降沿延遲電路9的輸出R的上升沿被忽視。
      然后,當(dāng)上升沿延遲電路7的輸出Q上升時(shí),NAND門(mén)43的輸出T變化到“L”,NAND門(mén)45的輸出V成為“H”,倒相器46的輸出W成為“L,”倒相器47的輸出S成為“H”。
      倒相器46的輸出w反饋到NAND門(mén)43,NAND門(mén)45的輸出U反饋到NAND門(mén)44。NAND門(mén)45的輸出V與倒相器46的輸出W邏輯電平基本上是相反的。通過(guò)將來(lái)自倒相器46的“L”的輸出W反饋到NAND門(mén)43,從而通過(guò)上升沿延遲電路7的輸出Q的上升沿,即使NAND門(mén)43的輸出T變化到“L”,輸出T也立刻恢復(fù)到“H”。另一方面,通過(guò)NAND門(mén)45的“H”的輸出U反饋到NAND門(mén)44,從而NAND門(mén)44的輸出U變化到“L”。
      當(dāng)NAND門(mén)43的輸出T成為“H”、NAND門(mén)44的輸出U成為“L”時(shí),即使利用反饋,選擇電路40也成為各輸出的邏輯電平不發(fā)生變化的穩(wěn)定狀態(tài)。
      如從圖14的前半部分所了解的那樣,當(dāng)上升沿延遲電路7的輸出Q上升時(shí),該選擇電路40的輸出S發(fā)生一定延遲后上升,由于在上升后維持“H”,故在電源電壓VDD供給開(kāi)始的情況下,能夠?qū)⑸仙匮舆t電路7的輸出Q看作與選擇電路40所選擇的相同。
      在上述的選擇電路40進(jìn)入到穩(wěn)定狀態(tài)的情況下,如圖14的后半部分所示,例如,通過(guò)電源電壓VDD的瞬停,即使在上升沿延遲電路7的輸出Q中瞬間也產(chǎn)生“L”,由于輸入上升沿延遲電路7的輸出Q的NAND門(mén)43的另一個(gè)輸入W已經(jīng)成為“L”,故NAND門(mén)43的輸出T并不發(fā)生變化,選擇電路40繼續(xù)處于穩(wěn)定狀態(tài)。這種情況下,由于忽視上升沿延遲電路7的輸出Q的變化,此外,由于選擇電路40的輸出S與下降沿延遲電路9的輸出R的邏輯電平一致,故能夠看作選擇了下降沿延遲電路9的輸出R。
      (C-3)第3實(shí)施方式的效果如上所述,按照第3實(shí)施方式的復(fù)位電路,由于在電源上升時(shí),將上升沿延遲電路7的輸出作為復(fù)位電路的輸出,在復(fù)位解除狀態(tài)時(shí),將下降沿延遲電路9的輸出作為復(fù)位電路的輸出,故即使在電源電壓迅速上升的情況下,也能夠輸出正常的復(fù)位信號(hào),而且,即使由于噪聲等導(dǎo)致電源電壓瞬間下降到規(guī)定電壓V0以下,也能夠?qū)崿F(xiàn)可防止輸出復(fù)位信號(hào)的復(fù)位電路。
      (D)其他的實(shí)施方式在上述第3實(shí)施方式中,表示了上升沿延遲電路7與下降沿延遲電路9是完全不同的電路,但是也可以共用一部分的結(jié)構(gòu)要素。例如,也可以共用圖5的倒相器21、23、25、26,電容器22、24與圖9的倒相器31、33、35、36,以及電容器32、34。
      此外,只要具有與第1~第3實(shí)施方式同等的功能,上升沿延遲電路、下降沿延遲電路及或者選擇電路,具體的結(jié)構(gòu)也可以是其他的電路方式。此外,上升沿延遲電路和下降沿延遲電路也可以通過(guò)級(jí)聯(lián)連接同等的電路(7、9),或者,通過(guò)增加其內(nèi)部的倒相器等的級(jí)數(shù),從而增加延遲時(shí)間。
      輸入到上升沿延遲電路和下降沿延遲電路的信號(hào)的形成結(jié)構(gòu),并不限定于上述各實(shí)施方式的結(jié)構(gòu)。例如,也可以是上述專(zhuān)利文獻(xiàn)1所述的圖2以外的結(jié)構(gòu)。此外,對(duì)不使用參考電壓電路方式的復(fù)位電路,也可以追加上升沿延遲電路、下降沿延遲電路及或者選擇電路。例如,上升沿延遲電路也可以是使下降沿也延遲的電路。
      在上述各實(shí)施方式中,在來(lái)自其復(fù)位電路的輸出信號(hào)中,“L”電平是指示復(fù)位的電平,指示復(fù)位的有意義的邏輯電平也可以是相反的電平。此外,追加的先前的現(xiàn)有的復(fù)位電路,指示復(fù)位的有意義的邏輯電平也可以是“H”電平,這種情況下,應(yīng)用下降沿延遲電路代替第1和第2實(shí)施方式的上升沿延遲電路,應(yīng)用上升沿延遲電路代替第1和第3實(shí)施方式的下降沿延遲電路。
      權(quán)利要求
      1.一種復(fù)位電路,其特征在于,包括復(fù)位電路本體,在電源電壓的供給開(kāi)始時(shí),直到電源電壓成為充分的值為止指示復(fù)位,然后,輸出指示復(fù)位解除的信號(hào);以及延遲電路,在所述電源電壓的供給開(kāi)始時(shí),輸出使所述復(fù)位電路本體的輸出信號(hào)中的復(fù)位解除的指示開(kāi)始僅僅延遲一個(gè)與假定電源電壓迅速上升的情況相對(duì)應(yīng)的時(shí)間的信號(hào),并設(shè)置在所述復(fù)位電路本體的后級(jí)上。
      2.一種復(fù)位電路,其特征在于,包括復(fù)位電路本體,在電源電壓的供給開(kāi)始時(shí),直到電源電壓成為充分的值為止指示復(fù)位,然后,輸出指示復(fù)位解除的信號(hào);以及瞬間復(fù)位指示除去電路,在所述電源電壓上升以后,當(dāng)所述復(fù)位電路本體的輸出信號(hào)瞬間成為指示復(fù)位的信號(hào)時(shí),除去該瞬間的信號(hào)變化,并設(shè)置在所述復(fù)位電路的后級(jí)上。
      3.一種復(fù)位電路,其特征在于,包括復(fù)位電路本體,在電源電壓的供給開(kāi)始時(shí),直到電源電壓成為充分的值為止指示復(fù)位,然后,輸出指示復(fù)位解除的信號(hào);延遲電路,在所述電源電壓的供給開(kāi)始時(shí),輸出使所述復(fù)位電路本體的輸出信號(hào)中的復(fù)位解除的指示開(kāi)始僅僅延遲一個(gè)與假定電源電壓迅速上升的情況相對(duì)應(yīng)的時(shí)間的信號(hào),并設(shè)置在所述復(fù)位電路本體的后級(jí)上;瞬間復(fù)位指示除去電路,當(dāng)所述電源電壓上升以后,所述復(fù)位電路本體的輸出信號(hào)瞬間成為指示復(fù)位的信號(hào)時(shí),除去該瞬間的信號(hào)變化,并設(shè)置在所述復(fù)位電路本體的后級(jí)上;以及選擇電路,在所述電源電壓的供給開(kāi)始時(shí),將來(lái)自所述延遲電路的輸出信號(hào)作為來(lái)自該復(fù)位電路的輸出,在所述電源電壓上升以后,將來(lái)自所述瞬間的復(fù)位指示除去電路的輸出信號(hào)作為來(lái)自該復(fù)位電路的輸出。
      全文摘要
      本發(fā)明的目的在于提供一種保證電源供給開(kāi)始時(shí)的復(fù)位信號(hào)的輸出,防止電源電壓穩(wěn)定以后的基于噪聲的誤復(fù)位的復(fù)位電路。本發(fā)明的復(fù)位電路具有復(fù)位電路本體,在電源電壓的供給開(kāi)始時(shí),直到電源電壓成為充分的值為止指示復(fù)位,然后,輸出指示復(fù)位解除信號(hào);延遲電路,以及考慮電源電壓迅速上升的情況,輸出使復(fù)位電路本體的輸出信號(hào)中的復(fù)位解除的指示開(kāi)始延遲的信號(hào)。此外,當(dāng)復(fù)位電路本體的輸出信號(hào)瞬間成為指示復(fù)位的信號(hào)時(shí),最好具有除去該瞬間的信號(hào)變化的瞬間的復(fù)位指示除去電路。當(dāng)具有延遲電路及瞬間的復(fù)位指示除去電路時(shí),設(shè)置選擇其任何一個(gè)輸出信號(hào)的選擇電路。
      文檔編號(hào)H03K17/22GK1790907SQ200510108728
      公開(kāi)日2006年6月21日 申請(qǐng)日期2005年9月30日 優(yōu)先權(quán)日2004年10月28日
      發(fā)明者大竹久雄 申請(qǐng)人:沖電氣工業(yè)株式會(huì)社
      網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
      • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1