專利名稱:時(shí)鐘發(fā)生器和使用該時(shí)鐘發(fā)生器的通信終端的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及支持多種頻率輸出的時(shí)鐘發(fā)生器,特別涉及一種應(yīng)用在通信終端的音頻或話音模塊的時(shí)鐘發(fā)生器。
背景技術(shù):
時(shí)鐘發(fā)生器廣泛應(yīng)用于很多行業(yè)。比如,在手機(jī)等通信終端中不僅利用時(shí)鐘發(fā)生器產(chǎn)生精確和高穩(wěn)定的時(shí)鐘信號(hào),而且還支持多種時(shí)鐘頻率的輸出。在公告號(hào)為CN 1171486C、專利權(quán)人為日本電氣株式會(huì)社的發(fā)明專利中,公開(kāi)了一種用于多系統(tǒng)的時(shí)鐘發(fā)生器,它主要是利用自動(dòng)頻率控制電路(AFC)控制TCXO(溫度補(bǔ)償晶體振蕩器),進(jìn)而控制PLL電路的輸出。請(qǐng)參閱圖1,其為公告號(hào)為CN 1171486C的時(shí)鐘發(fā)生器的部分電路圖。該時(shí)鐘發(fā)生器包括AFC電路11、TCXO12、分頻器A13、相位比較器14、電荷泵15、VCO(壓控晶振)16、分頻器B17和寄存器18。通過(guò)利用自動(dòng)頻率控制電路(AFC)11控制TCXO12的輸出,并通過(guò)將TXCO12的輸出頻率乘以分頻器A13和分頻器B18的分頻比較來(lái)確定VCO16的輸出,即能夠通過(guò)利用寄存器18來(lái)改變分頻比較進(jìn)行獲得所需頻率上的輸出。
音頻(Audio)模塊和話音(Voice)模塊是手機(jī)等通信終端中不可缺少的部分,它們一般集成在模擬基帶ABB芯片、電源管理PMU芯片、基帶處理DBB芯片或應(yīng)用處理APP芯片中。為了滿足眾多音頻接口的標(biāo)準(zhǔn),音頻(Audio)模塊需要的采樣頻率包括8Khz、11.025Hhz、16Khz、22.5Khz、24Khz、32Khz、44.1Khz、48Khz等。而話音模塊需要的采樣頻率通常為8Khz和16KHZ。目前,音頻模塊和話音模塊利用時(shí)鐘發(fā)生器來(lái)產(chǎn)生不同的采樣頻率。請(qǐng)參閱圖2,其為一種應(yīng)用在音頻模塊/話音模塊中的時(shí)鐘發(fā)生器的結(jié)構(gòu)示意圖。該時(shí)鐘發(fā)生器包括PLL(鎖相環(huán))和寄存器25,圖2公開(kāi)的僅為鎖相環(huán)的一種結(jié)構(gòu)示意圖。該P(yáng)LL包括相位比較器21、電荷泵22、VCO23和分頻器B24。通過(guò)寄存器25來(lái)改變PLL的內(nèi)部參數(shù),比如改變分頻器B24的分頻值,從而獲得不同的采樣頻率輸出。
但是,這種時(shí)鐘發(fā)生器僅支持單一的時(shí)鐘輸出,比如系統(tǒng)時(shí)鐘,由于系統(tǒng)時(shí)鐘通常是固定的,若寄存器能夠改變的PLL內(nèi)部參數(shù)少且范圍窄的話,則能夠獲得的采樣頻率很可能不能滿足要求,這時(shí)就需要外加其它PLL芯片,由此增加了成本。當(dāng)這種時(shí)鐘發(fā)生器應(yīng)用于便攜式通信終端(如手機(jī)),不僅增加了成本,而且給終端的體積控制帶來(lái)復(fù)雜性。
由于時(shí)鐘發(fā)生器需要系統(tǒng)時(shí)鐘提供的時(shí)鐘頻率,即使通信終端在運(yùn)行一些離線業(yè)務(wù),如單機(jī)游戲、播放MP3等,為了保證音頻(Audio)模塊的正常工作狀態(tài),終端必須維持音頻模塊中的時(shí)鐘發(fā)生器的系統(tǒng)時(shí)鐘處理工作狀態(tài),由此造成大量的功率損失。
發(fā)明內(nèi)容
本發(fā)明的目的在于提供一種時(shí)鐘發(fā)生器和使用該時(shí)鐘發(fā)生器的通信終端,以解決現(xiàn)有技術(shù)中存在只能接收單一時(shí)鐘輸入時(shí)鐘發(fā)生器,由此輸出的頻率范圍較窄以致某些頻點(diǎn)的頻率不能輸出,從而需要增加新PLL進(jìn)而造成成本高且增加體積的技術(shù)缺陷,以及離線時(shí)為了保證給時(shí)鐘發(fā)生器提供系統(tǒng)時(shí)鐘而造成功耗損失的技術(shù)問(wèn)題。
為解決上述問(wèn)題,本發(fā)明公開(kāi)了一種時(shí)鐘發(fā)生器,包括時(shí)鐘選擇器、寄存器和鎖相環(huán),時(shí)鐘選擇器至少包括兩個(gè)輸入端口,每一輸入端口連接一時(shí)鐘信號(hào),時(shí)鐘選擇器的輸出端連接鎖相環(huán)的輸入端,寄存器分別連接時(shí)鐘選擇器及鎖相環(huán),用于控制時(shí)鐘選擇器從輸入的時(shí)鐘信號(hào)選擇其中之一作為參考時(shí)鐘以及控制鎖相環(huán)的內(nèi)部參數(shù)。
本時(shí)鐘發(fā)生器還包括第一分頻器,第一分頻器設(shè)置在一時(shí)鐘信號(hào)和時(shí)鐘選擇器的一輸入端之間,并且,第一分頻器還連接寄存器,通過(guò)寄存器控制其分頻系數(shù)。
本時(shí)鐘發(fā)生器還包括第二分頻器,所述第二分頻器設(shè)置在鎖相環(huán)的輸出端,并且第二分頻器還連接寄存器,通過(guò)所述寄存器控制其分頻系數(shù)。
所述時(shí)鐘發(fā)生器為應(yīng)用于音頻模塊/話音模塊的時(shí)鐘發(fā)生器,并且,所述時(shí)鐘選擇器的第一輸入端口連接實(shí)時(shí)時(shí)鐘、第二輸入端口連接系統(tǒng)時(shí)鐘。
所述寄存器為微處理器中的存儲(chǔ)單元或者所述寄存器連接一微處理器。
鎖相環(huán)包括相位比較器、充電泵、壓控晶振和第三分頻器,所述寄存器連接第三分頻器,通過(guò)寄存器控制其分頻系數(shù)。
本發(fā)明還公開(kāi)了一種通信終端,包括收/發(fā)模塊、基帶處理器、主處理器和外圍接口電路,還包括音頻模塊和話音模塊,音頻模塊/話音模塊包括時(shí)鐘發(fā)生器,所述時(shí)鐘發(fā)生器包括時(shí)鐘選擇器、寄存器和鎖相環(huán),時(shí)鐘選擇器至少包括兩個(gè)輸入端口,第一輸入端口連接一系統(tǒng)時(shí)鐘,第二輸入端口連接實(shí)時(shí)時(shí)鐘,時(shí)鐘選擇器的輸出端連接鎖相環(huán)的輸入端,鎖相環(huán)的輸出端用以輸出音頻模塊/話音模塊的采樣頻率,寄存器分別連接時(shí)鐘選擇器及鎖相環(huán),用于控制時(shí)鐘選擇器從輸入的時(shí)鐘信號(hào)選擇其中之一作為參考時(shí)鐘以及控制鎖相環(huán)的內(nèi)部參數(shù)。
時(shí)鐘發(fā)生器還包括第一分頻器,第一分頻器設(shè)置在一時(shí)鐘信號(hào)和時(shí)鐘選擇器的一輸入端之間,并且,第一分頻器還連接寄存器,通過(guò)寄存器控制其分頻系數(shù)。時(shí)鐘發(fā)生器還包括第二分頻器,所述第二分頻器設(shè)置在鎖相環(huán)的輸出端,并且第二分頻器還連接寄存器,通過(guò)所述寄存器控制其分頻系數(shù)。
主處理器連接所述寄存器,主處理器包括觸發(fā)單元及參數(shù)控制單元,其中觸發(fā)單元根據(jù)外圍接口電路的輸入信號(hào)選擇參考時(shí)鐘當(dāng)觸發(fā)話音業(yè)務(wù)或在線音樂(lè)播放時(shí),選擇的參數(shù)時(shí)鐘為系統(tǒng)時(shí)鐘,當(dāng)在線多媒體業(yè)務(wù)被觸發(fā)時(shí),選擇的參數(shù)時(shí)鐘為系統(tǒng)時(shí)鐘或?qū)崟r(shí)時(shí)鐘,當(dāng)離線業(yè)務(wù)被觸發(fā)時(shí),選擇的參數(shù)時(shí)鐘為實(shí)時(shí)時(shí)鐘;參數(shù)控制單元根據(jù)需要的采樣頻率確定各個(gè)分頻器中的分頻系數(shù)。
與現(xiàn)有技術(shù)相比,本發(fā)明具有以下優(yōu)點(diǎn)時(shí)鐘發(fā)生器設(shè)置有至少兩個(gè)連接時(shí)鐘信號(hào)的輸入端口,通過(guò)選擇其中之一的時(shí)鐘作為參數(shù)時(shí)鐘,能夠使得時(shí)鐘發(fā)生器輸出更多頻點(diǎn)的時(shí)鐘頻率,以滿足不同的需要。
本發(fā)明的時(shí)鐘發(fā)生器可以應(yīng)用于音頻或話音模塊中,可以將實(shí)時(shí)時(shí)鐘作為時(shí)鐘發(fā)生器的一輸入時(shí)鐘,不僅使得時(shí)鐘發(fā)生器能支持更多不同的時(shí)鐘輸入,而且克服了離線時(shí)為了保證給時(shí)鐘發(fā)生器提供參考時(shí)鐘使得系統(tǒng)時(shí)鐘不得不工作由此造成功耗損失的問(wèn)題。
并且,可以將上述包括本發(fā)明時(shí)鐘發(fā)生器的音頻或話音模塊應(yīng)用于通信終端,使得通信終端在離線狀態(tài)下提供多媒體服務(wù)時(shí),能夠使得基帶處理器處于睡眠狀態(tài),降低通信終端的功耗損失。
圖1是公告號(hào)為CN 1171486C的時(shí)鐘發(fā)生器的部分電路圖;圖2為一種現(xiàn)有技術(shù)中應(yīng)用在音頻模塊和話音模塊中的時(shí)鐘發(fā)生器的結(jié)構(gòu)示意圖;圖3為本發(fā)明的一種時(shí)鐘發(fā)生器的結(jié)構(gòu)示意圖;圖4為本發(fā)明時(shí)鐘發(fā)生器的一實(shí)例示意圖;圖5為本發(fā)明應(yīng)用于音頻(Audio)模塊/話音(Voice)模塊的時(shí)鐘發(fā)生器的結(jié)構(gòu)示意圖;圖6為一包括本發(fā)明的音頻模塊和話音模塊的手機(jī)結(jié)構(gòu)示意圖。
具體實(shí)施例方式
以下結(jié)合附圖,具體說(shuō)明本發(fā)明。
本發(fā)明的核心在于,本發(fā)明的時(shí)鐘發(fā)生器設(shè)置有至少兩個(gè)連接時(shí)鐘信號(hào)的輸入端口,通過(guò)選擇其中之一的時(shí)鐘作為參數(shù)時(shí)鐘,能夠使得時(shí)鐘發(fā)生器輸出更多頻點(diǎn)的時(shí)鐘頻率,以滿足不同的需要。特別是當(dāng)實(shí)時(shí)時(shí)鐘作為其中之一的時(shí)鐘信號(hào)輸入時(shí)鐘發(fā)生器的輸入端口,不僅使得時(shí)鐘發(fā)生器能支持更多不同的時(shí)鐘輸入,而且克服了離線時(shí)為了保證給時(shí)鐘發(fā)生器提供參考時(shí)鐘使得系統(tǒng)時(shí)鐘不得不工作由此造成功耗損失的問(wèn)題。
請(qǐng)參閱圖3,其為本發(fā)明的一種時(shí)鐘發(fā)生器的結(jié)構(gòu)示意圖。它包括時(shí)鐘選擇器31、寄存器32和鎖相環(huán)(PLL)33,時(shí)鐘選擇器31至少包括兩個(gè)輸入端口,每一輸入端口連接一時(shí)鐘信號(hào),時(shí)鐘選擇器31的輸出端連接鎖相環(huán)33的輸入端,寄存器32分別連接時(shí)鐘選擇器31及鎖相環(huán)33,用于控制時(shí)鐘選擇器31從輸入的時(shí)鐘信號(hào)選擇其中之一作為參考時(shí)鐘以及控制鎖相環(huán)33的內(nèi)部參數(shù)。
寄存器32可以和輸入單元連接,用于用戶輸入控制信號(hào),控制時(shí)鐘選擇器選擇哪一輸入時(shí)鐘作為參數(shù)時(shí)鐘,以及控制鎖相環(huán)的內(nèi)部參數(shù)使其輸出的時(shí)鐘頻率為要求的時(shí)鐘頻率值。寄存器32也可以連接一微處理器或者寄存器32也可以是微處理器中的一存儲(chǔ)單元,通過(guò)微處理器來(lái)控制寄存器32的控制值,也可以通過(guò)微處理器連接外設(shè),通過(guò)用戶輸入的信號(hào)控制寄存器中的控制值控制時(shí)鐘選擇器選擇哪一輸入時(shí)鐘作為參數(shù)時(shí)鐘,以及控制鎖相環(huán)的內(nèi)部參數(shù)使其輸出的時(shí)鐘頻率為要求的時(shí)鐘頻率值。
通過(guò)增加輸入時(shí)鐘個(gè)數(shù),使得參考時(shí)鐘的選擇范圍增大,由此得到更多的輸出時(shí)鐘來(lái)滿足要求,由此避免增加其它PLL芯片來(lái)獲得要求的時(shí)鐘頻率,進(jìn)而減少成本。
實(shí)施例請(qǐng)參閱圖4,其為本發(fā)明時(shí)鐘發(fā)生器的一實(shí)例示意圖。該時(shí)鐘發(fā)生器還包括若干第一分頻器34和第二分頻器35。其中,每一第一分頻器34設(shè)置在一輸入時(shí)鐘信號(hào)和時(shí)鐘選擇器31的一輸入端之間,第二分頻器35設(shè)置在PLL的鎖輸出端,并且第一分頻器34和第二分頻器35也連接寄存器32,通過(guò)寄存器32修改其分頻系數(shù),以便能獲得更多頻點(diǎn)的時(shí)鐘頻率。在本實(shí)例中,PLL包括相位比較器21、充電泵22、壓控晶振23和第三分頻器24,寄存器33用于控制PLL內(nèi)的參數(shù),比如控制第三分頻器的分頻系數(shù)。由于上述公開(kāi)的PLL結(jié)構(gòu)實(shí)屬現(xiàn)有技術(shù),其工作原理等在此就不再贅述了。
應(yīng)用例以下就以將本發(fā)明的時(shí)鐘發(fā)生器應(yīng)用于音頻(Audio)模塊/話音(Voice)模塊中為例,來(lái)說(shuō)明時(shí)鐘發(fā)生器的工作原理。請(qǐng)參閱圖5,其為應(yīng)用于音頻(Audio)模塊/話音(Voice)模塊的時(shí)鐘發(fā)生器的結(jié)構(gòu)示意圖。時(shí)鐘發(fā)生器有兩個(gè)輸入端口,其一用于輸入系統(tǒng)時(shí)鐘,其二用于輸入實(shí)時(shí)時(shí)鐘。系統(tǒng)時(shí)鐘包括32Khz的RTC時(shí)鐘、12Mhz的APP的主時(shí)鐘、GSM和3G終端系統(tǒng)中13Mhz和26Mhz的系統(tǒng)時(shí)鐘、19.2Mhz的系統(tǒng)時(shí)鐘。
實(shí)時(shí)時(shí)鐘(REAL TIME CLOCK)是由實(shí)時(shí)時(shí)鐘集成電路所提供,在一些需要微功耗及準(zhǔn)確計(jì)時(shí)的場(chǎng)合,如手機(jī),電視機(jī),復(fù)費(fèi)率電表,高精度時(shí)鐘,可編程時(shí)間控制器,數(shù)碼相機(jī)等等都設(shè)有實(shí)時(shí)時(shí)鐘集成電路來(lái)提供實(shí)時(shí)時(shí)鐘信號(hào)。實(shí)時(shí)時(shí)鐘集成電路能夠提供不間斷時(shí)鐘信號(hào),將其作為時(shí)鐘發(fā)生器中的一輸入時(shí)鐘信號(hào)產(chǎn)生采樣頻率,能夠充分提高實(shí)時(shí)時(shí)鐘的利用率,并能夠減少或免去系統(tǒng)時(shí)鐘作為參考時(shí)鐘產(chǎn)生采樣頻率時(shí)的功率消耗。
音頻(Audio)模塊需要的采樣頻率包括8Khz、11.025Hhz、16Khz、22.5Khz、24Khz、32Khz、44.1Khz、48Khz等。而話音模塊需要的采樣頻率通常為8Khz和16KHZ。
另外,通過(guò)改變第一分頻器34(分頻值1/N)、第二分頻器(分頻值1/S)35和第三分頻器24(分頻值1/M)中N,M,S的值來(lái)獲得不同的采樣時(shí)鐘,滿足不同音頻標(biāo)準(zhǔn)的要求。比如,從32Khz的輸入的參考時(shí)鐘獲得44.1Khz的采樣時(shí)鐘。則根據(jù)32.768Khz*M/S=44.1Khz,可得M/S=44.1/32.768,則M可取值673,S可取值500。通過(guò)控制M和S獲得需要的采樣時(shí)鐘。M,N,S支持的位數(shù)越大,PLL的設(shè)計(jì)難度越大。為此在實(shí)際使用中,M,N,S的位數(shù)可控制在二進(jìn)制的12位(0-2047)以內(nèi),基本能滿足音頻(Audio)模塊/話音(Voice)模塊的采樣時(shí)鐘的要求。
這種音頻(Audio)模塊和話音(Voice)模塊應(yīng)用于通信終端、計(jì)算機(jī)設(shè)備時(shí),就能夠支持多種時(shí)鐘的輸入,特別是支持實(shí)時(shí)時(shí)鐘的輸入,并且,能夠支持更廣范圍的采樣頻率輸出。
一種使用上述音頻(Audio)模塊和話音(Voice)模塊的通信終端,不僅無(wú)需增加新PLL而造成增加成本的問(wèn)題,而且還能降低功耗。也就是說(shuō),一種通信終端,包括收/發(fā)模塊、基帶處理器、主處理器和外圍接口電路,還包括音頻模塊和話音模塊,音頻模塊/話音模塊包括時(shí)鐘發(fā)生器,所述時(shí)鐘發(fā)生器包括時(shí)鐘選擇器、寄存器和鎖相環(huán),時(shí)鐘選擇器至少包括兩個(gè)輸入端口,第一輸入端口連接一系統(tǒng)時(shí)鐘,第二輸入端口連接實(shí)時(shí)時(shí)鐘,時(shí)鐘選擇器的輸出端連接鎖相環(huán)的輸入端,鎖相環(huán)的輸出端用以輸出音頻模塊/話音模塊的采樣頻率,寄存器分別連接時(shí)鐘選擇器及鎖相環(huán),用于控制時(shí)鐘選擇器從輸入的時(shí)鐘信號(hào)選擇其中之一作為參考時(shí)鐘以及控制鎖相環(huán)的內(nèi)部參數(shù)。
另外,時(shí)鐘發(fā)生器還包括第一分頻器,第一分頻器設(shè)置在一時(shí)鐘信號(hào)和時(shí)鐘選擇器的一輸入端之間,并且,第一分頻器還連接寄存器,通過(guò)寄存器控制其分頻系數(shù)。時(shí)鐘發(fā)生器還包括第二分頻器,所述第二分頻器設(shè)置在鎖相環(huán)的輸出端,并且第二分頻器還連接寄存器,通過(guò)所述寄存器控制其分頻系數(shù)。
主處理器連接所述寄存器,主處理器包括觸發(fā)單元及參數(shù)控制單元,其中觸發(fā)單元根據(jù)外圍接口電路的輸入信號(hào)選擇參考時(shí)鐘當(dāng)觸發(fā)話音業(yè)務(wù)或在線音樂(lè)播放時(shí),選擇的參數(shù)時(shí)鐘為系統(tǒng)時(shí)鐘,當(dāng)在線多媒體業(yè)務(wù)被觸發(fā)時(shí),選擇的參數(shù)時(shí)鐘為系統(tǒng)時(shí)鐘或?qū)崟r(shí)時(shí)鐘,當(dāng)離線業(yè)務(wù)被觸發(fā)時(shí),選擇的參數(shù)時(shí)鐘為實(shí)時(shí)時(shí)鐘;參數(shù)控制單元根據(jù)需要的采樣頻率確定各個(gè)分頻器中的分頻系數(shù)。
當(dāng)主處理器接收到觸發(fā)話音業(yè)務(wù)或在線音樂(lè)播放時(shí),確定參數(shù)時(shí)鐘及對(duì)應(yīng)的各個(gè)分頻器中的分頻系數(shù)。在后續(xù)的話音業(yè)務(wù)或在線音樂(lè)播放時(shí),基帶處理器可處理激活狀態(tài),而主處理器可以處于睡眠狀態(tài),大大節(jié)省功耗。
當(dāng)主處理器接收到離線業(yè)務(wù)被觸發(fā)時(shí),確定參數(shù)時(shí)鐘及對(duì)應(yīng)的各個(gè)分頻器中的分頻系數(shù),使得基帶處理器處于睡眠狀態(tài),而主處理器處于工作狀態(tài),以此節(jié)省基帶處理器的功耗。
請(qǐng)參閱圖6,其為一包括本發(fā)明的音頻模塊和話音模塊的手機(jī)結(jié)構(gòu)示意圖。它包括DBB處理器和APP處理器。在該手機(jī)中,音頻模塊和話音模塊集成在一起,如集成在同一芯片中。音頻鏈路包括三種路徑(1)號(hào)路徑當(dāng)僅僅支持話音或簡(jiǎn)單的在線音樂(lè)播放(例如MP3),則只需走(1)號(hào)路徑。CLK1(系統(tǒng)時(shí)鐘)被激活,CLK2(實(shí)時(shí)時(shí)鐘)處于睡眠狀態(tài),整個(gè)APP部分均處于睡眠狀態(tài)己最大程度的節(jié)省功耗;(2)號(hào)路徑當(dāng)支持在線多媒體業(yè)務(wù)(如Videophone時(shí)),需要走(2)號(hào)路徑,這時(shí)DBB和APP都處于工作狀態(tài),功耗最大。CLK1和CLK2可任選一路;(3)路徑當(dāng)運(yùn)行離線業(yè)務(wù),如游戲、MP3、TV、FM等,可走(3)路徑,這時(shí)DBB處于睡眠狀態(tài),CLK2被激活,僅僅APP部分處于工作狀態(tài)。
比起僅支持單一的系統(tǒng)時(shí)鐘的設(shè)計(jì),在支持同樣業(yè)務(wù)的情況下以上設(shè)計(jì)更能節(jié)省功耗;同時(shí)該設(shè)計(jì)更能適合不同的終端系統(tǒng),簡(jiǎn)化了音頻模塊和話音模塊設(shè)計(jì)。
以上公開(kāi)的僅為本發(fā)明的幾個(gè)具體實(shí)施例,但本發(fā)明并非局限于此,任何本領(lǐng)域的技術(shù)人員能思之的變化,都應(yīng)落在本發(fā)明的保護(hù)范圍內(nèi)。
權(quán)利要求
1.一種時(shí)鐘發(fā)生器,其特征在于,包括時(shí)鐘選擇器、寄存器和鎖相環(huán),時(shí)鐘選擇器至少包括兩個(gè)輸入端口,每一輸入端口連接一時(shí)鐘信號(hào),時(shí)鐘選擇器的輸出端連接鎖相環(huán)的輸入端,寄存器分別連接時(shí)鐘選擇器及鎖相環(huán),用于控制時(shí)鐘選擇器從輸入的時(shí)鐘信號(hào)選擇其中之一作為參考時(shí)鐘以及控制鎖相環(huán)的內(nèi)部參數(shù)。
2.如權(quán)利要求1所述的時(shí)鐘發(fā)生器,其特征在于,還包括第一分頻器,第一分頻器設(shè)置在一時(shí)鐘信號(hào)和時(shí)鐘選擇器的一輸入端之間,并且,第一分頻器還連接寄存器,通過(guò)寄存器控制其分頻系數(shù)。
3.如權(quán)利要求1或2所述的時(shí)鐘發(fā)生器,其特征在于,還包括第二分頻器,所述第二分頻器設(shè)置在鎖相環(huán)的輸出端,并且第二分頻器還連接寄存器,通過(guò)所述寄存器控制其分頻系數(shù)。
4.如權(quán)利要求1所述的時(shí)鐘發(fā)生器,其特征在于,所述時(shí)鐘發(fā)生器為應(yīng)用于音頻模塊/話音模塊的時(shí)鐘發(fā)生器,并且,所述時(shí)鐘選擇器的第一輸入端口連接實(shí)時(shí)時(shí)鐘、第二輸入端口連接系統(tǒng)時(shí)鐘。
5.如權(quán)利要求1或2所述的時(shí)鐘發(fā)生器,其特征在于,所述寄存器為微處理器中的存儲(chǔ)單元或者所述寄存器連接一微處理器。
6.如權(quán)利要求1所述的時(shí)鐘發(fā)生器,其特征在于,鎖相環(huán)包括相位比較器、充電泵、壓控晶振和第三分頻器,所述寄存器連接第三分頻器,通過(guò)寄存器控制其分頻系數(shù)。
7.一種通信終端,包括收/發(fā)模塊、基帶處理器、主處理器和外圍接口電路,其特征在于,還包括音頻模塊和話音模塊,音頻模塊/話音模塊包括時(shí)鐘發(fā)生器,所述時(shí)鐘發(fā)生器包括時(shí)鐘選擇器、寄存器和鎖相環(huán),時(shí)鐘選擇器至少包括兩個(gè)輸入端口,第一輸入端口連接一系統(tǒng)時(shí)鐘,第二輸入端口連接實(shí)時(shí)時(shí)鐘,時(shí)鐘選擇器的輸出端連接鎖相環(huán)的輸入端,鎖相環(huán)的輸出端用以輸出音頻模塊/話音模塊的采樣頻率,寄存器分別連接時(shí)鐘選擇器及鎖相環(huán),用于控制時(shí)鐘選擇器從輸入的時(shí)鐘信號(hào)選擇其中之一作為參考時(shí)鐘以及控制鎖相環(huán)的內(nèi)部參數(shù)。
8.如權(quán)利要求7所述的通信終端,其特征在于,時(shí)鐘發(fā)生器還包括第一分頻器,第一分頻器設(shè)置在一時(shí)鐘信號(hào)和時(shí)鐘選擇器的一輸入端之間,并且,第一分頻器還連接寄存器,通過(guò)寄存器控制其分頻系數(shù)。
9.如權(quán)利要求7或8所述的通信終端,其特征在于,時(shí)鐘發(fā)生器還包括第二分頻器,所述第二分頻器設(shè)置在鎖相環(huán)的輸出端,并且第二分頻器還連接寄存器,通過(guò)所述寄存器控制其分頻系數(shù)。
10.如權(quán)利要求9所述的通信終端,其特征在于,主處理器連接所述寄存器,主處理器包括觸發(fā)單元及參數(shù)控制單元,其中觸發(fā)單元根據(jù)外圍接口電路的輸入信號(hào)選擇參考時(shí)鐘當(dāng)觸發(fā)話音業(yè)務(wù)或在線音樂(lè)播放時(shí),選擇的參數(shù)時(shí)鐘為系統(tǒng)時(shí)鐘,當(dāng)在線多媒體業(yè)務(wù)被觸發(fā)時(shí),選擇的參數(shù)時(shí)鐘為系統(tǒng)時(shí)鐘或?qū)崟r(shí)時(shí)鐘,當(dāng)離線業(yè)務(wù)被觸發(fā)時(shí),選擇的參數(shù)時(shí)鐘為實(shí)時(shí)時(shí)鐘;參數(shù)控制單元根據(jù)需要的采樣頻率確定各個(gè)分頻器中的分頻系數(shù)。
全文摘要
一種時(shí)鐘發(fā)生器,應(yīng)用于音頻或話音模塊中,包括時(shí)鐘選擇器、寄存器和鎖相環(huán),時(shí)鐘選擇器至少包括兩個(gè)輸入端口,每一輸入端口連接一時(shí)鐘信號(hào),時(shí)鐘選擇器的輸出端連接鎖相環(huán)的輸入端,寄存器分別連接時(shí)鐘選擇器及鎖相環(huán),用于控制時(shí)鐘選擇器從輸入的時(shí)鐘信號(hào)選擇其中之一作為參考時(shí)鐘以及控制鎖相環(huán)的內(nèi)部參數(shù)。所述時(shí)鐘選擇器的第一輸入端口連接實(shí)時(shí)時(shí)鐘、第二輸入端口連接系統(tǒng)時(shí)鐘。不僅使得時(shí)鐘發(fā)生器能支持更多不同的時(shí)鐘輸入,而且克服了離線時(shí)為了保證給時(shí)鐘發(fā)生器提供參考時(shí)鐘使得系統(tǒng)時(shí)鐘不得不工作由此造成功耗損失的問(wèn)題。
文檔編號(hào)H03L7/18GK1953332SQ20051010923
公開(kāi)日2007年4月25日 申請(qǐng)日期2005年10月17日 優(yōu)先權(quán)日2005年10月17日
發(fā)明者楊春杰, 李偉 申請(qǐng)人:大唐移動(dòng)通信設(shè)備有限公司, 上海大唐移動(dòng)通信設(shè)備有限公司